SlideShare una empresa de Scribd logo
1 de 7
Diseño de sumadores utilizando compuertas lógicas
Veremos primero el diseño de circuitos simple de suma con compuertas lógicas a través
expresiones algebraicas lógicas ya que a partir de ellos se puede construir cualquier tipo de
operador.
Diseño de Semi-Sumador
Un circuito combinacional que ejecuta la suma de dos bits se llama semi-sumador. Este circuito no
considera acarreo de entrada. La siguiente tabla de verdad de la figura siguiente ilustra la función
de suma simple.
Bit 1 Bit 2 Suma Acarreo
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1
Tabla de Verdad
Luego se puede obtener las expresiones lógicas de la Suma y del acarreo. Para obtenerlas
debemos seleccionar los casos en los que en la salida obtenemos un 1 logico y de ellos chequear
que valores necesitamos en los bits de entrada
Las expresiones lógicas de S y C (el acarreo) son:
la expresión de S corresponde a un OR-EXCLUSIVO, por tanto sería equivalente a:
El circuito lógico que cumple con la expresión antes mostrada seria:
Circuito Lógico
El semi-sumador visto desde afuera, compuesto por 2 entradas y 2 salidas
Símbolo
Diseño de Sumador Completo
El circuito sumador completo es similar al anterior con la única diferencia que contiene una
entrada más la cual vendría a ser como un bit más de entrada. Este bit adicional lo podríamos
utilizar para considerar el acarreo que se produce por la suma de 2 unos binarios provenientes de
otra operación de suma.
Un circuito sumador completo puede construirse con dos semi-sumadores y una compuerta OR. El
sumador completo se muestra en la siguiente figura, donde se detallan su tabla de verdad y su
símbolo.
Bit 1 Bit 2 Acarreo In (Bit 3) Suma Acarreo Out
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
Las expresiones lógicas para S y Cout podemos escribirlas a partir de la tabla de verdad.
Procederemos a continuación a llevar a cabo el proceso de minimización de la expresión lógica
anterior, utilizando las leyes básicas del álgebra boolena.
Los dos últimos términos que se agregaron son nulos por tanto no afectan el resultado de la
función lógica, lo que significa que ambas expresiones son equivalentes.
Luego, agrupamos términos factorizando
Sacando factor común
Aplicando leyes básicas y factorizando nuevamente
Finalmente
La expresión de Carry Out está dada por:
Finalmente el circuito que cumple con la expresión antes mostrada seria:
Se puede observar que se compone de dos semi-sumadores donde sus 2 salidas de acarreo son
enviadas a una compuerta OR.
El sumador completo visto desde afuera, compuesto por 3 entradas y 2 salidas.
Símbolo
Diseño de Sumador de 2 numeros de 2 bits
El numero decimal máximo conformado por 2 bits binarios seria el 3. Al efectuar la suma con 2
operandos de 2 bits el número decimal máximo obtenible seria el 6, por lo que necesitaríamos 3
salidas para poder realizar las operaciones aritméticas.
La tabla de la verdad sería la siguiente
Numero 1 Numero 2 Suma
Suma
efectuada
Bit 2 (más
significativo)
Bit
1
Bit 2 (más
significativo)
Bit
1
Bit 3 (más
significativo)
Bit
2
Bit
1
0 0 0 1 0 0 1 0+1=1
0 0 1 0 0 1 0 0+2=2
0 0 1 1 0 1 1 0+3=3
0 1 0 0 0 0 1 1+0=1
0 1 0 1 0 1 0 1+1=2
0 1 1 0 0 1 1 1+2=3
0 1 1 1 1 0 0 1+3=4
1 0 0 0 0 1 0 2+0=2
1 0 0 1 0 1 1 2+1=3
1 0 1 0 1 0 0 2+2=4
1 0 1 1 1 0 1 2+3=5
1 1 0 0 0 1 1 3+0=3
1 1 0 1 1 0 0 3+1=4
1 1 1 0 1 0 1 3+2=5
1 1 1 1 1 1 0 3+3=6
De la misma manera se puede obtener las expresiones lógicas para cada bit que compone el
resultado de la suma, luego de llevar las expresiones a su mínima expresión y resumir el circuito se
llega a que el mismo puede ser diseñado con un semi-sumador y un sumador completo.
De la misma manera se puede obtener las expresiones lógicas para cada bit que compone el
resultado de la suma, luego de llevar las expresiones a su mínima expresión y resumir el circuito se
llega a que el mismo puede ser diseñado con un semi-sumador y un sumador completo.

Más contenido relacionado

La actualidad más candente

54599266 ejercicios-flip-flops
54599266 ejercicios-flip-flops54599266 ejercicios-flip-flops
54599266 ejercicios-flip-flopsSENA-CIMI-GIRON
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionalesJonathan P C
 
Electrónica digital: Codificadores y decodificadores
Electrónica digital: Codificadores y decodificadores Electrónica digital: Codificadores y decodificadores
Electrónica digital: Codificadores y decodificadores SANTIAGO PABLO ALBERTO
 
Metodos numéricos (euler, euler modificado, rk)
Metodos numéricos (euler, euler modificado, rk)Metodos numéricos (euler, euler modificado, rk)
Metodos numéricos (euler, euler modificado, rk)Beat Winehouse
 
Electrónica digital: Display de 7 segmentos con compuertas lógicas
Electrónica digital: Display de 7 segmentos con compuertas lógicasElectrónica digital: Display de 7 segmentos con compuertas lógicas
Electrónica digital: Display de 7 segmentos con compuertas lógicasSANTIAGO PABLO ALBERTO
 
Practicas compuertas logicas tablas de verdad
Practicas compuertas logicas tablas de verdadPracticas compuertas logicas tablas de verdad
Practicas compuertas logicas tablas de verdadJose
 
Compuertas logicas 2
Compuertas logicas 2Compuertas logicas 2
Compuertas logicas 2Josse Sumari
 
Reporte de practica sumador binario
Reporte de practica sumador binarioReporte de practica sumador binario
Reporte de practica sumador binarioDiego Ramírez
 
151953932 laboratorio-de-codificador-y-decodificador
151953932 laboratorio-de-codificador-y-decodificador151953932 laboratorio-de-codificador-y-decodificador
151953932 laboratorio-de-codificador-y-decodificadorEver Omar Nolasco
 
Aplicaciones de las series de fourier en el área de la ingeníeria
Aplicaciones de las series de fourier en el área de la ingeníeriaAplicaciones de las series de fourier en el área de la ingeníeria
Aplicaciones de las series de fourier en el área de la ingeníeriaelen mora
 
PRACTICA : FILTROS ACTIVOS CON OPAM
PRACTICA : FILTROS ACTIVOS CON OPAMPRACTICA : FILTROS ACTIVOS CON OPAM
PRACTICA : FILTROS ACTIVOS CON OPAMAlberto Mendoza
 
Tema 4 Sistemas Basados En Reglas Difusas
Tema 4 Sistemas Basados En Reglas DifusasTema 4 Sistemas Basados En Reglas Difusas
Tema 4 Sistemas Basados En Reglas DifusasESCOM
 
Número mayor y menor de una secuencia de enteros positivos en C++.
Número mayor y menor de una secuencia de enteros positivos en  C++.Número mayor y menor de una secuencia de enteros positivos en  C++.
Número mayor y menor de una secuencia de enteros positivos en C++.Carlos Aviles Galeas
 
Ejemplo de semáforo
Ejemplo de  semáforoEjemplo de  semáforo
Ejemplo de semáforolauracruzpal
 
Manual simulink
Manual simulinkManual simulink
Manual simulinkcosococo
 
Algebra booleana
Algebra booleanaAlgebra booleana
Algebra booleanaSheda17
 

La actualidad más candente (20)

54599266 ejercicios-flip-flops
54599266 ejercicios-flip-flops54599266 ejercicios-flip-flops
54599266 ejercicios-flip-flops
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionales
 
Electrónica digital: Codificadores y decodificadores
Electrónica digital: Codificadores y decodificadores Electrónica digital: Codificadores y decodificadores
Electrónica digital: Codificadores y decodificadores
 
Metodos numéricos (euler, euler modificado, rk)
Metodos numéricos (euler, euler modificado, rk)Metodos numéricos (euler, euler modificado, rk)
Metodos numéricos (euler, euler modificado, rk)
 
Electrónica digital: Display de 7 segmentos con compuertas lógicas
Electrónica digital: Display de 7 segmentos con compuertas lógicasElectrónica digital: Display de 7 segmentos con compuertas lógicas
Electrónica digital: Display de 7 segmentos con compuertas lógicas
 
Practicas compuertas logicas tablas de verdad
Practicas compuertas logicas tablas de verdadPracticas compuertas logicas tablas de verdad
Practicas compuertas logicas tablas de verdad
 
Compuertas logicas 2
Compuertas logicas 2Compuertas logicas 2
Compuertas logicas 2
 
Algebra booleana
Algebra booleanaAlgebra booleana
Algebra booleana
 
Reporte de practica sumador binario
Reporte de practica sumador binarioReporte de practica sumador binario
Reporte de practica sumador binario
 
151953932 laboratorio-de-codificador-y-decodificador
151953932 laboratorio-de-codificador-y-decodificador151953932 laboratorio-de-codificador-y-decodificador
151953932 laboratorio-de-codificador-y-decodificador
 
Trabajo sobre Flip Flop
Trabajo sobre Flip FlopTrabajo sobre Flip Flop
Trabajo sobre Flip Flop
 
Aplicaciones de las series de fourier en el área de la ingeníeria
Aplicaciones de las series de fourier en el área de la ingeníeriaAplicaciones de las series de fourier en el área de la ingeníeria
Aplicaciones de las series de fourier en el área de la ingeníeria
 
PRACTICA : FILTROS ACTIVOS CON OPAM
PRACTICA : FILTROS ACTIVOS CON OPAMPRACTICA : FILTROS ACTIVOS CON OPAM
PRACTICA : FILTROS ACTIVOS CON OPAM
 
Exposicion circuitos sumadores
Exposicion circuitos sumadoresExposicion circuitos sumadores
Exposicion circuitos sumadores
 
Tema 4 Sistemas Basados En Reglas Difusas
Tema 4 Sistemas Basados En Reglas DifusasTema 4 Sistemas Basados En Reglas Difusas
Tema 4 Sistemas Basados En Reglas Difusas
 
Cmos
CmosCmos
Cmos
 
Número mayor y menor de una secuencia de enteros positivos en C++.
Número mayor y menor de una secuencia de enteros positivos en  C++.Número mayor y menor de una secuencia de enteros positivos en  C++.
Número mayor y menor de una secuencia de enteros positivos en C++.
 
Ejemplo de semáforo
Ejemplo de  semáforoEjemplo de  semáforo
Ejemplo de semáforo
 
Manual simulink
Manual simulinkManual simulink
Manual simulink
 
Algebra booleana
Algebra booleanaAlgebra booleana
Algebra booleana
 

Similar a Diseño de sumadores utilizando compuertas lógicas (1)

Circuitos digitales ii
Circuitos digitales iiCircuitos digitales ii
Circuitos digitales iijesuseperez
 
Diseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estabaDiseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estabaID Z
 
Electrónica digital: sistemas combinacionales sumadores
Electrónica digital: sistemas combinacionales sumadoresElectrónica digital: sistemas combinacionales sumadores
Electrónica digital: sistemas combinacionales sumadoresSANTIAGO PABLO ALBERTO
 
Diseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bitDiseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bitYeiferxon Chacòn
 
Electrónica digital: Circuitos arimetricos sumadores
Electrónica digital: Circuitos arimetricos sumadoresElectrónica digital: Circuitos arimetricos sumadores
Electrónica digital: Circuitos arimetricos sumadoresSANTIAGO PABLO ALBERTO
 
Electrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadoresElectrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadoresSANTIAGO PABLO ALBERTO
 
Diseño de un Sumador entre dos números de un bit con acarreo
Diseño de un Sumador entre dos números de un bit con acarreoDiseño de un Sumador entre dos números de un bit con acarreo
Diseño de un Sumador entre dos números de un bit con acarreoNaylu Rincón
 
Unidad Arítmetica Lógica (ALU)
Unidad Arítmetica Lógica (ALU)Unidad Arítmetica Lógica (ALU)
Unidad Arítmetica Lógica (ALU)David Ruiz
 
Trabajo de circuito combinacionales
Trabajo de circuito combinacionalesTrabajo de circuito combinacionales
Trabajo de circuito combinacionalesjennyx19
 
Electrónica digital: Tema 3 Funciones aritméticas y lógicas
Electrónica digital: Tema 3 Funciones aritméticas y lógicas Electrónica digital: Tema 3 Funciones aritméticas y lógicas
Electrónica digital: Tema 3 Funciones aritméticas y lógicas SANTIAGO PABLO ALBERTO
 
Circuitos combinatorios y Algebra Booleana
Circuitos combinatorios y Algebra BooleanaCircuitos combinatorios y Algebra Booleana
Circuitos combinatorios y Algebra BooleanaInstituto Von Neumann
 
Sumador restador binario
Sumador restador binarioSumador restador binario
Sumador restador binarioFelix_Menendez
 
Prob resueltost3 mapas k
Prob resueltost3 mapas kProb resueltost3 mapas k
Prob resueltost3 mapas kCECYTEG
 

Similar a Diseño de sumadores utilizando compuertas lógicas (1) (20)

Anexo 2
Anexo 2Anexo 2
Anexo 2
 
Circuitos logicos
Circuitos logicosCircuitos logicos
Circuitos logicos
 
Tema3 ce-combinacionales
Tema3 ce-combinacionalesTema3 ce-combinacionales
Tema3 ce-combinacionales
 
Circuitos digitales ii
Circuitos digitales iiCircuitos digitales ii
Circuitos digitales ii
 
Diseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estabaDiseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estaba
 
DISEÑOSumador
DISEÑOSumadorDISEÑOSumador
DISEÑOSumador
 
Electrónica digital: sistemas combinacionales sumadores
Electrónica digital: sistemas combinacionales sumadoresElectrónica digital: sistemas combinacionales sumadores
Electrónica digital: sistemas combinacionales sumadores
 
Diseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bitDiseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bit
 
Electrónica digital: Circuitos arimetricos sumadores
Electrónica digital: Circuitos arimetricos sumadoresElectrónica digital: Circuitos arimetricos sumadores
Electrónica digital: Circuitos arimetricos sumadores
 
Electrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadoresElectrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadores
 
Diseño de un Sumador entre dos números de un bit con acarreo
Diseño de un Sumador entre dos números de un bit con acarreoDiseño de un Sumador entre dos números de un bit con acarreo
Diseño de un Sumador entre dos números de un bit con acarreo
 
Unidad Arítmetica Lógica (ALU)
Unidad Arítmetica Lógica (ALU)Unidad Arítmetica Lógica (ALU)
Unidad Arítmetica Lógica (ALU)
 
Compuertas Lógicas
Compuertas LógicasCompuertas Lógicas
Compuertas Lógicas
 
Circuito
CircuitoCircuito
Circuito
 
Trabajo de circuito combinacionales
Trabajo de circuito combinacionalesTrabajo de circuito combinacionales
Trabajo de circuito combinacionales
 
Sumador
SumadorSumador
Sumador
 
Electrónica digital: Tema 3 Funciones aritméticas y lógicas
Electrónica digital: Tema 3 Funciones aritméticas y lógicas Electrónica digital: Tema 3 Funciones aritméticas y lógicas
Electrónica digital: Tema 3 Funciones aritméticas y lógicas
 
Circuitos combinatorios y Algebra Booleana
Circuitos combinatorios y Algebra BooleanaCircuitos combinatorios y Algebra Booleana
Circuitos combinatorios y Algebra Booleana
 
Sumador restador binario
Sumador restador binarioSumador restador binario
Sumador restador binario
 
Prob resueltost3 mapas k
Prob resueltost3 mapas kProb resueltost3 mapas k
Prob resueltost3 mapas k
 

Último

Fichas de Matemática DE SEGUNDO DE SECUNDARIA.pdf
Fichas de Matemática DE SEGUNDO DE SECUNDARIA.pdfFichas de Matemática DE SEGUNDO DE SECUNDARIA.pdf
Fichas de Matemática DE SEGUNDO DE SECUNDARIA.pdfssuser50d1252
 
05 Fenomenos fisicos y quimicos de la materia.pdf
05 Fenomenos fisicos y quimicos de la materia.pdf05 Fenomenos fisicos y quimicos de la materia.pdf
05 Fenomenos fisicos y quimicos de la materia.pdfRAMON EUSTAQUIO CARO BAYONA
 
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptxc3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptxMartín Ramírez
 
Presentación Bloque 3 Actividad 2 transversal.pptx
Presentación Bloque 3 Actividad 2 transversal.pptxPresentación Bloque 3 Actividad 2 transversal.pptx
Presentación Bloque 3 Actividad 2 transversal.pptxRosabel UA
 
Concurso José María Arguedas nacional.pptx
Concurso José María Arguedas nacional.pptxConcurso José María Arguedas nacional.pptx
Concurso José María Arguedas nacional.pptxkeithgiancarloroquef
 
CUADERNILLO DE EJERCICIOS PARA EL TERCER TRIMESTRE, SEXTO GRADO
CUADERNILLO DE EJERCICIOS PARA EL TERCER TRIMESTRE, SEXTO GRADOCUADERNILLO DE EJERCICIOS PARA EL TERCER TRIMESTRE, SEXTO GRADO
CUADERNILLO DE EJERCICIOS PARA EL TERCER TRIMESTRE, SEXTO GRADOEveliaHernandez8
 
EDUCACION FISICA 1° PROGRAMACIÓN ANUAL 2023.docx
EDUCACION FISICA 1°  PROGRAMACIÓN ANUAL 2023.docxEDUCACION FISICA 1°  PROGRAMACIÓN ANUAL 2023.docx
EDUCACION FISICA 1° PROGRAMACIÓN ANUAL 2023.docxLuisAndersonPachasto
 
Fichas de matemática DE PRIMERO DE SECUNDARIA.pdf
Fichas de matemática DE PRIMERO DE SECUNDARIA.pdfFichas de matemática DE PRIMERO DE SECUNDARIA.pdf
Fichas de matemática DE PRIMERO DE SECUNDARIA.pdfssuser50d1252
 
Contextualización y aproximación al objeto de estudio de investigación cualit...
Contextualización y aproximación al objeto de estudio de investigación cualit...Contextualización y aproximación al objeto de estudio de investigación cualit...
Contextualización y aproximación al objeto de estudio de investigación cualit...Angélica Soledad Vega Ramírez
 
Estrategias de enseñanza - aprendizaje. Seminario de Tecnologia..pptx.pdf
Estrategias de enseñanza - aprendizaje. Seminario de Tecnologia..pptx.pdfEstrategias de enseñanza - aprendizaje. Seminario de Tecnologia..pptx.pdf
Estrategias de enseñanza - aprendizaje. Seminario de Tecnologia..pptx.pdfAlfredoRamirez953210
 
III SEGUNDO CICLO PLAN DE TUTORÍA 2024.docx
III SEGUNDO CICLO PLAN DE TUTORÍA 2024.docxIII SEGUNDO CICLO PLAN DE TUTORÍA 2024.docx
III SEGUNDO CICLO PLAN DE TUTORÍA 2024.docxMaritza438836
 
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdfTarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdfManuel Molina
 
Mapa Mental de estrategias de articulación de las areas curriculares.pdf
Mapa Mental de estrategias de articulación de las areas curriculares.pdfMapa Mental de estrategias de articulación de las areas curriculares.pdf
Mapa Mental de estrategias de articulación de las areas curriculares.pdfvictorbeltuce
 
Técnicas de grabado y estampación : procesos y materiales
Técnicas de grabado y estampación : procesos y materialesTécnicas de grabado y estampación : procesos y materiales
Técnicas de grabado y estampación : procesos y materialesRaquel Martín Contreras
 
SIMULACROS Y SIMULACIONES DE SISMO 2024.docx
SIMULACROS Y SIMULACIONES DE SISMO 2024.docxSIMULACROS Y SIMULACIONES DE SISMO 2024.docx
SIMULACROS Y SIMULACIONES DE SISMO 2024.docxLudy Ventocilla Napanga
 
Manejo del Dengue, generalidades, actualización marzo 2024 minsa
Manejo del Dengue, generalidades, actualización marzo 2024 minsaManejo del Dengue, generalidades, actualización marzo 2024 minsa
Manejo del Dengue, generalidades, actualización marzo 2024 minsaLuis Minaya
 
PLAN DE TUTORIA- PARA NIVEL PRIMARIA CUARTO GRADO
PLAN DE TUTORIA- PARA NIVEL PRIMARIA CUARTO GRADOPLAN DE TUTORIA- PARA NIVEL PRIMARIA CUARTO GRADO
PLAN DE TUTORIA- PARA NIVEL PRIMARIA CUARTO GRADOMARIBEL DIAZ
 
Fichas de MatemáticA QUINTO DE SECUNDARIA).pdf
Fichas de MatemáticA QUINTO DE SECUNDARIA).pdfFichas de MatemáticA QUINTO DE SECUNDARIA).pdf
Fichas de MatemáticA QUINTO DE SECUNDARIA).pdfssuser50d1252
 

Último (20)

Fichas de Matemática DE SEGUNDO DE SECUNDARIA.pdf
Fichas de Matemática DE SEGUNDO DE SECUNDARIA.pdfFichas de Matemática DE SEGUNDO DE SECUNDARIA.pdf
Fichas de Matemática DE SEGUNDO DE SECUNDARIA.pdf
 
05 Fenomenos fisicos y quimicos de la materia.pdf
05 Fenomenos fisicos y quimicos de la materia.pdf05 Fenomenos fisicos y quimicos de la materia.pdf
05 Fenomenos fisicos y quimicos de la materia.pdf
 
La luz brilla en la oscuridad. Necesitamos luz
La luz brilla en la oscuridad. Necesitamos luzLa luz brilla en la oscuridad. Necesitamos luz
La luz brilla en la oscuridad. Necesitamos luz
 
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptxc3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
 
Presentación Bloque 3 Actividad 2 transversal.pptx
Presentación Bloque 3 Actividad 2 transversal.pptxPresentación Bloque 3 Actividad 2 transversal.pptx
Presentación Bloque 3 Actividad 2 transversal.pptx
 
Concurso José María Arguedas nacional.pptx
Concurso José María Arguedas nacional.pptxConcurso José María Arguedas nacional.pptx
Concurso José María Arguedas nacional.pptx
 
CUADERNILLO DE EJERCICIOS PARA EL TERCER TRIMESTRE, SEXTO GRADO
CUADERNILLO DE EJERCICIOS PARA EL TERCER TRIMESTRE, SEXTO GRADOCUADERNILLO DE EJERCICIOS PARA EL TERCER TRIMESTRE, SEXTO GRADO
CUADERNILLO DE EJERCICIOS PARA EL TERCER TRIMESTRE, SEXTO GRADO
 
EDUCACION FISICA 1° PROGRAMACIÓN ANUAL 2023.docx
EDUCACION FISICA 1°  PROGRAMACIÓN ANUAL 2023.docxEDUCACION FISICA 1°  PROGRAMACIÓN ANUAL 2023.docx
EDUCACION FISICA 1° PROGRAMACIÓN ANUAL 2023.docx
 
Fichas de matemática DE PRIMERO DE SECUNDARIA.pdf
Fichas de matemática DE PRIMERO DE SECUNDARIA.pdfFichas de matemática DE PRIMERO DE SECUNDARIA.pdf
Fichas de matemática DE PRIMERO DE SECUNDARIA.pdf
 
Contextualización y aproximación al objeto de estudio de investigación cualit...
Contextualización y aproximación al objeto de estudio de investigación cualit...Contextualización y aproximación al objeto de estudio de investigación cualit...
Contextualización y aproximación al objeto de estudio de investigación cualit...
 
Estrategias de enseñanza - aprendizaje. Seminario de Tecnologia..pptx.pdf
Estrategias de enseñanza - aprendizaje. Seminario de Tecnologia..pptx.pdfEstrategias de enseñanza - aprendizaje. Seminario de Tecnologia..pptx.pdf
Estrategias de enseñanza - aprendizaje. Seminario de Tecnologia..pptx.pdf
 
III SEGUNDO CICLO PLAN DE TUTORÍA 2024.docx
III SEGUNDO CICLO PLAN DE TUTORÍA 2024.docxIII SEGUNDO CICLO PLAN DE TUTORÍA 2024.docx
III SEGUNDO CICLO PLAN DE TUTORÍA 2024.docx
 
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdfTarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
 
Mapa Mental de estrategias de articulación de las areas curriculares.pdf
Mapa Mental de estrategias de articulación de las areas curriculares.pdfMapa Mental de estrategias de articulación de las areas curriculares.pdf
Mapa Mental de estrategias de articulación de las areas curriculares.pdf
 
Técnicas de grabado y estampación : procesos y materiales
Técnicas de grabado y estampación : procesos y materialesTécnicas de grabado y estampación : procesos y materiales
Técnicas de grabado y estampación : procesos y materiales
 
VISITA À PROTEÇÃO CIVIL _
VISITA À PROTEÇÃO CIVIL                  _VISITA À PROTEÇÃO CIVIL                  _
VISITA À PROTEÇÃO CIVIL _
 
SIMULACROS Y SIMULACIONES DE SISMO 2024.docx
SIMULACROS Y SIMULACIONES DE SISMO 2024.docxSIMULACROS Y SIMULACIONES DE SISMO 2024.docx
SIMULACROS Y SIMULACIONES DE SISMO 2024.docx
 
Manejo del Dengue, generalidades, actualización marzo 2024 minsa
Manejo del Dengue, generalidades, actualización marzo 2024 minsaManejo del Dengue, generalidades, actualización marzo 2024 minsa
Manejo del Dengue, generalidades, actualización marzo 2024 minsa
 
PLAN DE TUTORIA- PARA NIVEL PRIMARIA CUARTO GRADO
PLAN DE TUTORIA- PARA NIVEL PRIMARIA CUARTO GRADOPLAN DE TUTORIA- PARA NIVEL PRIMARIA CUARTO GRADO
PLAN DE TUTORIA- PARA NIVEL PRIMARIA CUARTO GRADO
 
Fichas de MatemáticA QUINTO DE SECUNDARIA).pdf
Fichas de MatemáticA QUINTO DE SECUNDARIA).pdfFichas de MatemáticA QUINTO DE SECUNDARIA).pdf
Fichas de MatemáticA QUINTO DE SECUNDARIA).pdf
 

Diseño de sumadores utilizando compuertas lógicas (1)

  • 1. Diseño de sumadores utilizando compuertas lógicas Veremos primero el diseño de circuitos simple de suma con compuertas lógicas a través expresiones algebraicas lógicas ya que a partir de ellos se puede construir cualquier tipo de operador. Diseño de Semi-Sumador Un circuito combinacional que ejecuta la suma de dos bits se llama semi-sumador. Este circuito no considera acarreo de entrada. La siguiente tabla de verdad de la figura siguiente ilustra la función de suma simple. Bit 1 Bit 2 Suma Acarreo 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 Tabla de Verdad Luego se puede obtener las expresiones lógicas de la Suma y del acarreo. Para obtenerlas debemos seleccionar los casos en los que en la salida obtenemos un 1 logico y de ellos chequear que valores necesitamos en los bits de entrada Las expresiones lógicas de S y C (el acarreo) son: la expresión de S corresponde a un OR-EXCLUSIVO, por tanto sería equivalente a: El circuito lógico que cumple con la expresión antes mostrada seria:
  • 2. Circuito Lógico El semi-sumador visto desde afuera, compuesto por 2 entradas y 2 salidas Símbolo Diseño de Sumador Completo El circuito sumador completo es similar al anterior con la única diferencia que contiene una entrada más la cual vendría a ser como un bit más de entrada. Este bit adicional lo podríamos utilizar para considerar el acarreo que se produce por la suma de 2 unos binarios provenientes de otra operación de suma. Un circuito sumador completo puede construirse con dos semi-sumadores y una compuerta OR. El sumador completo se muestra en la siguiente figura, donde se detallan su tabla de verdad y su símbolo. Bit 1 Bit 2 Acarreo In (Bit 3) Suma Acarreo Out 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 Las expresiones lógicas para S y Cout podemos escribirlas a partir de la tabla de verdad. Procederemos a continuación a llevar a cabo el proceso de minimización de la expresión lógica anterior, utilizando las leyes básicas del álgebra boolena.
  • 3. Los dos últimos términos que se agregaron son nulos por tanto no afectan el resultado de la función lógica, lo que significa que ambas expresiones son equivalentes. Luego, agrupamos términos factorizando Sacando factor común Aplicando leyes básicas y factorizando nuevamente Finalmente La expresión de Carry Out está dada por:
  • 4. Finalmente el circuito que cumple con la expresión antes mostrada seria: Se puede observar que se compone de dos semi-sumadores donde sus 2 salidas de acarreo son enviadas a una compuerta OR. El sumador completo visto desde afuera, compuesto por 3 entradas y 2 salidas. Símbolo
  • 5. Diseño de Sumador de 2 numeros de 2 bits El numero decimal máximo conformado por 2 bits binarios seria el 3. Al efectuar la suma con 2 operandos de 2 bits el número decimal máximo obtenible seria el 6, por lo que necesitaríamos 3 salidas para poder realizar las operaciones aritméticas. La tabla de la verdad sería la siguiente Numero 1 Numero 2 Suma Suma efectuada Bit 2 (más significativo) Bit 1 Bit 2 (más significativo) Bit 1 Bit 3 (más significativo) Bit 2 Bit 1 0 0 0 1 0 0 1 0+1=1 0 0 1 0 0 1 0 0+2=2 0 0 1 1 0 1 1 0+3=3 0 1 0 0 0 0 1 1+0=1 0 1 0 1 0 1 0 1+1=2 0 1 1 0 0 1 1 1+2=3 0 1 1 1 1 0 0 1+3=4 1 0 0 0 0 1 0 2+0=2 1 0 0 1 0 1 1 2+1=3 1 0 1 0 1 0 0 2+2=4 1 0 1 1 1 0 1 2+3=5 1 1 0 0 0 1 1 3+0=3 1 1 0 1 1 0 0 3+1=4 1 1 1 0 1 0 1 3+2=5 1 1 1 1 1 1 0 3+3=6
  • 6. De la misma manera se puede obtener las expresiones lógicas para cada bit que compone el resultado de la suma, luego de llevar las expresiones a su mínima expresión y resumir el circuito se llega a que el mismo puede ser diseñado con un semi-sumador y un sumador completo.
  • 7. De la misma manera se puede obtener las expresiones lógicas para cada bit que compone el resultado de la suma, luego de llevar las expresiones a su mínima expresión y resumir el circuito se llega a que el mismo puede ser diseñado con un semi-sumador y un sumador completo.