2. HRADLOVÁ POLE
Při výrobě není dána funkce
Nutno naprogramovat
Výroba vlastního zákaznického obvodu
Vysoká rychlost reakce
Vysoký stupeň integrace
VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
4. VÝROBCE
Americká firma XILINX s obvody registrovanými
pod obchodní značkou LCA (Logic Cell Array).
VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
5. KLASICKÉ PLD
(PROGRAMMABLE LOGIC DEVICE)
Obvody PLD jsou založeny na
dvoustupňové struktuře realizace
kombinačních logických funkcí, známé pod
označením SOP (Sum Of Products - součet
součinů, např. Y = A .B .C + A.D + D.V)
VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
6. STRUKTURA PLD
struktura PROM - stupeň AND je zapojen pevně,
stupeň OR je programovatelný;
struktura PAL - stupeň AND je programovatelný,
stupeň OR je zapojen pevně;
struktura PLA - oba stupně jsou
programovatelné.
VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
8. FPGA
(FIELD PROGRAMMABLE GATE ARRAYS)
Nejstarší hradlovápole(polovina 80. let)
Slučují výhody vysoké integrace VLSI
obvodů (velká hustota logiky, rychlost,
výkonnost) s výhodami snadného návrhu,
levné produkce a rychlého nasazení
VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
9. FPGA
(FIELD PROGRAMMABLE GATE ARRAYS)
Obvody typu FPGA mají
z programovatelných obvodů nejobecnější
strukturu a obsahují nejvíce logiky.
Současné největší obvody FPGA obsahují
až 6 milionů ekvivalentních hradel (typické
dvouvstupové hradlo NAND). Typickou
strukturu obvodu FPGA znázorňuje
následující obrázek.
VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044