SlideShare a Scribd company logo
1 of 10
19. Programovatelné logické obvody

ČÍSLICOVÁ TECHNIKA

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
HRADLOVÁ POLE
Při výrobě není dána funkce
 Nutno naprogramovat
 Výroba vlastního zákaznického obvodu
 Vysoká rychlost reakce
 Vysoký stupeň integrace


VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
TYPY HRADLOVÝCH POLÍ
1) PLD (Programmable Logic Devices)

- SPLD (Simple PLD)

- CPLD (Complex PLD)





2) FPGA (Field Programmable Gate Arrays)

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
VÝROBCE


Americká firma XILINX s obvody registrovanými
pod obchodní značkou LCA (Logic Cell Array).

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
KLASICKÉ PLD
(PROGRAMMABLE LOGIC DEVICE)


Obvody PLD jsou založeny na
dvoustupňové struktuře realizace
kombinačních logických funkcí, známé pod
označením SOP (Sum Of Products - součet
součinů, např. Y = A .B .C + A.D + D.V)

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
STRUKTURA PLD
struktura PROM - stupeň AND je zapojen pevně,
stupeň OR je programovatelný;
 struktura PAL - stupeň AND je programovatelný,
stupeň OR je zapojen pevně;
 struktura PLA - oba stupně jsou
programovatelné.


VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
STRUKTURA PLD

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
FPGA
(FIELD PROGRAMMABLE GATE ARRAYS)
Nejstarší hradlovápole(polovina 80. let)
 Slučují výhody vysoké integrace VLSI
obvodů (velká hustota logiky, rychlost,
výkonnost) s výhodami snadného návrhu,
levné produkce a rychlého nasazení


VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
FPGA
(FIELD PROGRAMMABLE GATE ARRAYS)


Obvody typu FPGA mají
z programovatelných obvodů nejobecnější
strukturu a obsahují nejvíce logiky.
Současné největší obvody FPGA obsahují
až 6 milionů ekvivalentních hradel (typické
dvouvstupové hradlo NAND). Typickou
strukturu obvodu FPGA znázorňuje
následující obrázek.

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
STRUKTURA FPGA

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044

More Related Content

Similar to Programovatelné logické funkce

Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"
Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"
Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"15e15
 
SmartCard Forum 2009 - Penetrační testy RFID
SmartCard Forum 2009 - Penetrační testy RFIDSmartCard Forum 2009 - Penetrační testy RFID
SmartCard Forum 2009 - Penetrační testy RFIDOKsystem
 
Nové trendy mikroprocesorů
Nové trendy mikroprocesorůNové trendy mikroprocesorů
Nové trendy mikroprocesorůolc_user
 

Similar to Programovatelné logické funkce (7)

Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"
Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"
Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"
 
Zilog
ZilogZilog
Zilog
 
SmartCard Forum 2009 - Penetrační testy RFID
SmartCard Forum 2009 - Penetrační testy RFIDSmartCard Forum 2009 - Penetrační testy RFID
SmartCard Forum 2009 - Penetrační testy RFID
 
IoT Hackathon
IoT HackathonIoT Hackathon
IoT Hackathon
 
SPARC T7 webinář
SPARC T7 webinářSPARC T7 webinář
SPARC T7 webinář
 
Ewsd
EwsdEwsd
Ewsd
 
Nové trendy mikroprocesorů
Nové trendy mikroprocesorůNové trendy mikroprocesorů
Nové trendy mikroprocesorů
 

More from zdendator

Skutečná realizace zadání logického problému
Skutečná realizace zadání logického problémuSkutečná realizace zadání logického problému
Skutečná realizace zadání logického problémuzdendator
 
Odvozené logické funkce
Odvozené logické funkceOdvozené logické funkce
Odvozené logické funkcezdendator
 
Kreslení schémat pomocí hradel NAND
Kreslení schémat pomocí hradel NANDKreslení schémat pomocí hradel NAND
Kreslení schémat pomocí hradel NANDzdendator
 
Dekodér BCD/sedmisegment
Dekodér BCD/sedmisegmentDekodér BCD/sedmisegment
Dekodér BCD/sedmisegmentzdendator
 
Číslicové filtry
Číslicové filtryČíslicové filtry
Číslicové filtryzdendator
 
Zobrazovací jednotky
Zobrazovací jednotkyZobrazovací jednotky
Zobrazovací jednotkyzdendator
 
Av technika 13
Av technika 13Av technika 13
Av technika 13zdendator
 
Av technika 11
Av technika 11Av technika 11
Av technika 11zdendator
 
Av technika 10
Av technika 10Av technika 10
Av technika 10zdendator
 
Av technika 9
Av technika 9Av technika 9
Av technika 9zdendator
 

More from zdendator (20)

Bes07
Bes07Bes07
Bes07
 
Bes09
Bes09Bes09
Bes09
 
Bes08
Bes08Bes08
Bes08
 
Bes06
Bes06Bes06
Bes06
 
Bes05
Bes05Bes05
Bes05
 
Bes03
Bes03Bes03
Bes03
 
Bes02
Bes02Bes02
Bes02
 
Bes01
Bes01Bes01
Bes01
 
Absolutoria
AbsolutoriaAbsolutoria
Absolutoria
 
Bes04
Bes04Bes04
Bes04
 
Skutečná realizace zadání logického problému
Skutečná realizace zadání logického problémuSkutečná realizace zadání logického problému
Skutečná realizace zadání logického problému
 
Odvozené logické funkce
Odvozené logické funkceOdvozené logické funkce
Odvozené logické funkce
 
Kreslení schémat pomocí hradel NAND
Kreslení schémat pomocí hradel NANDKreslení schémat pomocí hradel NAND
Kreslení schémat pomocí hradel NAND
 
Dekodér BCD/sedmisegment
Dekodér BCD/sedmisegmentDekodér BCD/sedmisegment
Dekodér BCD/sedmisegment
 
Číslicové filtry
Číslicové filtryČíslicové filtry
Číslicové filtry
 
Zobrazovací jednotky
Zobrazovací jednotkyZobrazovací jednotky
Zobrazovací jednotky
 
Av technika 13
Av technika 13Av technika 13
Av technika 13
 
Av technika 11
Av technika 11Av technika 11
Av technika 11
 
Av technika 10
Av technika 10Av technika 10
Av technika 10
 
Av technika 9
Av technika 9Av technika 9
Av technika 9
 

Programovatelné logické funkce

  • 1. 19. Programovatelné logické obvody ČÍSLICOVÁ TECHNIKA VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 2. HRADLOVÁ POLE Při výrobě není dána funkce  Nutno naprogramovat  Výroba vlastního zákaznického obvodu  Vysoká rychlost reakce  Vysoký stupeň integrace  VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 3. TYPY HRADLOVÝCH POLÍ 1) PLD (Programmable Logic Devices)  - SPLD (Simple PLD)  - CPLD (Complex PLD)    2) FPGA (Field Programmable Gate Arrays) VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 4. VÝROBCE  Americká firma XILINX s obvody registrovanými pod obchodní značkou LCA (Logic Cell Array). VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 5. KLASICKÉ PLD (PROGRAMMABLE LOGIC DEVICE)  Obvody PLD jsou založeny na dvoustupňové struktuře realizace kombinačních logických funkcí, známé pod označením SOP (Sum Of Products - součet součinů, např. Y = A .B .C + A.D + D.V) VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 6. STRUKTURA PLD struktura PROM - stupeň AND je zapojen pevně, stupeň OR je programovatelný;  struktura PAL - stupeň AND je programovatelný, stupeň OR je zapojen pevně;  struktura PLA - oba stupně jsou programovatelné.  VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 7. STRUKTURA PLD VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 8. FPGA (FIELD PROGRAMMABLE GATE ARRAYS) Nejstarší hradlovápole(polovina 80. let)  Slučují výhody vysoké integrace VLSI obvodů (velká hustota logiky, rychlost, výkonnost) s výhodami snadného návrhu, levné produkce a rychlého nasazení  VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 9. FPGA (FIELD PROGRAMMABLE GATE ARRAYS)  Obvody typu FPGA mají z programovatelných obvodů nejobecnější strukturu a obsahují nejvíce logiky. Současné největší obvody FPGA obsahují až 6 milionů ekvivalentních hradel (typické dvouvstupové hradlo NAND). Typickou strukturu obvodu FPGA znázorňuje následující obrázek. VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 10. STRUKTURA FPGA VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044