Se ha denunciado esta presentación.
Utilizamos tu perfil de LinkedIn y tus datos de actividad para personalizar los anuncios y mostrarte publicidad más relevante. Puedes cambiar tus preferencias de publicidad en cualquier momento.
Próximo SlideShare
2015 0128 CBSS Joint Steering Committee Annual Meeting
Siguiente
Descargar para leer sin conexión y ver en pantalla completa.

Compartir

Performance/Power Space Exploration for Binary64 Division Units

Descargar para leer sin conexión

Performance/Power Space Exploration for Binary64 Division Units

Libros relacionados

Gratis con una prueba de 30 días de Scribd

Ver todo

Audiolibros relacionados

Gratis con una prueba de 30 días de Scribd

Ver todo
  • Sé el primero en recomendar esto

Performance/Power Space Exploration for Binary64 Division Units

  1. 1. E-Mail: pvrieeeprojects@gmail.com, Ph: 81432 71457 Performance/Power Space Exploration for Binary64 Division Units Abstract The digit-recurrence division algorithm is used in several high-performance processors because it provides good tradeoffs in terms of latency, area and power dissipation. In this work we develop a minimally redundant radix-8 divider for binary64 (double-precision) aiming at obtaining better energy efficiency in the performance-per-watt space. The results show that the radix-8 divider, when compared to radix-4 and radix-16 units, requires less energy to complete a division for high clock rates. Tools :  Xilinx 10.1  Modelsim 6.4b Languages :  VHDL / Verilog HDL

Performance/Power Space Exploration for Binary64 Division Units

Vistas

Total de vistas

150

En Slideshare

0

De embebidos

0

Número de embebidos

0

Acciones

Descargas

1

Compartidos

0

Comentarios

0

Me gusta

0

×