SlideShare una empresa de Scribd logo
1 de 13
Descargar para leer sin conexión
LES CIRCUIT ARITHMEITIQUE 1
I. Introduction
 Dans un circuit combinatoire l’état des sorties est uniquement fonction de l’état des
variables d’entée. Cet état reste stable tant que l’état des variables d’entée n’est pas
modifié.
La sortie d’un circuit combinatoire est une fonction booléenne de ses entrées
Objectif de TP
 Apprendre les circuits combinatoires arithmétiques
 Apprendre la structure de quelques circuits combinatoires souvent utilisés.
 Apprendre comment utiliser des circuits combinatoires pour concevoir d’autres
circuits plus complexes
 réaliser des opérations arithmétiques de base (addition, comparaison,
soustraction,..), et cela avec l’implantation dans le digital traîner
Et pour ce TP on utilise :
 Logique simulateur Crocodile Physic
 Symboles du logiciel :
Port Symboles
Entrées logique
Sorties logique
AND
XOR
OR
NOT
LES CIRCUIT ARITHMEITIQUE 2
II. Manipulation
1. Comparateurs
Le comparateur est un circuit arithmétique permettant de comparer deux
nombres binaires A et B. A et B doivent avoir la même longueur (nombre de bits). On
cherche à savoir Si A > B, A < B ou A = B. On comprend donc que le circuit répond
à une question à trois choix.
 Réalisation d’un comparateur de 2 nombres de 1 bit (a, b) :
Soit 2 entrées a et b, et 3 sorties {S0, S1, S2} .
: Avec : {
𝑆0 = 1, 𝑆𝑖 𝑎 = 𝑏
𝑆1 = 1, 𝑆𝑖 𝑎 > 𝑏
𝑆2 = 1, 𝑆𝑖 𝑎 < 𝑏
On peut dresser la table de vérité de ce circuit. On a 2 entées alors est possibilité { 22
} des
résultats, résumé on table ci-dessous.
A partir cette table de vérité on peut déduire les expressions de ces circuits logique :
{
𝑆0 = 𝑎 ⊕ 𝑏 = 𝑎𝑏 + 𝑎̅𝑏 = 𝑆1+𝑆2
𝑆1 = 𝑎 𝑏
𝑆2 = 𝑎 𝑏
 Schéma de circuit comparateur :
Figure 1 Schéma de circuit logique comparateur 2 bits
a b 𝑺 𝟎 𝑺 𝟏 𝑺 𝟐
0 0 1 0 0
0 1 0 0 1
1 0 0 1 0
1 1 1 0 0
𝑺 𝟐
𝑺 𝟏
𝑺 𝟎
LES CIRCUIT ARITHMEITIQUE 3
 Réalisation d’un Comparateur de 2 nombres de 2 bit (A, B) :
1ere
. On a quelques conditions en ce circuit
𝑆𝑜𝑖𝑡 {
𝐴 = 𝑎0 , 𝑎1
𝐵 = 𝑏0 , 𝑏1
. 𝐸𝑠𝑡 {
𝑆0 = 1, 𝑆𝑖 𝐴 = 𝐵
𝑆1 = 1, 𝑆𝑖 𝑎1 > 𝑏1 𝑜𝑢 𝑎1 = 𝑏1 𝑒𝑡 𝑎0 > 𝑏0
𝑆2 = 1, 𝑆𝑖 𝑎1 < 𝑏1 𝑜𝑢 𝑎1 = 𝑏1 𝑒𝑡 𝑎0 < 𝑏0
 On va dresser la table de vérité
 Donc on peut déduire les expressions logiques
𝑆1 (A > B): {
𝑎1 > 𝑏1
𝑜𝑢
𝑎0 > 𝑏0 𝑒𝑡 𝑎1 = 𝑏1
danc soit la fonction :𝑆1 = 𝑎1 𝑏̅1 + (𝑎1 ⊕ 𝑏1)(𝑏0 𝑎0)
𝑆2 (A < B):{
𝑎1 < 𝑏1
𝑜𝑢
𝑎0 < 𝑏0 𝑒𝑡 𝑎1 = 𝑏1
On, a la fonction :𝑆2 = 𝑏1 𝑎̅1 + (𝑎1 ⊕ 𝑏1)(𝑎0 𝑏0)
A B 𝑺 𝟏 𝑺 𝟐 𝑺 𝟎
𝒂 𝟎 𝒂 𝟏 𝒃 𝟎 𝒃 𝟏
0 0 0 0 0 0 1
0 0 0 1 0 1 0
0 0 1 0 0 1 0
0 0 1 1 0 1 0
0 1 0 0 1 0 0
0 1 0 1 0 0 1
0 1 1 0 1 0 0
0 1 1 1 0 1 0
1 0 0 0 1 0 0
1 0 0 1 0 1 0
1 0 1 0 0 0 1
1 0 1 1 0 1 0
1 1 0 0 1 0 0
1 1 0 1 1 0 0
1 1 1 0 1 0 0
1 1 1 1 0 0 1
LES CIRCUIT ARITHMEITIQUE 4
𝑆0 (A = B): {
𝑎1 = 𝑏1
𝑒𝑡
𝑎0 = 𝑏0
On a soit la fonction :𝑆0 = (𝑎1 ⊕ 𝑏1)(𝑎0 ⊕ 𝑏0)
 Alors le schéma logigramme de ce circuit sera en la figure 2 ci-dessous :
.Figure 2 Schéma de circuit logique comparateur 2 mots 2 bits
𝑎1 𝑏1 𝑎0 𝑏0
𝑆0
𝑆1
𝑆2
LES CIRCUIT ARITHMEITIQUE 5
2. Additionner :
Un additionneur est un circuit capable de faire l’addition de deux nombre de n
bits. Une addition génère deux résultats : la somme et la retenue
Commençons par demi-additionner.
 Demi-additionner
Ce circuit, qui permettrait d'effectuer l'addition des deux bits de plus bas poids est appelé
demi-additionneur.
 Réalisation d’un Demi additionneur de 2 nombres de 1 bit (a, b)
 Ecrivons la table de vérité de celui-ci :
𝒂 𝟎 𝒃 𝟎 S R
0 0 0 0
0 1 1 0
1 0 1 0
1 1 1 1
 On déduire alors les expressions du {S, R}
{
𝑆 = 𝑎0̅̅̅ 𝑏0 + 𝑎0 𝑏0
̅̅̅ = 𝑎0 ⊕ 𝑏0
𝑅 = 𝑎0 𝑏0
Ce qui peut être réalisé par le circuit schématisé sur le logigramme de la figure_3 celui-ci :
Figure_3. Schéma de circuit semi-additionner
LES CIRCUIT ARITHMEITIQUE 6
 Réalisation d’un additionneur de 2 bits de même poids en tenant compte de la retenue
précédente.
 Ecrivons la table de vérité de celui-ci :
Il y a deux méthodes pour obtenir les équations de ce circuit
 Méthode I
 Analytique :
Alors l’expression de la somme 𝑆i est :
Et l’expression de la retenue 𝑅𝑖 :
𝐴𝑖 𝐵𝑖 𝑅𝑖−1 𝑆𝑖 𝑅𝑖
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
Additionneur
élémentaire
𝐴𝑖
𝐵𝑖
𝑅𝑖−1
𝑅𝑖
𝑆𝑖
LES CIRCUIT ARITHMEITIQUE 7
 Méthode II
 Tables de Karnough :
Pour 𝑆𝑖 :
𝐴𝑖 𝐵𝑖
𝑅𝑖−1
00 01 11 10
0 0 1 0 1
1 1 0 1 0
Pour 𝑅𝑖 :
𝐴𝑖 𝐵𝑖
𝑅𝑖−1
00 01 11 10
0 0 0 1 0
1 0 1 1 1
Alors on a directement après simplification les fonctions suivant :
𝑆𝑖 = 𝐴𝑖 ⊕ 𝐵𝑖 ⊕ 𝑅𝑖−1 . 𝑅𝑖 = 𝑎𝑖 𝑏𝑖 + 𝑅𝑖−1(𝑎𝑖 ⊕ 𝑏𝑖)
 logigramme
Maintenu peut réaliser logigramme de circuit additionneur-élémentaire en la figure_4 :
Figure_4 .schéma de circuit additionné élémentaire
1
2⁄ ADD
𝑆𝑖
1
2⁄ ADD
𝑅𝑖−1 𝐴𝑖 𝐵𝑖
𝑅𝑖1
2⁄ ADD
𝑆𝑖
LES CIRCUIT ARITHMEITIQUE 8
3. Le Soustracteur
Il n'y a pas de circuit soustracteur dans un processeur parce que l'on peut implémenter
la soustraction à l'aide de l'additionneur avec des modifications mineures. Pour ce faire, on
exploite les propriétés du complément à 2 et le fait que le bit de poids faible de
l'additionneur n'a pas de retenue d'entrée
 Réalisation d’un Demi-soustracteur de deux bits :
 Ecrivons la table de vérité de celui-ci :
 Alors on peut facilement déduire l’équation du cette circuit :
{
𝐷 = 𝑎0̅̅̅ . 𝑏0 + 𝑎0 𝑏0 = 𝑎0 ⊕ 𝑏0
𝑅 = 𝑎0 𝑏0
Ce qui peut être réalisé par le circuit schématisé sur le logigramme de figure_5 ci-
dessous :
Figure_5.schéma de circuit ½ soustracteur
𝑏0 𝑎0 D R
0 0 0 0
0 1 1 1
1 0 1 0
1 1 0 0
𝑏0
D
𝑎0
R
LES CIRCUIT ARITHMEITIQUE 9
 Réalisation d’un soustracteur de deux mots de même poids en tenant compte de la
retenue précédente :
 Table de vérité
1 𝑒𝑟𝑒
Ecrivons la table de vérité de celui-ci :
𝑪𝒊−𝟏 𝒃𝒊 𝒂𝒊 𝑫𝒊 𝑪𝒊
0 0 0 0 0
0 0 1 1 0
0 1 0 1 1
0 1 1 0 0
1 0 0 1 1
1 0 1 0 0
1 1 0 0 1
1 1 1 1 1
 Les équations :
{
𝐷𝑖 = (𝑎𝑖 ⊕ 𝑏𝑖) ⊕ 𝐶𝑖−1
𝐶𝑖 = 𝑎𝑖 . 𝑏𝑖 + 𝐶𝑖−1 (𝑎𝑖 +𝑏𝑖 )
 le logigramme de circuit dans la figure_6 :
Figure_6 schéma de circuit soustracteur élémentaire
𝑎𝑖
𝑏𝑖
𝐶𝑖−1
𝐶𝑖
𝐷𝑖
LES CIRCUIT ARITHMEITIQUE 10
4. Le circuit V.A :
 Table de vérité : soit les entrées 〈𝐴 , 𝐵 , 𝐶 〉 et les sorties 〈𝐿1 , 𝐿2 〉
Comme nous avons vu et essayé dans laboratoire, nous obtenu le table suivant :
On remarque que est le même table de circuit additionner-élémentaire.
Alors le rôle de ce circuit V.A est le même de circuit additionner-élémentaire.
 Réaliser un circuit capable de faire la somme de 2 mots de pois 2 bits avec 2 circuits
V.A :
Soit 2 mots 〈𝐴 𝑒𝑡 𝐵〉 de pois 2 bits. {
𝑎0 𝑎1
𝑏0 𝑏1
. Et en utilisons 2 circuit logique V.A pour ça .comme
le schéma dans la figure suivant :
Figure_7.schéma de 2 circuits logique V.A
𝐴 𝐵 𝐶 𝐿1 𝐿2
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
1 𝑒𝑟𝑒
𝑉. 𝐴
2 𝑒𝑚𝑒
𝑉. 𝐴
𝑅𝑖−1 𝐴0 𝐵0
𝑆0
𝑅1
𝑆1
𝑅2
LES CIRCUIT ARITHMEITIQUE 11
5. Travail théorique
 Additionner de 2 mots avec 3 bits :
Un additionneur sur 3 bits est un circuit qui permet de faire l’addition de deux nombres
A et B de 3 bits chacun : {
𝐴 = 𝐴0 𝐴1 𝐴2
𝐵 = 𝐵0 𝐵1 𝐵2
.
Et bien sûr en plus il tient en compte de la retenu entrante.
Alors on ici 6 entrées plus retenu donc on a 7 entrées en total.
Et en sorties on va avoir le résultat sur 3 bits ainsi que la retenu ‘4 bits de sorties’
Alors on an un circuit de 7 entrées et 4 sorties.
Pour obtenir l’équation de ce circuit en peut utiliser autre facile méthode (pas table de
vérité par ce que on a 27
= 128 !!!)
Il faut trouver une solution plus facile et plus efficace pour concevoir ce circuit.
Solution
Lorsque on fait l’addition en binaire, on additionne bit par bit en commençant à partir
du poids fiable (LSB) et à chaque fois on propage la retenue sortante au bit du rang supérieur
L’addition sur un bit peut se faire par un additionneur complet sur 1 bit.
Et à partir des Additionneurs Complets ou bien élémentaire (AC), il Est facile d'effectuer
l'ajout de deux de
Nombres binaires à n bits. Comme le Montre le montage de la méthode ci-Dessous
.
LES CIRCUIT ARITHMEITIQUE 12
 Circuit d’implantation du additionner 2 mots de 3 bits
figure_8
Exemple utilisé :
A = 1 0 0, B = 1 0 1
S = A + B= 1 0 0 1 dans ce case 𝑅3 = 𝑆3 𝑏′′
𝑖𝑡 𝑁°4′′
Nous remarquant que il y a 3 additionner ou bien {𝑽. 𝑨} dans ce circuit donc en peut
obtenir un additionner de 2 mots de 3 bits avec 2 VA circuit.
𝑅0
𝑆0
𝐴0
𝑅1𝐵0
𝐴1
𝐵1
𝑆1
𝑅2
𝐴2
𝐵2
𝑆2
𝑅3
LES CIRCUIT ARITHMEITIQUE 13
 Soustracteur de 2 mots avec 3 bits :
Dans ce circuit en peut utiliser la même méthode d’additionner et simplement en va
obtenir le circuit dans la figure_9 ci-dessous :
Figure_9
Exemple utilisé :
A = 1 0 0, B = 0 1 1, S = A - B. S = 0 0 1
𝐴0
𝐶𝑖−1
𝑆0
𝐵0
𝐶1
𝐴1
𝑆1
𝐶2
𝐵1
𝐴2
𝐵2
𝑆2
𝐶3

Más contenido relacionado

La actualidad más candente

introduction automatisme industriel
introduction automatisme industrielintroduction automatisme industriel
introduction automatisme industrielAdnane Ahmidani
 
Exercices corriges en electricite triphase
Exercices corriges en electricite triphaseExercices corriges en electricite triphase
Exercices corriges en electricite triphasemorin moli
 
Tp n6 les compteurs
Tp n6 les compteursTp n6 les compteurs
Tp n6 les compteursHatem Jebali
 
Chapitre iii circuits séquentiels
Chapitre iii circuits séquentielsChapitre iii circuits séquentiels
Chapitre iii circuits séquentielsSana Aroussi
 
Chapitre ii circuits combinatoires
Chapitre ii circuits combinatoiresChapitre ii circuits combinatoires
Chapitre ii circuits combinatoiresSana Aroussi
 
Ener1 - CM3 - Puissance électrique
Ener1  - CM3 - Puissance électriqueEner1  - CM3 - Puissance électrique
Ener1 - CM3 - Puissance électriquePierre Maréchal
 
47811458 exercices-systemes-echantillonnes
47811458 exercices-systemes-echantillonnes47811458 exercices-systemes-echantillonnes
47811458 exercices-systemes-echantillonnesTRIKI BILEL
 
Electrotechnique : Exercices corrigés
Electrotechnique : Exercices corrigésElectrotechnique : Exercices corrigés
Electrotechnique : Exercices corrigésRAMZI EL IDRISSI
 
124776153 td-automatique-1 a-jmd-2011
124776153 td-automatique-1 a-jmd-2011124776153 td-automatique-1 a-jmd-2011
124776153 td-automatique-1 a-jmd-2011sunprass
 
Compte rendu tp automatique 1
Compte rendu tp automatique 1Compte rendu tp automatique 1
Compte rendu tp automatique 1hamdinho
 
Exercice corrigé : ETUDE D'UNE INSTALLATION SOLAIRE
Exercice corrigé : ETUDE D'UNE INSTALLATION SOLAIRE Exercice corrigé : ETUDE D'UNE INSTALLATION SOLAIRE
Exercice corrigé : ETUDE D'UNE INSTALLATION SOLAIRE RAMZI EL IDRISSI
 
Rapport de projet commande par pid
Rapport de projet commande par pidRapport de projet commande par pid
Rapport de projet commande par pidMohammed Boujida
 
Automates Programmables Industriels (API).pdf
Automates Programmables Industriels (API).pdfAutomates Programmables Industriels (API).pdf
Automates Programmables Industriels (API).pdfMENNANIZinedine
 
Chapitre i rappel sur l'algèbre de boole
Chapitre i rappel sur l'algèbre de boole Chapitre i rappel sur l'algèbre de boole
Chapitre i rappel sur l'algèbre de boole Sana Aroussi
 
Polycopié Electronique de puissance avec Matlab Simulink.pdf
Polycopié Electronique de puissance avec Matlab Simulink.pdfPolycopié Electronique de puissance avec Matlab Simulink.pdf
Polycopié Electronique de puissance avec Matlab Simulink.pdfYoussefOumhella
 
ARDUINO + LABVIEW : CONTRÔLE DE LA TEMPÉRATURE
ARDUINO + LABVIEW : CONTRÔLE DE LA TEMPÉRATUREARDUINO + LABVIEW : CONTRÔLE DE LA TEMPÉRATURE
ARDUINO + LABVIEW : CONTRÔLE DE LA TEMPÉRATUREHajer Dahech
 

La actualidad más candente (20)

introduction automatisme industriel
introduction automatisme industrielintroduction automatisme industriel
introduction automatisme industriel
 
Exercices corriges en electricite triphase
Exercices corriges en electricite triphaseExercices corriges en electricite triphase
Exercices corriges en electricite triphase
 
Tp n6 les compteurs
Tp n6 les compteursTp n6 les compteurs
Tp n6 les compteurs
 
Chapitre iii circuits séquentiels
Chapitre iii circuits séquentielsChapitre iii circuits séquentiels
Chapitre iii circuits séquentiels
 
Chapitre ii circuits combinatoires
Chapitre ii circuits combinatoiresChapitre ii circuits combinatoires
Chapitre ii circuits combinatoires
 
Ener1 - CM3 - Puissance électrique
Ener1  - CM3 - Puissance électriqueEner1  - CM3 - Puissance électrique
Ener1 - CM3 - Puissance électrique
 
47811458 exercices-systemes-echantillonnes
47811458 exercices-systemes-echantillonnes47811458 exercices-systemes-echantillonnes
47811458 exercices-systemes-echantillonnes
 
Electrotechnique : Exercices corrigés
Electrotechnique : Exercices corrigésElectrotechnique : Exercices corrigés
Electrotechnique : Exercices corrigés
 
Les transformateurs
Les transformateursLes transformateurs
Les transformateurs
 
124776153 td-automatique-1 a-jmd-2011
124776153 td-automatique-1 a-jmd-2011124776153 td-automatique-1 a-jmd-2011
124776153 td-automatique-1 a-jmd-2011
 
Compte rendu tp automatique 1
Compte rendu tp automatique 1Compte rendu tp automatique 1
Compte rendu tp automatique 1
 
Exercice corrigé : ETUDE D'UNE INSTALLATION SOLAIRE
Exercice corrigé : ETUDE D'UNE INSTALLATION SOLAIRE Exercice corrigé : ETUDE D'UNE INSTALLATION SOLAIRE
Exercice corrigé : ETUDE D'UNE INSTALLATION SOLAIRE
 
bhaj_inspiration.pdf
bhaj_inspiration.pdfbhaj_inspiration.pdf
bhaj_inspiration.pdf
 
Ener1 - CM1 - Monophasé
Ener1 - CM1 - MonophaséEner1 - CM1 - Monophasé
Ener1 - CM1 - Monophasé
 
Rapport de projet commande par pid
Rapport de projet commande par pidRapport de projet commande par pid
Rapport de projet commande par pid
 
Cours mooremealy [autosaved]
Cours mooremealy [autosaved]Cours mooremealy [autosaved]
Cours mooremealy [autosaved]
 
Automates Programmables Industriels (API).pdf
Automates Programmables Industriels (API).pdfAutomates Programmables Industriels (API).pdf
Automates Programmables Industriels (API).pdf
 
Chapitre i rappel sur l'algèbre de boole
Chapitre i rappel sur l'algèbre de boole Chapitre i rappel sur l'algèbre de boole
Chapitre i rappel sur l'algèbre de boole
 
Polycopié Electronique de puissance avec Matlab Simulink.pdf
Polycopié Electronique de puissance avec Matlab Simulink.pdfPolycopié Electronique de puissance avec Matlab Simulink.pdf
Polycopié Electronique de puissance avec Matlab Simulink.pdf
 
ARDUINO + LABVIEW : CONTRÔLE DE LA TEMPÉRATURE
ARDUINO + LABVIEW : CONTRÔLE DE LA TEMPÉRATUREARDUINO + LABVIEW : CONTRÔLE DE LA TEMPÉRATURE
ARDUINO + LABVIEW : CONTRÔLE DE LA TEMPÉRATURE
 

Similar a TP Compteurs - logique combinatoire

Les symboles des portes logiques
Les symboles des portes logiquesLes symboles des portes logiques
Les symboles des portes logiquesmorin moli
 
17281795 commande-d-une-machine-a-courant-continu-a-vitesse-variable
17281795 commande-d-une-machine-a-courant-continu-a-vitesse-variable17281795 commande-d-une-machine-a-courant-continu-a-vitesse-variable
17281795 commande-d-une-machine-a-courant-continu-a-vitesse-variableMayssa Rjaibia
 
Ch4 circuitscombinatoires
Ch4 circuitscombinatoiresCh4 circuitscombinatoires
Ch4 circuitscombinatoiresmickel iron
 
correcteur PI asservissement pour les systeme asservi
correcteur PI asservissement pour les systeme asservicorrecteur PI asservissement pour les systeme asservi
correcteur PI asservissement pour les systeme asservifanantenanarajaonisa
 
Transmittance complexe - Fonction de transfert
Transmittance complexe - Fonction de transfertTransmittance complexe - Fonction de transfert
Transmittance complexe - Fonction de transfertPeronnin Eric
 
Ch3 algebreboole
Ch3 algebrebooleCh3 algebreboole
Ch3 algebreboolemickel iron
 
Ch3 algebreboole
Ch3 algebrebooleCh3 algebreboole
Ch3 algebreboolemickel iron
 
Ch1 circuits logiques_p1_combinatoire-v3
Ch1 circuits logiques_p1_combinatoire-v3Ch1 circuits logiques_p1_combinatoire-v3
Ch1 circuits logiques_p1_combinatoire-v3linuxscout
 
Télécharger Exercices corrigés sur le gradateur triphasé
Télécharger Exercices corrigés sur le gradateur triphaséTélécharger Exercices corrigés sur le gradateur triphasé
Télécharger Exercices corrigés sur le gradateur triphasémorin moli
 
Exercices corrigés sur le gradateur triphasé
 Exercices corrigés sur le gradateur triphasé Exercices corrigés sur le gradateur triphasé
Exercices corrigés sur le gradateur triphasémorin moli
 
Circuits Chp.2 MéThodes D
Circuits  Chp.2  MéThodes DCircuits  Chp.2  MéThodes D
Circuits Chp.2 MéThodes DChafik Cf
 
Circuits chp.2 méthodes d'étude des circuits
Circuits chp.2 méthodes d'étude des circuitsCircuits chp.2 méthodes d'étude des circuits
Circuits chp.2 méthodes d'étude des circuitsChafik Cf
 
ch4_circuitscombinatoires.ppt
ch4_circuitscombinatoires.pptch4_circuitscombinatoires.ppt
ch4_circuitscombinatoires.pptamine17157
 
Algebre de-boole-et-portes-logiques
Algebre de-boole-et-portes-logiquesAlgebre de-boole-et-portes-logiques
Algebre de-boole-et-portes-logiquesLily Babou
 
Algebre de-boole-et-portes-logiques
Algebre de-boole-et-portes-logiquesAlgebre de-boole-et-portes-logiques
Algebre de-boole-et-portes-logiquesLily Babou
 
Td dimensionnenemt d'arbre
Td dimensionnenemt d'arbreTd dimensionnenemt d'arbre
Td dimensionnenemt d'arbreYoussef Trimech
 

Similar a TP Compteurs - logique combinatoire (20)

Ds 2006 2011
Ds 2006 2011Ds 2006 2011
Ds 2006 2011
 
Td logique
Td logiqueTd logique
Td logique
 
Les symboles des portes logiques
Les symboles des portes logiquesLes symboles des portes logiques
Les symboles des portes logiques
 
17281795 commande-d-une-machine-a-courant-continu-a-vitesse-variable
17281795 commande-d-une-machine-a-courant-continu-a-vitesse-variable17281795 commande-d-une-machine-a-courant-continu-a-vitesse-variable
17281795 commande-d-une-machine-a-courant-continu-a-vitesse-variable
 
Ch4 circuitscombinatoires
Ch4 circuitscombinatoiresCh4 circuitscombinatoires
Ch4 circuitscombinatoires
 
correcteur PI asservissement pour les systeme asservi
correcteur PI asservissement pour les systeme asservicorrecteur PI asservissement pour les systeme asservi
correcteur PI asservissement pour les systeme asservi
 
Transmittance complexe - Fonction de transfert
Transmittance complexe - Fonction de transfertTransmittance complexe - Fonction de transfert
Transmittance complexe - Fonction de transfert
 
Ch3 algebreboole
Ch3 algebrebooleCh3 algebreboole
Ch3 algebreboole
 
Ch3 algebreboole
Ch3 algebrebooleCh3 algebreboole
Ch3 algebreboole
 
6 porteslogiques
6 porteslogiques6 porteslogiques
6 porteslogiques
 
Ch1 circuits logiques_p1_combinatoire-v3
Ch1 circuits logiques_p1_combinatoire-v3Ch1 circuits logiques_p1_combinatoire-v3
Ch1 circuits logiques_p1_combinatoire-v3
 
Chap6
Chap6Chap6
Chap6
 
Télécharger Exercices corrigés sur le gradateur triphasé
Télécharger Exercices corrigés sur le gradateur triphaséTélécharger Exercices corrigés sur le gradateur triphasé
Télécharger Exercices corrigés sur le gradateur triphasé
 
Exercices corrigés sur le gradateur triphasé
 Exercices corrigés sur le gradateur triphasé Exercices corrigés sur le gradateur triphasé
Exercices corrigés sur le gradateur triphasé
 
Circuits Chp.2 MéThodes D
Circuits  Chp.2  MéThodes DCircuits  Chp.2  MéThodes D
Circuits Chp.2 MéThodes D
 
Circuits chp.2 méthodes d'étude des circuits
Circuits chp.2 méthodes d'étude des circuitsCircuits chp.2 méthodes d'étude des circuits
Circuits chp.2 méthodes d'étude des circuits
 
ch4_circuitscombinatoires.ppt
ch4_circuitscombinatoires.pptch4_circuitscombinatoires.ppt
ch4_circuitscombinatoires.ppt
 
Algebre de-boole-et-portes-logiques
Algebre de-boole-et-portes-logiquesAlgebre de-boole-et-portes-logiques
Algebre de-boole-et-portes-logiques
 
Algebre de-boole-et-portes-logiques
Algebre de-boole-et-portes-logiquesAlgebre de-boole-et-portes-logiques
Algebre de-boole-et-portes-logiques
 
Td dimensionnenemt d'arbre
Td dimensionnenemt d'arbreTd dimensionnenemt d'arbre
Td dimensionnenemt d'arbre
 

Último

DIGNITAS INFINITA - DIGNITÉ HUMAINE; déclaration du dicastère .pptx
DIGNITAS INFINITA - DIGNITÉ HUMAINE; déclaration du dicastère .pptxDIGNITAS INFINITA - DIGNITÉ HUMAINE; déclaration du dicastère .pptx
DIGNITAS INFINITA - DIGNITÉ HUMAINE; déclaration du dicastère .pptxMartin M Flynn
 
Pas de vagues. pptx Film français
Pas de vagues.  pptx   Film     françaisPas de vagues.  pptx   Film     français
Pas de vagues. pptx Film françaisTxaruka
 
Bibdoc 2024 - L’Éducation aux Médias et à l’Information face à l’intelligence...
Bibdoc 2024 - L’Éducation aux Médias et à l’Information face à l’intelligence...Bibdoc 2024 - L’Éducation aux Médias et à l’Information face à l’intelligence...
Bibdoc 2024 - L’Éducation aux Médias et à l’Information face à l’intelligence...Atelier Canopé 37 - Tours
 
Faut-il avoir peur de la technique ? (G. Gay-Para)
Faut-il avoir peur de la technique ? (G. Gay-Para)Faut-il avoir peur de la technique ? (G. Gay-Para)
Faut-il avoir peur de la technique ? (G. Gay-Para)Gabriel Gay-Para
 
Bibdoc 2024 - Les intelligences artificielles en bibliotheque.pdf
Bibdoc 2024 - Les intelligences artificielles en bibliotheque.pdfBibdoc 2024 - Les intelligences artificielles en bibliotheque.pdf
Bibdoc 2024 - Les intelligences artificielles en bibliotheque.pdfAtelier Canopé 37 - Tours
 
Calendrier de la semaine du 8 au 12 avril
Calendrier de la semaine du 8 au 12 avrilCalendrier de la semaine du 8 au 12 avril
Calendrier de la semaine du 8 au 12 avrilfrizzole
 
Vulnérabilité numérique d’usage : un enjeu pour l’aide à la réussitepdf
Vulnérabilité numérique d’usage : un enjeu pour l’aide à la réussitepdfVulnérabilité numérique d’usage : un enjeu pour l’aide à la réussitepdf
Vulnérabilité numérique d’usage : un enjeu pour l’aide à la réussitepdfSylvianeBachy
 
Pas de vagues. pptx Film français
Pas de vagues.  pptx      Film   françaisPas de vagues.  pptx      Film   français
Pas de vagues. pptx Film françaisTxaruka
 
Chana Orloff.pptx Sculptrice franco-ukranienne
Chana Orloff.pptx Sculptrice franco-ukranienneChana Orloff.pptx Sculptrice franco-ukranienne
Chana Orloff.pptx Sculptrice franco-ukranienneTxaruka
 
Bibdoc 2024 - Sobriete numerique en bibliotheque et centre de documentation.pdf
Bibdoc 2024 - Sobriete numerique en bibliotheque et centre de documentation.pdfBibdoc 2024 - Sobriete numerique en bibliotheque et centre de documentation.pdf
Bibdoc 2024 - Sobriete numerique en bibliotheque et centre de documentation.pdfAtelier Canopé 37 - Tours
 
Apprendre avec des top et nano influenceurs
Apprendre avec des top et nano influenceursApprendre avec des top et nano influenceurs
Apprendre avec des top et nano influenceursStagiaireLearningmat
 
La Base unique départementale - Quel bilan, au bout de 5 ans .pdf
La Base unique départementale - Quel bilan, au bout de 5 ans .pdfLa Base unique départementale - Quel bilan, au bout de 5 ans .pdf
La Base unique départementale - Quel bilan, au bout de 5 ans .pdfbdp12
 
Aux origines de la sociologie : du XIXème au début XX ème siècle
Aux origines de la sociologie : du XIXème au début XX ème siècleAux origines de la sociologie : du XIXème au début XX ème siècle
Aux origines de la sociologie : du XIXème au début XX ème siècleAmar LAKEL, PhD
 
Présentation - Initiatives - CECOSDA - OIF - Fact Checking.pptx
Présentation - Initiatives - CECOSDA - OIF - Fact Checking.pptxPrésentation - Initiatives - CECOSDA - OIF - Fact Checking.pptx
Présentation - Initiatives - CECOSDA - OIF - Fact Checking.pptxJCAC
 
Newsletter SPW Agriculture en province du Luxembourg du 10-04-24
Newsletter SPW Agriculture en province du Luxembourg du 10-04-24Newsletter SPW Agriculture en province du Luxembourg du 10-04-24
Newsletter SPW Agriculture en province du Luxembourg du 10-04-24BenotGeorges3
 

Último (16)

Bulletin des bibliotheques Burkina Faso mars 2024
Bulletin des bibliotheques Burkina Faso mars 2024Bulletin des bibliotheques Burkina Faso mars 2024
Bulletin des bibliotheques Burkina Faso mars 2024
 
DIGNITAS INFINITA - DIGNITÉ HUMAINE; déclaration du dicastère .pptx
DIGNITAS INFINITA - DIGNITÉ HUMAINE; déclaration du dicastère .pptxDIGNITAS INFINITA - DIGNITÉ HUMAINE; déclaration du dicastère .pptx
DIGNITAS INFINITA - DIGNITÉ HUMAINE; déclaration du dicastère .pptx
 
Pas de vagues. pptx Film français
Pas de vagues.  pptx   Film     françaisPas de vagues.  pptx   Film     français
Pas de vagues. pptx Film français
 
Bibdoc 2024 - L’Éducation aux Médias et à l’Information face à l’intelligence...
Bibdoc 2024 - L’Éducation aux Médias et à l’Information face à l’intelligence...Bibdoc 2024 - L’Éducation aux Médias et à l’Information face à l’intelligence...
Bibdoc 2024 - L’Éducation aux Médias et à l’Information face à l’intelligence...
 
Faut-il avoir peur de la technique ? (G. Gay-Para)
Faut-il avoir peur de la technique ? (G. Gay-Para)Faut-il avoir peur de la technique ? (G. Gay-Para)
Faut-il avoir peur de la technique ? (G. Gay-Para)
 
Bibdoc 2024 - Les intelligences artificielles en bibliotheque.pdf
Bibdoc 2024 - Les intelligences artificielles en bibliotheque.pdfBibdoc 2024 - Les intelligences artificielles en bibliotheque.pdf
Bibdoc 2024 - Les intelligences artificielles en bibliotheque.pdf
 
Calendrier de la semaine du 8 au 12 avril
Calendrier de la semaine du 8 au 12 avrilCalendrier de la semaine du 8 au 12 avril
Calendrier de la semaine du 8 au 12 avril
 
Vulnérabilité numérique d’usage : un enjeu pour l’aide à la réussitepdf
Vulnérabilité numérique d’usage : un enjeu pour l’aide à la réussitepdfVulnérabilité numérique d’usage : un enjeu pour l’aide à la réussitepdf
Vulnérabilité numérique d’usage : un enjeu pour l’aide à la réussitepdf
 
Pas de vagues. pptx Film français
Pas de vagues.  pptx      Film   françaisPas de vagues.  pptx      Film   français
Pas de vagues. pptx Film français
 
Chana Orloff.pptx Sculptrice franco-ukranienne
Chana Orloff.pptx Sculptrice franco-ukranienneChana Orloff.pptx Sculptrice franco-ukranienne
Chana Orloff.pptx Sculptrice franco-ukranienne
 
Bibdoc 2024 - Sobriete numerique en bibliotheque et centre de documentation.pdf
Bibdoc 2024 - Sobriete numerique en bibliotheque et centre de documentation.pdfBibdoc 2024 - Sobriete numerique en bibliotheque et centre de documentation.pdf
Bibdoc 2024 - Sobriete numerique en bibliotheque et centre de documentation.pdf
 
Apprendre avec des top et nano influenceurs
Apprendre avec des top et nano influenceursApprendre avec des top et nano influenceurs
Apprendre avec des top et nano influenceurs
 
La Base unique départementale - Quel bilan, au bout de 5 ans .pdf
La Base unique départementale - Quel bilan, au bout de 5 ans .pdfLa Base unique départementale - Quel bilan, au bout de 5 ans .pdf
La Base unique départementale - Quel bilan, au bout de 5 ans .pdf
 
Aux origines de la sociologie : du XIXème au début XX ème siècle
Aux origines de la sociologie : du XIXème au début XX ème siècleAux origines de la sociologie : du XIXème au début XX ème siècle
Aux origines de la sociologie : du XIXème au début XX ème siècle
 
Présentation - Initiatives - CECOSDA - OIF - Fact Checking.pptx
Présentation - Initiatives - CECOSDA - OIF - Fact Checking.pptxPrésentation - Initiatives - CECOSDA - OIF - Fact Checking.pptx
Présentation - Initiatives - CECOSDA - OIF - Fact Checking.pptx
 
Newsletter SPW Agriculture en province du Luxembourg du 10-04-24
Newsletter SPW Agriculture en province du Luxembourg du 10-04-24Newsletter SPW Agriculture en province du Luxembourg du 10-04-24
Newsletter SPW Agriculture en province du Luxembourg du 10-04-24
 

TP Compteurs - logique combinatoire

  • 1. LES CIRCUIT ARITHMEITIQUE 1 I. Introduction  Dans un circuit combinatoire l’état des sorties est uniquement fonction de l’état des variables d’entée. Cet état reste stable tant que l’état des variables d’entée n’est pas modifié. La sortie d’un circuit combinatoire est une fonction booléenne de ses entrées Objectif de TP  Apprendre les circuits combinatoires arithmétiques  Apprendre la structure de quelques circuits combinatoires souvent utilisés.  Apprendre comment utiliser des circuits combinatoires pour concevoir d’autres circuits plus complexes  réaliser des opérations arithmétiques de base (addition, comparaison, soustraction,..), et cela avec l’implantation dans le digital traîner Et pour ce TP on utilise :  Logique simulateur Crocodile Physic  Symboles du logiciel : Port Symboles Entrées logique Sorties logique AND XOR OR NOT
  • 2. LES CIRCUIT ARITHMEITIQUE 2 II. Manipulation 1. Comparateurs Le comparateur est un circuit arithmétique permettant de comparer deux nombres binaires A et B. A et B doivent avoir la même longueur (nombre de bits). On cherche à savoir Si A > B, A < B ou A = B. On comprend donc que le circuit répond à une question à trois choix.  Réalisation d’un comparateur de 2 nombres de 1 bit (a, b) : Soit 2 entrées a et b, et 3 sorties {S0, S1, S2} . : Avec : { 𝑆0 = 1, 𝑆𝑖 𝑎 = 𝑏 𝑆1 = 1, 𝑆𝑖 𝑎 > 𝑏 𝑆2 = 1, 𝑆𝑖 𝑎 < 𝑏 On peut dresser la table de vérité de ce circuit. On a 2 entées alors est possibilité { 22 } des résultats, résumé on table ci-dessous. A partir cette table de vérité on peut déduire les expressions de ces circuits logique : { 𝑆0 = 𝑎 ⊕ 𝑏 = 𝑎𝑏 + 𝑎̅𝑏 = 𝑆1+𝑆2 𝑆1 = 𝑎 𝑏 𝑆2 = 𝑎 𝑏  Schéma de circuit comparateur : Figure 1 Schéma de circuit logique comparateur 2 bits a b 𝑺 𝟎 𝑺 𝟏 𝑺 𝟐 0 0 1 0 0 0 1 0 0 1 1 0 0 1 0 1 1 1 0 0 𝑺 𝟐 𝑺 𝟏 𝑺 𝟎
  • 3. LES CIRCUIT ARITHMEITIQUE 3  Réalisation d’un Comparateur de 2 nombres de 2 bit (A, B) : 1ere . On a quelques conditions en ce circuit 𝑆𝑜𝑖𝑡 { 𝐴 = 𝑎0 , 𝑎1 𝐵 = 𝑏0 , 𝑏1 . 𝐸𝑠𝑡 { 𝑆0 = 1, 𝑆𝑖 𝐴 = 𝐵 𝑆1 = 1, 𝑆𝑖 𝑎1 > 𝑏1 𝑜𝑢 𝑎1 = 𝑏1 𝑒𝑡 𝑎0 > 𝑏0 𝑆2 = 1, 𝑆𝑖 𝑎1 < 𝑏1 𝑜𝑢 𝑎1 = 𝑏1 𝑒𝑡 𝑎0 < 𝑏0  On va dresser la table de vérité  Donc on peut déduire les expressions logiques 𝑆1 (A > B): { 𝑎1 > 𝑏1 𝑜𝑢 𝑎0 > 𝑏0 𝑒𝑡 𝑎1 = 𝑏1 danc soit la fonction :𝑆1 = 𝑎1 𝑏̅1 + (𝑎1 ⊕ 𝑏1)(𝑏0 𝑎0) 𝑆2 (A < B):{ 𝑎1 < 𝑏1 𝑜𝑢 𝑎0 < 𝑏0 𝑒𝑡 𝑎1 = 𝑏1 On, a la fonction :𝑆2 = 𝑏1 𝑎̅1 + (𝑎1 ⊕ 𝑏1)(𝑎0 𝑏0) A B 𝑺 𝟏 𝑺 𝟐 𝑺 𝟎 𝒂 𝟎 𝒂 𝟏 𝒃 𝟎 𝒃 𝟏 0 0 0 0 0 0 1 0 0 0 1 0 1 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 1 0 0 1 0 0 0 1 0 1 0 0 1 0 1 1 0 1 0 0 0 1 1 1 0 1 0 1 0 0 0 1 0 0 1 0 0 1 0 1 0 1 0 1 0 0 0 1 1 0 1 1 0 1 0 1 1 0 0 1 0 0 1 1 0 1 1 0 0 1 1 1 0 1 0 0 1 1 1 1 0 0 1
  • 4. LES CIRCUIT ARITHMEITIQUE 4 𝑆0 (A = B): { 𝑎1 = 𝑏1 𝑒𝑡 𝑎0 = 𝑏0 On a soit la fonction :𝑆0 = (𝑎1 ⊕ 𝑏1)(𝑎0 ⊕ 𝑏0)  Alors le schéma logigramme de ce circuit sera en la figure 2 ci-dessous : .Figure 2 Schéma de circuit logique comparateur 2 mots 2 bits 𝑎1 𝑏1 𝑎0 𝑏0 𝑆0 𝑆1 𝑆2
  • 5. LES CIRCUIT ARITHMEITIQUE 5 2. Additionner : Un additionneur est un circuit capable de faire l’addition de deux nombre de n bits. Une addition génère deux résultats : la somme et la retenue Commençons par demi-additionner.  Demi-additionner Ce circuit, qui permettrait d'effectuer l'addition des deux bits de plus bas poids est appelé demi-additionneur.  Réalisation d’un Demi additionneur de 2 nombres de 1 bit (a, b)  Ecrivons la table de vérité de celui-ci : 𝒂 𝟎 𝒃 𝟎 S R 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1  On déduire alors les expressions du {S, R} { 𝑆 = 𝑎0̅̅̅ 𝑏0 + 𝑎0 𝑏0 ̅̅̅ = 𝑎0 ⊕ 𝑏0 𝑅 = 𝑎0 𝑏0 Ce qui peut être réalisé par le circuit schématisé sur le logigramme de la figure_3 celui-ci : Figure_3. Schéma de circuit semi-additionner
  • 6. LES CIRCUIT ARITHMEITIQUE 6  Réalisation d’un additionneur de 2 bits de même poids en tenant compte de la retenue précédente.  Ecrivons la table de vérité de celui-ci : Il y a deux méthodes pour obtenir les équations de ce circuit  Méthode I  Analytique : Alors l’expression de la somme 𝑆i est : Et l’expression de la retenue 𝑅𝑖 : 𝐴𝑖 𝐵𝑖 𝑅𝑖−1 𝑆𝑖 𝑅𝑖 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 Additionneur élémentaire 𝐴𝑖 𝐵𝑖 𝑅𝑖−1 𝑅𝑖 𝑆𝑖
  • 7. LES CIRCUIT ARITHMEITIQUE 7  Méthode II  Tables de Karnough : Pour 𝑆𝑖 : 𝐴𝑖 𝐵𝑖 𝑅𝑖−1 00 01 11 10 0 0 1 0 1 1 1 0 1 0 Pour 𝑅𝑖 : 𝐴𝑖 𝐵𝑖 𝑅𝑖−1 00 01 11 10 0 0 0 1 0 1 0 1 1 1 Alors on a directement après simplification les fonctions suivant : 𝑆𝑖 = 𝐴𝑖 ⊕ 𝐵𝑖 ⊕ 𝑅𝑖−1 . 𝑅𝑖 = 𝑎𝑖 𝑏𝑖 + 𝑅𝑖−1(𝑎𝑖 ⊕ 𝑏𝑖)  logigramme Maintenu peut réaliser logigramme de circuit additionneur-élémentaire en la figure_4 : Figure_4 .schéma de circuit additionné élémentaire 1 2⁄ ADD 𝑆𝑖 1 2⁄ ADD 𝑅𝑖−1 𝐴𝑖 𝐵𝑖 𝑅𝑖1 2⁄ ADD 𝑆𝑖
  • 8. LES CIRCUIT ARITHMEITIQUE 8 3. Le Soustracteur Il n'y a pas de circuit soustracteur dans un processeur parce que l'on peut implémenter la soustraction à l'aide de l'additionneur avec des modifications mineures. Pour ce faire, on exploite les propriétés du complément à 2 et le fait que le bit de poids faible de l'additionneur n'a pas de retenue d'entrée  Réalisation d’un Demi-soustracteur de deux bits :  Ecrivons la table de vérité de celui-ci :  Alors on peut facilement déduire l’équation du cette circuit : { 𝐷 = 𝑎0̅̅̅ . 𝑏0 + 𝑎0 𝑏0 = 𝑎0 ⊕ 𝑏0 𝑅 = 𝑎0 𝑏0 Ce qui peut être réalisé par le circuit schématisé sur le logigramme de figure_5 ci- dessous : Figure_5.schéma de circuit ½ soustracteur 𝑏0 𝑎0 D R 0 0 0 0 0 1 1 1 1 0 1 0 1 1 0 0 𝑏0 D 𝑎0 R
  • 9. LES CIRCUIT ARITHMEITIQUE 9  Réalisation d’un soustracteur de deux mots de même poids en tenant compte de la retenue précédente :  Table de vérité 1 𝑒𝑟𝑒 Ecrivons la table de vérité de celui-ci : 𝑪𝒊−𝟏 𝒃𝒊 𝒂𝒊 𝑫𝒊 𝑪𝒊 0 0 0 0 0 0 0 1 1 0 0 1 0 1 1 0 1 1 0 0 1 0 0 1 1 1 0 1 0 0 1 1 0 0 1 1 1 1 1 1  Les équations : { 𝐷𝑖 = (𝑎𝑖 ⊕ 𝑏𝑖) ⊕ 𝐶𝑖−1 𝐶𝑖 = 𝑎𝑖 . 𝑏𝑖 + 𝐶𝑖−1 (𝑎𝑖 +𝑏𝑖 )  le logigramme de circuit dans la figure_6 : Figure_6 schéma de circuit soustracteur élémentaire 𝑎𝑖 𝑏𝑖 𝐶𝑖−1 𝐶𝑖 𝐷𝑖
  • 10. LES CIRCUIT ARITHMEITIQUE 10 4. Le circuit V.A :  Table de vérité : soit les entrées 〈𝐴 , 𝐵 , 𝐶 〉 et les sorties 〈𝐿1 , 𝐿2 〉 Comme nous avons vu et essayé dans laboratoire, nous obtenu le table suivant : On remarque que est le même table de circuit additionner-élémentaire. Alors le rôle de ce circuit V.A est le même de circuit additionner-élémentaire.  Réaliser un circuit capable de faire la somme de 2 mots de pois 2 bits avec 2 circuits V.A : Soit 2 mots 〈𝐴 𝑒𝑡 𝐵〉 de pois 2 bits. { 𝑎0 𝑎1 𝑏0 𝑏1 . Et en utilisons 2 circuit logique V.A pour ça .comme le schéma dans la figure suivant : Figure_7.schéma de 2 circuits logique V.A 𝐴 𝐵 𝐶 𝐿1 𝐿2 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 1 𝑒𝑟𝑒 𝑉. 𝐴 2 𝑒𝑚𝑒 𝑉. 𝐴 𝑅𝑖−1 𝐴0 𝐵0 𝑆0 𝑅1 𝑆1 𝑅2
  • 11. LES CIRCUIT ARITHMEITIQUE 11 5. Travail théorique  Additionner de 2 mots avec 3 bits : Un additionneur sur 3 bits est un circuit qui permet de faire l’addition de deux nombres A et B de 3 bits chacun : { 𝐴 = 𝐴0 𝐴1 𝐴2 𝐵 = 𝐵0 𝐵1 𝐵2 . Et bien sûr en plus il tient en compte de la retenu entrante. Alors on ici 6 entrées plus retenu donc on a 7 entrées en total. Et en sorties on va avoir le résultat sur 3 bits ainsi que la retenu ‘4 bits de sorties’ Alors on an un circuit de 7 entrées et 4 sorties. Pour obtenir l’équation de ce circuit en peut utiliser autre facile méthode (pas table de vérité par ce que on a 27 = 128 !!!) Il faut trouver une solution plus facile et plus efficace pour concevoir ce circuit. Solution Lorsque on fait l’addition en binaire, on additionne bit par bit en commençant à partir du poids fiable (LSB) et à chaque fois on propage la retenue sortante au bit du rang supérieur L’addition sur un bit peut se faire par un additionneur complet sur 1 bit. Et à partir des Additionneurs Complets ou bien élémentaire (AC), il Est facile d'effectuer l'ajout de deux de Nombres binaires à n bits. Comme le Montre le montage de la méthode ci-Dessous .
  • 12. LES CIRCUIT ARITHMEITIQUE 12  Circuit d’implantation du additionner 2 mots de 3 bits figure_8 Exemple utilisé : A = 1 0 0, B = 1 0 1 S = A + B= 1 0 0 1 dans ce case 𝑅3 = 𝑆3 𝑏′′ 𝑖𝑡 𝑁°4′′ Nous remarquant que il y a 3 additionner ou bien {𝑽. 𝑨} dans ce circuit donc en peut obtenir un additionner de 2 mots de 3 bits avec 2 VA circuit. 𝑅0 𝑆0 𝐴0 𝑅1𝐵0 𝐴1 𝐵1 𝑆1 𝑅2 𝐴2 𝐵2 𝑆2 𝑅3
  • 13. LES CIRCUIT ARITHMEITIQUE 13  Soustracteur de 2 mots avec 3 bits : Dans ce circuit en peut utiliser la même méthode d’additionner et simplement en va obtenir le circuit dans la figure_9 ci-dessous : Figure_9 Exemple utilisé : A = 1 0 0, B = 0 1 1, S = A - B. S = 0 0 1 𝐴0 𝐶𝑖−1 𝑆0 𝐵0 𝐶1 𝐴1 𝑆1 𝐶2 𝐵1 𝐴2 𝐵2 𝑆2 𝐶3