SlideShare una empresa de Scribd logo
1 de 10
EI bus representa una serie de cables mediante los cuales
pueden cargarse datos en la memoria y desde allí
transportarse a la CPU.

Por así decirlo es la autopista de los datos dentro del PC ya
que comunica todos los componentes del ordenador con el
microprocesador.

El bus se controla y maneja desde la CPU.
•En el bus se encuentran dos pistas separadas, el bus de
datos y el bus de direcciones. La CPU escribe la dirección de
la posición deseada de la memoria en el bus de direcciones
accediendo a la memoria, teniendo cada una de las líneas
carácter binario.

•Es decir solo pueden representar 0 o 1 y de esta manera
forman el numero de la dirección dentro de la memoria.
Cuanto mas líneas haya disponibles, mayor es la dirección
máxima.
• Los datos en si no se mandan al bus de direcciones sino al
  bus de datos. El bus XT tenía solo 8 bits con lo cual sólo
  podía transportar 1 byte a la vez. Si la CPU quería depositar
  el contenido de un registro de 16 bits o por valor de 16 bits,
  tenía que desdoblarlos en dos bytes y efectuar la
  transferencia de datos uno detrás de otro.

• Existen dos organizaciones físicas de operaciones E/S que
  tienen que ver con los buses que son:
• Bus único
• Bus dedicado

• La diferencia es que el bus único no permite un controlador
  DMA (todo se controla desde la CPU), mientras que el bus
  dedicado si que soporta este controlador.
• El bus dedicado trata a la memoria de manera distinta que a
  los periféricos (utiliza un bus especial) al contrario que el bus
  único que los considera a ambos como posiciones de
  memoria (incluso equipara las operaciones E/S con las de
  lectura/escritura en memoria).
Este bus especial que utiliza el bus dedicado tiene 4
componentes fundamentales:
1. Datos: Intercambio de información entre la CPU y      los
Periféricos.
2. Control: Lleva información referente al estado de los
periféricos (petición de interrupciones).
3. Direcciones: Identifica el periférico referido.
4. Sincronización: Temporiza las señales de reloj.
La mayor ventaja del bus único es su simplicidad de
estructura que le hace ser más económico, pero no permite
que se realice a la vez transferencia de información entre la
memoria y el procesador y entre los periféricos y el
procesador.
Por otro lado el bus dedicado es mucho más flexible y permite
transferencias simultáneas. Por contra su estructura es más
compleja y por tanto sus costes son mayores.
Funcionamiento de los
      Bancos de Memoria
   SIMM           SIMM          DIMM          RIMM
30 pines       72 pines      168 pines     184 pines
8 bits s/par   32 bits s/par 64 bits s/par __bits s/par
9 bits c/par   36 bits c/par 72 bits c/par __bits c/par
Relación
 Memoria & Bus de Datos
          8b
SIMMs     8b          486sx Bus de Datos = 32
          8b
          8b             Usar 4 SIMMs de 30 pines u
SIMMs           32b      otra opción es 1 SIMM de 72
                32b      pines.



          32b     Pentium Bus de Datos = 64
SIMMs
          32b
                      Usar 2 SIMM de 72 pines u otra
          64b         opción es 1 DIMM de 128 pines
DIMMs
          64b
Pentium III Bus de Datos = 128
        64b
                   Usar 2 DIMMs
        64b        Algunas tarjetas tienen 4
DIMMs
        64b        bancos de memoria.
         64
              Pentium IV Bus de Datos =
          b
                   Usar 2 DIMMs
          b
DIMMs
          b


              Pentium IV Bus de Datos =
          b         Usar RIMMs
RIMMs     b
          b
CAPACIDAD MÁXIMA QUE
       SOPORTA UNA TARJETA

         SIMM           SIMM         DIMM           RIMM
        30 p & 8b 72p & 32b 168 p & 64b
          256k    1M 16M 32M 512M              64M         1G
          1M           2M 32M      64M         128M
          4M           4M 64M      128M        256M
          16 M         8M          256M        512M
                            486sx Bus de Datos=32
30p       8b     16M
          8b     16M               La capacidad del SIMM de 72p en
          8b     16M        128M   ese entonces era hasta de 32M. No
          8b     16M               se debe Colocar otra más alta
72p        32b 32M                 porque el objetivo es duplicar el
           32b 32M                 primer banco.
Pentium Bus de Datos = 64
 72p   32b 64 M

       32b 64 M
                          La capacidad máxima deSIMM
                   256M   es de 64 M y de DIMM también.
168p   64b 64 M

       64b 64 M



                     Pentium III Bus de Datos =128

168p   64b 256 M
                          La capacidad máxima de
       64b 256 M   768M   DIMM es de 256 M. Algunas
       64b 256 M          tarjetas llegan hasta 1 G
                          debido a que tiene 4 slots.
       64b 256 M
Pentium IV Bdatos=128
                           La capacidad máxima de
168p    64b 512 M
                           DIMM es de 512 M. Algunas
        64b 512 M   1.56 G
                           tarjetas llegan hasta 1 G
        64b 512 M          debido a que tiene 4 slots.


                     Pentium IV Bdatos=128
                           La capacidad máxima de
 184p   128b 1G
                           RIMM es de 1G.
        128b 1G     3G

        128b 1 G

Más contenido relacionado

La actualidad más candente (14)

Iris
IrisIris
Iris
 
Slideshare ram
Slideshare ramSlideshare ram
Slideshare ram
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Ejemplos codificacion de memorias
Ejemplos codificacion de memorias Ejemplos codificacion de memorias
Ejemplos codificacion de memorias
 
Trabajo 10! ;)
Trabajo 10! ;)Trabajo 10! ;)
Trabajo 10! ;)
 
Memorias ram
Memorias ramMemorias ram
Memorias ram
 
Trabajo Práctico II Corregido
Trabajo Práctico II CorregidoTrabajo Práctico II Corregido
Trabajo Práctico II Corregido
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Prosesador paola
Prosesador paolaProsesador paola
Prosesador paola
 
Mac
MacMac
Mac
 
Ddr Sdram María Eugenia Vargas
Ddr Sdram María Eugenia VargasDdr Sdram María Eugenia Vargas
Ddr Sdram María Eugenia Vargas
 
los buses
los buseslos buses
los buses
 
Memoriaram
MemoriaramMemoriaram
Memoriaram
 
Interfaces
InterfacesInterfaces
Interfaces
 

Destacado

Unida ii 8a
Unida ii 8aUnida ii 8a
Unida ii 8apabesacv
 
Apuntes empiezo (b)
Apuntes empiezo (b)Apuntes empiezo (b)
Apuntes empiezo (b)pabesacv
 
Apuntes empiezo (c)
Apuntes empiezo (c)Apuntes empiezo (c)
Apuntes empiezo (c)pabesacv
 
Apuntes estructuras 1
Apuntes estructuras 1Apuntes estructuras 1
Apuntes estructuras 1pabesacv
 
Unida ii 8a
Unida ii 8aUnida ii 8a
Unida ii 8apabesacv
 
Apuntes de estructuras nuevo
Apuntes de estructuras nuevoApuntes de estructuras nuevo
Apuntes de estructuras nuevopabesacv
 
Apuntes empiezo (a)
Apuntes empiezo (a)Apuntes empiezo (a)
Apuntes empiezo (a)pabesacv
 
APUNTES DE ARQUITECTURA DE COMPUTADORAS
APUNTES DE ARQUITECTURA DE COMPUTADORASAPUNTES DE ARQUITECTURA DE COMPUTADORAS
APUNTES DE ARQUITECTURA DE COMPUTADORASpabesacv
 
Audio visual round fun quiz competition
Audio visual round fun quiz competitionAudio visual round fun quiz competition
Audio visual round fun quiz competitionRavi Rajput
 

Destacado (9)

Unida ii 8a
Unida ii 8aUnida ii 8a
Unida ii 8a
 
Apuntes empiezo (b)
Apuntes empiezo (b)Apuntes empiezo (b)
Apuntes empiezo (b)
 
Apuntes empiezo (c)
Apuntes empiezo (c)Apuntes empiezo (c)
Apuntes empiezo (c)
 
Apuntes estructuras 1
Apuntes estructuras 1Apuntes estructuras 1
Apuntes estructuras 1
 
Unida ii 8a
Unida ii 8aUnida ii 8a
Unida ii 8a
 
Apuntes de estructuras nuevo
Apuntes de estructuras nuevoApuntes de estructuras nuevo
Apuntes de estructuras nuevo
 
Apuntes empiezo (a)
Apuntes empiezo (a)Apuntes empiezo (a)
Apuntes empiezo (a)
 
APUNTES DE ARQUITECTURA DE COMPUTADORAS
APUNTES DE ARQUITECTURA DE COMPUTADORASAPUNTES DE ARQUITECTURA DE COMPUTADORAS
APUNTES DE ARQUITECTURA DE COMPUTADORAS
 
Audio visual round fun quiz competition
Audio visual round fun quiz competitionAudio visual round fun quiz competition
Audio visual round fun quiz competition
 

Similar a Unida ii 9a (20)

MEMORIA RAM
MEMORIA RAMMEMORIA RAM
MEMORIA RAM
 
Dimm
DimmDimm
Dimm
 
Memorias
MemoriasMemorias
Memorias
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Unida ii 4a
Unida ii 4aUnida ii 4a
Unida ii 4a
 
Tiposdememoriaram
TiposdememoriaramTiposdememoriaram
Tiposdememoriaram
 
Memoria 3
Memoria 3Memoria 3
Memoria 3
 
Memoria
MemoriaMemoria
Memoria
 
1985 microprocesador 80386
1985 microprocesador 803861985 microprocesador 80386
1985 microprocesador 80386
 
Módulos de memoria ram
Módulos de memoria ramMódulos de memoria ram
Módulos de memoria ram
 
Equipos de computo tecnologia de chips ram
Equipos de computo tecnologia de chips ramEquipos de computo tecnologia de chips ram
Equipos de computo tecnologia de chips ram
 
Trabajo 1! ;)
Trabajo 1! ;)Trabajo 1! ;)
Trabajo 1! ;)
 
Manual Ensamblaje PCS-ACTIVIDAD 4_Memoria RAM
Manual Ensamblaje PCS-ACTIVIDAD 4_Memoria RAMManual Ensamblaje PCS-ACTIVIDAD 4_Memoria RAM
Manual Ensamblaje PCS-ACTIVIDAD 4_Memoria RAM
 
1.3 La memoria principal ram
1.3 La memoria principal ram1.3 La memoria principal ram
1.3 La memoria principal ram
 
clases de memorias
clases de memoriasclases de memorias
clases de memorias
 
memorias
memoriasmemorias
memorias
 
Memorias rom y ram
Memorias rom y ramMemorias rom y ram
Memorias rom y ram
 
Resumen de la evolucion de la pc
Resumen de la evolucion de la pcResumen de la evolucion de la pc
Resumen de la evolucion de la pc
 
Resumen de la evolucion de la pc
Resumen de la evolucion de la pcResumen de la evolucion de la pc
Resumen de la evolucion de la pc
 

Más de pabesacv

Unida ii 7a
Unida ii 7aUnida ii 7a
Unida ii 7apabesacv
 
Unida ii 6a
Unida ii 6aUnida ii 6a
Unida ii 6apabesacv
 
Unida ii 5a
Unida ii 5aUnida ii 5a
Unida ii 5apabesacv
 
Post y codigos de error
Post y codigos de errorPost y codigos de error
Post y codigos de errorpabesacv
 
Apuntes apuntadores 2 a
Apuntes apuntadores 2 aApuntes apuntadores 2 a
Apuntes apuntadores 2 apabesacv
 
Apuntes apuntadores 1 a
Apuntes apuntadores 1 aApuntes apuntadores 1 a
Apuntes apuntadores 1 apabesacv
 
Unida ii 3a
Unida ii 3aUnida ii 3a
Unida ii 3apabesacv
 
Unida ii 2a
Unida ii 2aUnida ii 2a
Unida ii 2apabesacv
 
Unida ii 1a
Unida ii 1aUnida ii 1a
Unida ii 1apabesacv
 
Apun9algol
Apun9algolApun9algol
Apun9algolpabesacv
 
Apunalgolautomatizacion
ApunalgolautomatizacionApunalgolautomatizacion
Apunalgolautomatizacionpabesacv
 

Más de pabesacv (20)

Unida ii 7a
Unida ii 7aUnida ii 7a
Unida ii 7a
 
2 unida 4
2 unida 42 unida 4
2 unida 4
 
2 unida 3
2 unida 32 unida 3
2 unida 3
 
2 unida 2
2 unida 22 unida 2
2 unida 2
 
2 unida 1
2 unida 12 unida 1
2 unida 1
 
Unida ii 6a
Unida ii 6aUnida ii 6a
Unida ii 6a
 
Unida ii 5a
Unida ii 5aUnida ii 5a
Unida ii 5a
 
Post y codigos de error
Post y codigos de errorPost y codigos de error
Post y codigos de error
 
Apuntes apuntadores 2 a
Apuntes apuntadores 2 aApuntes apuntadores 2 a
Apuntes apuntadores 2 a
 
Apuntes apuntadores 1 a
Apuntes apuntadores 1 aApuntes apuntadores 1 a
Apuntes apuntadores 1 a
 
Unida ii 3a
Unida ii 3aUnida ii 3a
Unida ii 3a
 
Unida ii 2a
Unida ii 2aUnida ii 2a
Unida ii 2a
 
Unida ii 1a
Unida ii 1aUnida ii 1a
Unida ii 1a
 
Arreglos3
Arreglos3Arreglos3
Arreglos3
 
Arreglos2
Arreglos2Arreglos2
Arreglos2
 
Ensa
EnsaEnsa
Ensa
 
Arreglos1
Arreglos1Arreglos1
Arreglos1
 
Arreglos
ArreglosArreglos
Arreglos
 
Apun9algol
Apun9algolApun9algol
Apun9algol
 
Apunalgolautomatizacion
ApunalgolautomatizacionApunalgolautomatizacion
Apunalgolautomatizacion
 

Unida ii 9a

  • 1. EI bus representa una serie de cables mediante los cuales pueden cargarse datos en la memoria y desde allí transportarse a la CPU. Por así decirlo es la autopista de los datos dentro del PC ya que comunica todos los componentes del ordenador con el microprocesador. El bus se controla y maneja desde la CPU.
  • 2. •En el bus se encuentran dos pistas separadas, el bus de datos y el bus de direcciones. La CPU escribe la dirección de la posición deseada de la memoria en el bus de direcciones accediendo a la memoria, teniendo cada una de las líneas carácter binario. •Es decir solo pueden representar 0 o 1 y de esta manera forman el numero de la dirección dentro de la memoria. Cuanto mas líneas haya disponibles, mayor es la dirección máxima.
  • 3. • Los datos en si no se mandan al bus de direcciones sino al bus de datos. El bus XT tenía solo 8 bits con lo cual sólo podía transportar 1 byte a la vez. Si la CPU quería depositar el contenido de un registro de 16 bits o por valor de 16 bits, tenía que desdoblarlos en dos bytes y efectuar la transferencia de datos uno detrás de otro. • Existen dos organizaciones físicas de operaciones E/S que tienen que ver con los buses que son: • Bus único • Bus dedicado • La diferencia es que el bus único no permite un controlador DMA (todo se controla desde la CPU), mientras que el bus dedicado si que soporta este controlador. • El bus dedicado trata a la memoria de manera distinta que a los periféricos (utiliza un bus especial) al contrario que el bus único que los considera a ambos como posiciones de memoria (incluso equipara las operaciones E/S con las de lectura/escritura en memoria).
  • 4. Este bus especial que utiliza el bus dedicado tiene 4 componentes fundamentales: 1. Datos: Intercambio de información entre la CPU y los Periféricos. 2. Control: Lleva información referente al estado de los periféricos (petición de interrupciones). 3. Direcciones: Identifica el periférico referido. 4. Sincronización: Temporiza las señales de reloj. La mayor ventaja del bus único es su simplicidad de estructura que le hace ser más económico, pero no permite que se realice a la vez transferencia de información entre la memoria y el procesador y entre los periféricos y el procesador. Por otro lado el bus dedicado es mucho más flexible y permite transferencias simultáneas. Por contra su estructura es más compleja y por tanto sus costes son mayores.
  • 5. Funcionamiento de los Bancos de Memoria SIMM SIMM DIMM RIMM 30 pines 72 pines 168 pines 184 pines 8 bits s/par 32 bits s/par 64 bits s/par __bits s/par 9 bits c/par 36 bits c/par 72 bits c/par __bits c/par
  • 6. Relación Memoria & Bus de Datos 8b SIMMs 8b 486sx Bus de Datos = 32 8b 8b Usar 4 SIMMs de 30 pines u SIMMs 32b otra opción es 1 SIMM de 72 32b pines. 32b Pentium Bus de Datos = 64 SIMMs 32b Usar 2 SIMM de 72 pines u otra 64b opción es 1 DIMM de 128 pines DIMMs 64b
  • 7. Pentium III Bus de Datos = 128 64b Usar 2 DIMMs 64b Algunas tarjetas tienen 4 DIMMs 64b bancos de memoria. 64 Pentium IV Bus de Datos = b Usar 2 DIMMs b DIMMs b Pentium IV Bus de Datos = b Usar RIMMs RIMMs b b
  • 8. CAPACIDAD MÁXIMA QUE SOPORTA UNA TARJETA SIMM SIMM DIMM RIMM 30 p & 8b 72p & 32b 168 p & 64b 256k 1M 16M 32M 512M 64M 1G 1M 2M 32M 64M 128M 4M 4M 64M 128M 256M 16 M 8M 256M 512M 486sx Bus de Datos=32 30p 8b 16M 8b 16M La capacidad del SIMM de 72p en 8b 16M 128M ese entonces era hasta de 32M. No 8b 16M se debe Colocar otra más alta 72p 32b 32M porque el objetivo es duplicar el 32b 32M primer banco.
  • 9. Pentium Bus de Datos = 64 72p 32b 64 M 32b 64 M La capacidad máxima deSIMM 256M es de 64 M y de DIMM también. 168p 64b 64 M 64b 64 M Pentium III Bus de Datos =128 168p 64b 256 M La capacidad máxima de 64b 256 M 768M DIMM es de 256 M. Algunas 64b 256 M tarjetas llegan hasta 1 G debido a que tiene 4 slots. 64b 256 M
  • 10. Pentium IV Bdatos=128 La capacidad máxima de 168p 64b 512 M DIMM es de 512 M. Algunas 64b 512 M 1.56 G tarjetas llegan hasta 1 G 64b 512 M debido a que tiene 4 slots. Pentium IV Bdatos=128 La capacidad máxima de 184p 128b 1G RIMM es de 1G. 128b 1G 3G 128b 1 G