SlideShare una empresa de Scribd logo
1 de 7
FUNCIONAMIENTO DEL SMP
MULTIPROCESAMIENTO SIMÉTRICO
SMP
• Tiene un diseño simple pero aun así efectivo
• Múltiples procesadores comparten la
memoria RAM y el bus del sistema
LA MEMORIA GLOBALMENTE
COMPARTIDA
• Smp es uno de los diseños de procesamiento
paralelo más maduro
• Apareció en los supercomputadores cray x-mp
y en sistemas similares hace década y media
(en 1983).
El bus generalmente se
convierte en un cuello de
botella al manejarse alrededor
de ocho o más procesadores.
• Para tener acceso a la memoria fuera de su propia
RAM, los procesadores utilizan un esquema de paso de
mensajes análogo a los paquetes de datos en redes.
Este sistema reduce el tráfico del bus, debido a que cada
sección de memoria observa únicamente aquellos
accesos que le están destinados, en lugar de observar
todos los accesos, como ocurre en un sistema SMP
MPP es una tecnología escalable

Más contenido relacionado

La actualidad más candente

La actualidad más candente (15)

Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Ricsman
RicsmanRicsman
Ricsman
 
tarea 3
tarea 3tarea 3
tarea 3
 
Nv sram
Nv sramNv sram
Nv sram
 
APUNTES UNIDAD 2
APUNTES UNIDAD 2APUNTES UNIDAD 2
APUNTES UNIDAD 2
 
Memorias
MemoriasMemorias
Memorias
 
Memorias
Memorias Memorias
Memorias
 
memoria cache
memoria cachememoria cache
memoria cache
 
7 memoria cache
7 memoria cache7 memoria cache
7 memoria cache
 
Memoria cache y virtual
Memoria cache y virtualMemoria cache y virtual
Memoria cache y virtual
 
Memoria caché y virtual
Memoria caché y virtualMemoria caché y virtual
Memoria caché y virtual
 
Arquitectura harvard y de von neumann
Arquitectura harvard y de von neumannArquitectura harvard y de von neumann
Arquitectura harvard y de von neumann
 
parcial 1 periodo
parcial 1 periodo parcial 1 periodo
parcial 1 periodo
 
Tecnologias de memorias
Tecnologias de memoriasTecnologias de memorias
Tecnologias de memorias
 
Memoria cache juan saenz
Memoria cache juan saenzMemoria cache juan saenz
Memoria cache juan saenz
 

Similar a Funcionamiento del smp

Similar a Funcionamiento del smp (20)

Unidad VI
Unidad VIUnidad VI
Unidad VI
 
Memorias
MemoriasMemorias
Memorias
 
Memoria Ram
Memoria RamMemoria Ram
Memoria Ram
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
memoria-ram-y-rom.pptx
memoria-ram-y-rom.pptxmemoria-ram-y-rom.pptx
memoria-ram-y-rom.pptx
 
Memoria
MemoriaMemoria
Memoria
 
Modelos de acceso a la memoria(uma,numa,coma,norma)
Modelos de acceso a la memoria(uma,numa,coma,norma)Modelos de acceso a la memoria(uma,numa,coma,norma)
Modelos de acceso a la memoria(uma,numa,coma,norma)
 
Pereirogómez,daniel4
Pereirogómez,daniel4Pereirogómez,daniel4
Pereirogómez,daniel4
 
MEMORIA RAM
MEMORIA RAMMEMORIA RAM
MEMORIA RAM
 
Introducción
IntroducciónIntroducción
Introducción
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
MEMORIA RAM
MEMORIA RAMMEMORIA RAM
MEMORIA RAM
 
clases de memorias
clases de memoriasclases de memorias
clases de memorias
 
memorias
memoriasmemorias
memorias
 
Power de memoria ram
Power de memoria ramPower de memoria ram
Power de memoria ram
 
Tipos de memoria
Tipos de memoriaTipos de memoria
Tipos de memoria
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Memorias Principales
Memorias PrincipalesMemorias Principales
Memorias Principales
 

Funcionamiento del smp

  • 2. SMP • Tiene un diseño simple pero aun así efectivo • Múltiples procesadores comparten la memoria RAM y el bus del sistema
  • 4. • Smp es uno de los diseños de procesamiento paralelo más maduro • Apareció en los supercomputadores cray x-mp y en sistemas similares hace década y media (en 1983).
  • 5. El bus generalmente se convierte en un cuello de botella al manejarse alrededor de ocho o más procesadores.
  • 6. • Para tener acceso a la memoria fuera de su propia RAM, los procesadores utilizan un esquema de paso de mensajes análogo a los paquetes de datos en redes. Este sistema reduce el tráfico del bus, debido a que cada sección de memoria observa únicamente aquellos accesos que le están destinados, en lugar de observar todos los accesos, como ocurre en un sistema SMP
  • 7. MPP es una tecnología escalable