SlideShare una empresa de Scribd logo
1 de 8
UNIVERSIDAD EXPERIMENTAL POLITÉCNICA
       “ANTONIO JOSÉ DE SUCRE”
VICERRECTORADO LUIS CABALLERO MEJÍAS
          NÚCLEO CHARALLAVE
         CURSO: COMPUTACIÓN I




                     LUIS A. PACHECO 2011247215
                     Prof.(a) GIOCONDA ECHENIQUE




       SEPTIEMBRE, 2012
ARQUITECTURA VON
                          NEUMANN

      Según, Aguayo, P(2004).

En 1945 John Von Neumann, creó un
modelo     computacional    que    se
caracterizo por disponer de una única
memoria principal en la que se
almacenan     los    datos    y   las
instrucciones. A esta memoria se
accede a través de un sistema de
buses único: bus de datos, de
direcciones y de control.
PRINCIPALES LIMITACIONES DE LA ARQUITECTURA
                   VON NEUMANN



1. La limitación de la longitud de las
instrucciones por el bus de datos, que
hace que el microprocesador tenga
que realizar varios accesos a memoria
para buscar instrucciones complejas.




                         2. La limitación de la velocidad de
                         operación a causa del bus único para datos
                         e instrucciones que no deja acceder
                         simultáneamente a unos y otras, lo cual
                         impide superponer ambos tiempos de
                         acceso.
CARACTERÍSTICAS




 Instrucción   que especifica alguna secuencia
particular de actividades en la CPU que modifican
los contenidos de las localizaciones de la
memoria.
ARQUITECTURA HARVARD


Según, Guerrero, J (2010)


Tiene la unidad central de proceso (CPU) conectada a dos
memorias (una con las instrucciones y otra con los datos) por
medio de dos buses diferentes. Una de las memorias contiene
solamente las instrucciones del programa (Memoria de
Programa), y la otra sólo almacena datos (Memoria de Datos).
Ambos buses son totalmente independientes y pueden ser de
distintos anchos. Para un procesador de Set de Instrucciones
Reducido, o RISC (Reduced Instrucción Set Computer), el set de
instrucciones y el bus de memoria de programa pueden
diseñarse de tal manera que todas las instrucciones tengan una
sola posición de memoria de programa de longitud.
CARACTERÍSTICAS GENERALES

Su unidad de control es un sistema
secuencial síncrono que puede ser       Poseen      dos   buses    de
cableado o programable según            direcciones diferentes lo cual
posea un circuito combinacional
                                        complica el sistema físico,
cableado       o        programable,
respectivamente.     Su      circuito
                                        sobre todo si el procesador
combinacional     suele    ser   una    no se coloca en un solo
memoria de instrucciones no volátil     circuito integrado.
EPROM o FLASH que contiene las
direcciones de la memoria de datos
(RAM).


  Reciben      el    nombre      de
  procesadores de un nivel porque       El circuito combinacional
  son capaces de realizar una           de la unidad de control
  operación y tomar una decisión en     debe ser programable para
  función de su resultado en teoría     que el procesador lo sea
  en un solo ciclo del generador de     también.
  impulsos y en la práctica en un
  máximo de dos.
VENTAJAS


El tamaño de las instrucciones no
esta relacionado con el de los
datos, y por lo tanto puede ser       El tiempo de acceso a las
optimizado para que cualquier         instrucciones         puede
instrucción ocupe una sola            superponerse con el de los
posición    de     memoria     de     datos, logrando una mayor
programa, logrando así mayor          velocidad en cada operación
velocidad y menor longitud de
programa.
¡Gracias!

Más contenido relacionado

La actualidad más candente

Arquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann mariaArquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann maria
mariagrau14
 
Arquitectura Multiprocesadores
Arquitectura Multiprocesadores Arquitectura Multiprocesadores
Arquitectura Multiprocesadores
JUANR1022
 
Gestion de memoria
Gestion de memoriaGestion de memoria
Gestion de memoria
ALASBLANKS
 

La actualidad más candente (20)

02 Diagrama de Bloques de una Computadora
02 Diagrama de Bloques de una Computadora02 Diagrama de Bloques de una Computadora
02 Diagrama de Bloques de una Computadora
 
Ciclo de instrucción
Ciclo de instrucciónCiclo de instrucción
Ciclo de instrucción
 
Ciclo de instrucciones CPU
Ciclo de instrucciones CPUCiclo de instrucciones CPU
Ciclo de instrucciones CPU
 
Interrupciones
InterrupcionesInterrupciones
Interrupciones
 
CARACTERISTICAS DE LA ALU Y LA UC
CARACTERISTICAS DE LA ALU Y LA UCCARACTERISTICAS DE LA ALU Y LA UC
CARACTERISTICAS DE LA ALU Y LA UC
 
Arquitectura de Von Neumann
Arquitectura de Von NeumannArquitectura de Von Neumann
Arquitectura de Von Neumann
 
Arquitectura de computadoras
Arquitectura de computadorasArquitectura de computadoras
Arquitectura de computadoras
 
Arquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann mariaArquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann maria
 
Arquitectura Multiprocesadores
Arquitectura Multiprocesadores Arquitectura Multiprocesadores
Arquitectura Multiprocesadores
 
Tipos de memoria
Tipos de memoriaTipos de memoria
Tipos de memoria
 
Microprocesador
MicroprocesadorMicroprocesador
Microprocesador
 
Arquitecturas risc y cisc
Arquitecturas risc y ciscArquitecturas risc y cisc
Arquitecturas risc y cisc
 
Arquitectura harvard y von neumann
Arquitectura harvard y von neumannArquitectura harvard y von neumann
Arquitectura harvard y von neumann
 
Arquitecturas de computadoras
Arquitecturas de computadorasArquitecturas de computadoras
Arquitecturas de computadoras
 
Estructura de la cpu
Estructura de la cpuEstructura de la cpu
Estructura de la cpu
 
Arquitectura de Von Neumann
Arquitectura de Von NeumannArquitectura de Von Neumann
Arquitectura de Von Neumann
 
PAGINACION Y SEGMENTACION DE MEMORIA
PAGINACION Y SEGMENTACION DE MEMORIAPAGINACION Y SEGMENTACION DE MEMORIA
PAGINACION Y SEGMENTACION DE MEMORIA
 
Segmentacion de memoria
Segmentacion de memoriaSegmentacion de memoria
Segmentacion de memoria
 
Gestion de memoria
Gestion de memoriaGestion de memoria
Gestion de memoria
 
Ensayo ciclo De Instrucción
Ensayo ciclo De InstrucciónEnsayo ciclo De Instrucción
Ensayo ciclo De Instrucción
 

Similar a Arquitectura harvard

Arquitectura del computador von neumann
Arquitectura del computador von neumannArquitectura del computador von neumann
Arquitectura del computador von neumann
franklin
 
Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2
jafp21
 
Arquitecturas del harvard y von noumann edson
Arquitecturas del harvard y von noumann edsonArquitecturas del harvard y von noumann edson
Arquitecturas del harvard y von noumann edson
edsonbeltran03
 
Arquitectura harvard y von neumann
Arquitectura harvard y von neumannArquitectura harvard y von neumann
Arquitectura harvard y von neumann
Siul_G
 
Arquitectura Harvard y Von Hawmann
Arquitectura Harvard y Von HawmannArquitectura Harvard y Von Hawmann
Arquitectura Harvard y Von Hawmann
Siul_G
 
Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
Carlos Fabian
 
Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
carlos-jaspe
 

Similar a Arquitectura harvard (20)

Arquitectura del computador von neumann
Arquitectura del computador von neumannArquitectura del computador von neumann
Arquitectura del computador von neumann
 
Arq teorico05 von neuman-hardvar
Arq teorico05 von neuman-hardvarArq teorico05 von neuman-hardvar
Arq teorico05 von neuman-hardvar
 
Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2
 
Arquitecturas del harvard y von noumann edson
Arquitecturas del harvard y von noumann edsonArquitecturas del harvard y von noumann edson
Arquitecturas del harvard y von noumann edson
 
Arquitectura harvard y von neumann
Arquitectura harvard y von neumannArquitectura harvard y von neumann
Arquitectura harvard y von neumann
 
Arquitectura harvard y von neumann
Arquitectura harvard y von neumannArquitectura harvard y von neumann
Arquitectura harvard y von neumann
 
Arquitectura Harvard y Von Hawmann
Arquitectura Harvard y Von HawmannArquitectura Harvard y Von Hawmann
Arquitectura Harvard y Von Hawmann
 
Maria
MariaMaria
Maria
 
Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
 
Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
 
Arquitecturas
ArquitecturasArquitecturas
Arquitecturas
 
CPU
CPUCPU
CPU
 
Arquitectura harvard y de von neumann
Arquitectura harvard y de von neumannArquitectura harvard y de von neumann
Arquitectura harvard y de von neumann
 
Presentación1
Presentación1Presentación1
Presentación1
 
Datasheet
DatasheetDatasheet
Datasheet
 
Daniel
DanielDaniel
Daniel
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
MICROCONTROLADOR
MICROCONTROLADORMICROCONTROLADOR
MICROCONTROLADOR
 
SEMANA01a-Arquitectura-de-Computadoras.pptx
SEMANA01a-Arquitectura-de-Computadoras.pptxSEMANA01a-Arquitectura-de-Computadoras.pptx
SEMANA01a-Arquitectura-de-Computadoras.pptx
 

Último

6°_GRADO_-_MAYO_06 para sexto grado de primaria
6°_GRADO_-_MAYO_06 para sexto grado de primaria6°_GRADO_-_MAYO_06 para sexto grado de primaria
6°_GRADO_-_MAYO_06 para sexto grado de primaria
Wilian24
 
2 REGLAMENTO RM 0912-2024 DE MODALIDADES DE GRADUACIÓN_.pptx
2 REGLAMENTO RM 0912-2024 DE MODALIDADES DE GRADUACIÓN_.pptx2 REGLAMENTO RM 0912-2024 DE MODALIDADES DE GRADUACIÓN_.pptx
2 REGLAMENTO RM 0912-2024 DE MODALIDADES DE GRADUACIÓN_.pptx
RigoTito
 
NUEVAS DIAPOSITIVAS POSGRADO Gestion Publica.pdf
NUEVAS DIAPOSITIVAS POSGRADO Gestion Publica.pdfNUEVAS DIAPOSITIVAS POSGRADO Gestion Publica.pdf
NUEVAS DIAPOSITIVAS POSGRADO Gestion Publica.pdf
UPTAIDELTACHIRA
 
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURAFORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
El Fortí
 
Concepto y definición de tipos de Datos Abstractos en c++.pptx
Concepto y definición de tipos de Datos Abstractos en c++.pptxConcepto y definición de tipos de Datos Abstractos en c++.pptx
Concepto y definición de tipos de Datos Abstractos en c++.pptx
Fernando Solis
 

Último (20)

FUERZA Y MOVIMIENTO ciencias cuarto basico.ppt
FUERZA Y MOVIMIENTO ciencias cuarto basico.pptFUERZA Y MOVIMIENTO ciencias cuarto basico.ppt
FUERZA Y MOVIMIENTO ciencias cuarto basico.ppt
 
SEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptx
SEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptxSEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptx
SEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptx
 
Feliz Día de la Madre - 5 de Mayo, 2024.pdf
Feliz Día de la Madre - 5 de Mayo, 2024.pdfFeliz Día de la Madre - 5 de Mayo, 2024.pdf
Feliz Día de la Madre - 5 de Mayo, 2024.pdf
 
Sesión de clase: Fe contra todo pronóstico
Sesión de clase: Fe contra todo pronósticoSesión de clase: Fe contra todo pronóstico
Sesión de clase: Fe contra todo pronóstico
 
Tema 11. Dinámica de la hidrosfera 2024
Tema 11.  Dinámica de la hidrosfera 2024Tema 11.  Dinámica de la hidrosfera 2024
Tema 11. Dinámica de la hidrosfera 2024
 
origen y desarrollo del ensayo literario
origen y desarrollo del ensayo literarioorigen y desarrollo del ensayo literario
origen y desarrollo del ensayo literario
 
LA LITERATURA DEL BARROCO 2023-2024pptx.pptx
LA LITERATURA DEL BARROCO 2023-2024pptx.pptxLA LITERATURA DEL BARROCO 2023-2024pptx.pptx
LA LITERATURA DEL BARROCO 2023-2024pptx.pptx
 
6°_GRADO_-_MAYO_06 para sexto grado de primaria
6°_GRADO_-_MAYO_06 para sexto grado de primaria6°_GRADO_-_MAYO_06 para sexto grado de primaria
6°_GRADO_-_MAYO_06 para sexto grado de primaria
 
PLAN DE REFUERZO ESCOLAR MERC 2024-2.docx
PLAN DE REFUERZO ESCOLAR MERC 2024-2.docxPLAN DE REFUERZO ESCOLAR MERC 2024-2.docx
PLAN DE REFUERZO ESCOLAR MERC 2024-2.docx
 
2 REGLAMENTO RM 0912-2024 DE MODALIDADES DE GRADUACIÓN_.pptx
2 REGLAMENTO RM 0912-2024 DE MODALIDADES DE GRADUACIÓN_.pptx2 REGLAMENTO RM 0912-2024 DE MODALIDADES DE GRADUACIÓN_.pptx
2 REGLAMENTO RM 0912-2024 DE MODALIDADES DE GRADUACIÓN_.pptx
 
NUEVAS DIAPOSITIVAS POSGRADO Gestion Publica.pdf
NUEVAS DIAPOSITIVAS POSGRADO Gestion Publica.pdfNUEVAS DIAPOSITIVAS POSGRADO Gestion Publica.pdf
NUEVAS DIAPOSITIVAS POSGRADO Gestion Publica.pdf
 
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURAFORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
FORTI-MAYO 2024.pdf.CIENCIA,EDUCACION,CULTURA
 
Concepto y definición de tipos de Datos Abstractos en c++.pptx
Concepto y definición de tipos de Datos Abstractos en c++.pptxConcepto y definición de tipos de Datos Abstractos en c++.pptx
Concepto y definición de tipos de Datos Abstractos en c++.pptx
 
Supuestos_prácticos_funciones.docx
Supuestos_prácticos_funciones.docxSupuestos_prácticos_funciones.docx
Supuestos_prácticos_funciones.docx
 
INSTRUCCION PREPARATORIA DE TIRO .pptx
INSTRUCCION PREPARATORIA DE TIRO   .pptxINSTRUCCION PREPARATORIA DE TIRO   .pptx
INSTRUCCION PREPARATORIA DE TIRO .pptx
 
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VSOCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
 
EL HABITO DEL AHORRO en tu idea emprendedora22-04-24.pptx
EL HABITO DEL AHORRO en tu idea emprendedora22-04-24.pptxEL HABITO DEL AHORRO en tu idea emprendedora22-04-24.pptx
EL HABITO DEL AHORRO en tu idea emprendedora22-04-24.pptx
 
SISTEMA RESPIRATORIO PARA NIÑOS PRIMARIA
SISTEMA RESPIRATORIO PARA NIÑOS PRIMARIASISTEMA RESPIRATORIO PARA NIÑOS PRIMARIA
SISTEMA RESPIRATORIO PARA NIÑOS PRIMARIA
 
semana 4 9NO Estudios sociales.pptxnnnn
semana 4  9NO Estudios sociales.pptxnnnnsemana 4  9NO Estudios sociales.pptxnnnn
semana 4 9NO Estudios sociales.pptxnnnn
 
Tema 17. Biología de los microorganismos 2024
Tema 17. Biología de los microorganismos 2024Tema 17. Biología de los microorganismos 2024
Tema 17. Biología de los microorganismos 2024
 

Arquitectura harvard

  • 1. UNIVERSIDAD EXPERIMENTAL POLITÉCNICA “ANTONIO JOSÉ DE SUCRE” VICERRECTORADO LUIS CABALLERO MEJÍAS NÚCLEO CHARALLAVE CURSO: COMPUTACIÓN I LUIS A. PACHECO 2011247215 Prof.(a) GIOCONDA ECHENIQUE SEPTIEMBRE, 2012
  • 2. ARQUITECTURA VON NEUMANN Según, Aguayo, P(2004). En 1945 John Von Neumann, creó un modelo computacional que se caracterizo por disponer de una única memoria principal en la que se almacenan los datos y las instrucciones. A esta memoria se accede a través de un sistema de buses único: bus de datos, de direcciones y de control.
  • 3. PRINCIPALES LIMITACIONES DE LA ARQUITECTURA VON NEUMANN 1. La limitación de la longitud de las instrucciones por el bus de datos, que hace que el microprocesador tenga que realizar varios accesos a memoria para buscar instrucciones complejas. 2. La limitación de la velocidad de operación a causa del bus único para datos e instrucciones que no deja acceder simultáneamente a unos y otras, lo cual impide superponer ambos tiempos de acceso.
  • 4. CARACTERÍSTICAS Instrucción que especifica alguna secuencia particular de actividades en la CPU que modifican los contenidos de las localizaciones de la memoria.
  • 5. ARQUITECTURA HARVARD Según, Guerrero, J (2010) Tiene la unidad central de proceso (CPU) conectada a dos memorias (una con las instrucciones y otra con los datos) por medio de dos buses diferentes. Una de las memorias contiene solamente las instrucciones del programa (Memoria de Programa), y la otra sólo almacena datos (Memoria de Datos). Ambos buses son totalmente independientes y pueden ser de distintos anchos. Para un procesador de Set de Instrucciones Reducido, o RISC (Reduced Instrucción Set Computer), el set de instrucciones y el bus de memoria de programa pueden diseñarse de tal manera que todas las instrucciones tengan una sola posición de memoria de programa de longitud.
  • 6. CARACTERÍSTICAS GENERALES Su unidad de control es un sistema secuencial síncrono que puede ser Poseen dos buses de cableado o programable según direcciones diferentes lo cual posea un circuito combinacional complica el sistema físico, cableado o programable, respectivamente. Su circuito sobre todo si el procesador combinacional suele ser una no se coloca en un solo memoria de instrucciones no volátil circuito integrado. EPROM o FLASH que contiene las direcciones de la memoria de datos (RAM). Reciben el nombre de procesadores de un nivel porque El circuito combinacional son capaces de realizar una de la unidad de control operación y tomar una decisión en debe ser programable para función de su resultado en teoría que el procesador lo sea en un solo ciclo del generador de también. impulsos y en la práctica en un máximo de dos.
  • 7. VENTAJAS El tamaño de las instrucciones no esta relacionado con el de los datos, y por lo tanto puede ser El tiempo de acceso a las optimizado para que cualquier instrucciones puede instrucción ocupe una sola superponerse con el de los posición de memoria de datos, logrando una mayor programa, logrando así mayor velocidad en cada operación velocidad y menor longitud de programa.