SlideShare una empresa de Scribd logo
1 de 6
Universidad Nacional Experimental Politécnica“Antonio José de Sucre”
  Vice –rectorado “Luís Caballero Mejías” Núcleo Charallave
                        Computación




     ARQUITECTURA DEL COMPUTADOR




      PROFA:                                     FRANKLIN SALCEDO
 YOCONDA ECHENIQUE                                 Exp 200614092

                       SEPTIEMBRE 2012
ARQUITECTURA HARVARD


          Empleado por micro controladores PIC


             CPU conectada a dos memorias


   Instrucciones                             Datos


Unidad de memoria ROM               Unidad de memoria RAM

                   En buses independientes


    Distintos contenidos en la misma dirección y distinta
                          longitud
                                                            2
VENTAJAS ARQUITECTURA HARVARD

· El tamaño de las instrucciones no esta relacionado con
el de los datos, y por lo tanto puede ser
optimizado para que cualquier instrucción ocupe una
sola posición de memoria de programa,
logrando así mayor velocidad y menor longitud de
programa.



 · El tiempo de acceso a las instrucciones puede
 superponerse con el de los datos, logrando una
 mayor velocidad en cada operación
ARQUITECTURA VON NEUMANN


              Empleado por micro procesadores


        CPU conectado a una memoria principal única


     Por lo general RAM            Instrucciones y datos juntos
                                                    a
                                                    c
                                                    c
                                                    e
                                                    s
                                                    o
 El tamaño de la
                       determina
unidad de datos e                     Sistema de buses único
  instrucciones
Desventajas Arquitectura Von Neumann

El tener un único bus hace que el microprocesador sea
  más lento en su respuesta, ya que no puede buscar
    en memoria una nueva instrucción mientras no
 finalicen las transferencias de datos de la instrucción
                         anterior


  La limitación de la longitud de las instrucciones por
            el bus de datos, que hace que el
  microprocesador tenga que realizar varios accesos a
     memoria para buscar instrucciones complejas
COMPARACIÓN ENTRE ARQUITECTURA HARVARD Y VON NEUMANN


                                               Harvard
                                 la CPU puede acceder a los datos
                                  para completar la ejecución de
                                una instrucción, y al mismo tiempo
                                  leer la siguiente instrucción a
                                             ejecutar.
                                             Es más rápida




                 Von Neumann
        La limitación de la velocidad de
      operación a causa del bus único para
          datos e instrucciones que no
        deja acceder simultáneamente a
          unos y otras, lo cual impide
      superponer ambos tiempos de acceso

Más contenido relacionado

La actualidad más candente (20)

Maria
MariaMaria
Maria
 
Arquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann mariaArquitecturas del harvard y von neumann maria
Arquitecturas del harvard y von neumann maria
 
Arquitectura riscc
Arquitectura risccArquitectura riscc
Arquitectura riscc
 
Arquitectura de neumann y harvard keneling gullo compu 1
Arquitectura de neumann y harvard keneling gullo compu 1Arquitectura de neumann y harvard keneling gullo compu 1
Arquitectura de neumann y harvard keneling gullo compu 1
 
Memoria ram
Memoria ramMemoria ram
Memoria ram
 
Memoria principal
Memoria  principalMemoria  principal
Memoria principal
 
Arquitectura harvard y de von neumann
Arquitectura harvard y de von neumannArquitectura harvard y de von neumann
Arquitectura harvard y de von neumann
 
Arquitectura RISC
Arquitectura RISCArquitectura RISC
Arquitectura RISC
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Memorias ram y rom
Memorias ram y romMemorias ram y rom
Memorias ram y rom
 
Actividad
ActividadActividad
Actividad
 
Presentación1
Presentación1Presentación1
Presentación1
 
Memoria rom y ram
Memoria rom y ramMemoria rom y ram
Memoria rom y ram
 
Memoria rom y ram
Memoria rom y ramMemoria rom y ram
Memoria rom y ram
 
PresentaciòN Memoria Cache
PresentaciòN Memoria CachePresentaciòN Memoria Cache
PresentaciòN Memoria Cache
 
97 2003
97 200397 2003
97 2003
 
Memoria rom
Memoria romMemoria rom
Memoria rom
 
Memoria caché y virtual
Memoria caché y virtualMemoria caché y virtual
Memoria caché y virtual
 
memoria cache
memoria cachememoria cache
memoria cache
 
Carac proc cisc_risc_t3
Carac proc cisc_risc_t3Carac proc cisc_risc_t3
Carac proc cisc_risc_t3
 

Destacado (14)

Instituto universitario d etecnologia
Instituto universitario d etecnologiaInstituto universitario d etecnologia
Instituto universitario d etecnologia
 
Arquitectura de un computador
Arquitectura de un computadorArquitectura de un computador
Arquitectura de un computador
 
Von neumann
Von neumannVon neumann
Von neumann
 
Arquitectura von neumann.
Arquitectura von neumann.Arquitectura von neumann.
Arquitectura von neumann.
 
Von neumann
Von neumannVon neumann
Von neumann
 
Arquitectura del computador
Arquitectura del computadorArquitectura del computador
Arquitectura del computador
 
Arquitectura de von neuman sistemas
Arquitectura de von neuman   sistemasArquitectura de von neuman   sistemas
Arquitectura de von neuman sistemas
 
Diapositiva arquitectura del computador
Diapositiva arquitectura del computadorDiapositiva arquitectura del computador
Diapositiva arquitectura del computador
 
Arquitectura de von neumann
Arquitectura de von neumannArquitectura de von neumann
Arquitectura de von neumann
 
ARQUITECTURA DE COMPUTADORAS
ARQUITECTURA DE COMPUTADORASARQUITECTURA DE COMPUTADORAS
ARQUITECTURA DE COMPUTADORAS
 
Arquitectura von neumann
Arquitectura von neumannArquitectura von neumann
Arquitectura von neumann
 
Arquitectura de la computadora
Arquitectura de la computadoraArquitectura de la computadora
Arquitectura de la computadora
 
Modelos de arquitecturas de computadoras
Modelos de arquitecturas de computadorasModelos de arquitecturas de computadoras
Modelos de arquitecturas de computadoras
 
Von neumann harvard
Von neumann   harvardVon neumann   harvard
Von neumann harvard
 

Similar a Arquitectura del computador von neumann

Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
carlos-jaspe
 
Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2
jafp21
 
Harvard & von nemann compu1
Harvard & von nemann compu1Harvard & von nemann compu1
Harvard & von nemann compu1
IsaraiI
 
Harvard & von nemann compu1
Harvard & von nemann compu1Harvard & von nemann compu1
Harvard & von nemann compu1
IsaraiI
 
Arquitectura havard y neumann
Arquitectura havard y neumannArquitectura havard y neumann
Arquitectura havard y neumann
Daniel Pérez
 
ARQUITECTURA DE COMPUTADORAS
ARQUITECTURA DE COMPUTADORASARQUITECTURA DE COMPUTADORAS
ARQUITECTURA DE COMPUTADORAS
klaocvds
 
ARQUITECTURA von Neumann
ARQUITECTURA von Neumann ARQUITECTURA von Neumann
ARQUITECTURA von Neumann
klaocvds
 
Funciones del computador_y_la_memoria (2)
Funciones del computador_y_la_memoria (2)Funciones del computador_y_la_memoria (2)
Funciones del computador_y_la_memoria (2)
kimgio
 

Similar a Arquitectura del computador von neumann (20)

Arquitectura harvard
Arquitectura harvardArquitectura harvard
Arquitectura harvard
 
Arquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspeArquitectura harvard y von neumann carlos jaspe
Arquitectura harvard y von neumann carlos jaspe
 
Arq teorico05 von neuman-hardvar
Arq teorico05 von neuman-hardvarArq teorico05 von neuman-hardvar
Arq teorico05 von neuman-hardvar
 
Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2Arquitectura harvar y von neuman2
Arquitectura harvar y von neuman2
 
Daniel
DanielDaniel
Daniel
 
Arquitectura harvard y von neumann
Arquitectura harvard y von neumannArquitectura harvard y von neumann
Arquitectura harvard y von neumann
 
Harvard & von nemann compu1
Harvard & von nemann compu1Harvard & von nemann compu1
Harvard & von nemann compu1
 
Harvard & von nemann compu1
Harvard & von nemann compu1Harvard & von nemann compu1
Harvard & von nemann compu1
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Arquitectura havard y neumann
Arquitectura havard y neumannArquitectura havard y neumann
Arquitectura havard y neumann
 
ARQUITECTURA DE COMPUTADORAS
ARQUITECTURA DE COMPUTADORASARQUITECTURA DE COMPUTADORAS
ARQUITECTURA DE COMPUTADORAS
 
ARQUITECTURA von Neumann
ARQUITECTURA von Neumann ARQUITECTURA von Neumann
ARQUITECTURA von Neumann
 
Unidad VI
Unidad VIUnidad VI
Unidad VI
 
Von neumann vs harvard
Von neumann vs harvardVon neumann vs harvard
Von neumann vs harvard
 
Programación Paralela - Conceptos y diseño de sistemas distribuidos
Programación Paralela - Conceptos y diseño de sistemas distribuidosProgramación Paralela - Conceptos y diseño de sistemas distribuidos
Programación Paralela - Conceptos y diseño de sistemas distribuidos
 
Documental de Arquitecturas Avanzadas (Computación)
Documental de Arquitecturas Avanzadas (Computación)Documental de Arquitecturas Avanzadas (Computación)
Documental de Arquitecturas Avanzadas (Computación)
 
SEMANA01a-Arquitectura-de-Computadoras.pptx
SEMANA01a-Arquitectura-de-Computadoras.pptxSEMANA01a-Arquitectura-de-Computadoras.pptx
SEMANA01a-Arquitectura-de-Computadoras.pptx
 
Modelos de acceso a la memoria(uma,numa,coma,norma)
Modelos de acceso a la memoria(uma,numa,coma,norma)Modelos de acceso a la memoria(uma,numa,coma,norma)
Modelos de acceso a la memoria(uma,numa,coma,norma)
 
Arquitecturas de computo
Arquitecturas de computoArquitecturas de computo
Arquitecturas de computo
 
Funciones del computador_y_la_memoria (2)
Funciones del computador_y_la_memoria (2)Funciones del computador_y_la_memoria (2)
Funciones del computador_y_la_memoria (2)
 

Arquitectura del computador von neumann

  • 1. Universidad Nacional Experimental Politécnica“Antonio José de Sucre” Vice –rectorado “Luís Caballero Mejías” Núcleo Charallave Computación ARQUITECTURA DEL COMPUTADOR PROFA: FRANKLIN SALCEDO YOCONDA ECHENIQUE Exp 200614092 SEPTIEMBRE 2012
  • 2. ARQUITECTURA HARVARD Empleado por micro controladores PIC CPU conectada a dos memorias Instrucciones Datos Unidad de memoria ROM Unidad de memoria RAM En buses independientes Distintos contenidos en la misma dirección y distinta longitud 2
  • 3. VENTAJAS ARQUITECTURA HARVARD · El tamaño de las instrucciones no esta relacionado con el de los datos, y por lo tanto puede ser optimizado para que cualquier instrucción ocupe una sola posición de memoria de programa, logrando así mayor velocidad y menor longitud de programa. · El tiempo de acceso a las instrucciones puede superponerse con el de los datos, logrando una mayor velocidad en cada operación
  • 4. ARQUITECTURA VON NEUMANN Empleado por micro procesadores CPU conectado a una memoria principal única Por lo general RAM Instrucciones y datos juntos a c c e s o El tamaño de la determina unidad de datos e Sistema de buses único instrucciones
  • 5. Desventajas Arquitectura Von Neumann El tener un único bus hace que el microprocesador sea más lento en su respuesta, ya que no puede buscar en memoria una nueva instrucción mientras no finalicen las transferencias de datos de la instrucción anterior La limitación de la longitud de las instrucciones por el bus de datos, que hace que el microprocesador tenga que realizar varios accesos a memoria para buscar instrucciones complejas
  • 6. COMPARACIÓN ENTRE ARQUITECTURA HARVARD Y VON NEUMANN Harvard la CPU puede acceder a los datos para completar la ejecución de una instrucción, y al mismo tiempo leer la siguiente instrucción a ejecutar. Es más rápida Von Neumann La limitación de la velocidad de operación a causa del bus único para datos e instrucciones que no deja acceder simultáneamente a unos y otras, lo cual impide superponer ambos tiempos de acceso