Este documento describe el chipset y la memoria caché. Explica que el chipset es un conjunto de circuitos integrados que permite que los procesadores funcionen en las placas base y gestiona la comunicación con otros componentes. La memoria caché es un área de memoria de acceso más rápido que almacena datos usados frecuentemente por el procesador para mejorar el rendimiento. El documento también cubre temas como el Northbridge, Southbridge, políticas de caché y la estructura interna de la memoria caché.
Webquest de fundamentos de sistemas de iván casado y césar rubalcaba
Circuito integrado auxiliar o chipset
1. CHIPSET Y CACHE
INTEGRANTES:
NINYIS CASTILLO SERRANO
DELSY LONDOÑO VILLEGAS
JOSE MENESES VERGARA
TECNOLOGO EN MATENIMIENTO DE COMPUTO Y
CABLEADO ESTRUCTURADO
SERVICIO NACIONAL DE APRENDIZAJE SENA
NECHI
2013
2. CIRCUITO INTEGRADO AUXILIAR O CHIPSET
Es el conjunto de circuitos integrados diseñados con
base a la arquitectura de un procesador (en algunos
casos diseñados como parte integral de esa
arquitectura), permitiendo que ese tipo de procesadores
funcionen en una placa base. Sirven de puente de
comunicación con el resto de componentes de la placa,
como son la memoria, las tarjetas de expansión, los
puertos USB, ratón, teclado, etc.
El chipset determina muchas de las características de
una placa base y por lo general la referencia de la
misma está relacionada con la del chipset.
3. Para que sirve el Chipset
• Interviene en la forma en que el microprocesador interactúa con la
memoria RAM, los puertos de comunicación y las ranuras de
expansión.
• Realiza las transferencias de datos entre los buses (canales de
comunicación internos), microprocesador, la memoria RAM y memoria
caché.
• En el caso de tarjetas principales que cuentan con tarjetas de
expansión integradas (tarjeta de audio, video y red), incluyen las
controladoras de estas, por ello es posible encontrar más económicas
este tipo de placas.
• Gestiona los periféricos externos a través de los puertos.
• Este circuito integrado tiene una alta complejidad y es el que
determina el bus frontal del sistema (Ejemplo: tarjeta principal -
Motherboard 333 MHz).
4.
5. NorthBridge / SouthBridge
• Se trata de la diferencia entre los 2 chips más
importantes en la tarjeta principal:
• NorthBridge: es sinónimo de Chipset, por lo
tanto tiene las funciones descritas arriba, se
encuentra interconectado directamente con el
microprocesador, manejando básicamente la
memoria RAM y la ranura AGP. Se le llama de
este modo porque se encuentra en la parte
superior de la tarjeta principal.
• SouthBridge: se trata de otro circuito integrado
auxiliar que se encuentra localizado en la parte
inferior, esto es más cercano a las ranuras de
expansión.
6. Ubicación del Chipset en la placa
• El Northbridge se encontrará más cercanamente al Socket del
microprocesador, mientras que el Southbridge se localiza
cercano a las ranuras de expansión:
7. EL TÉRMINO CHIPSET EN LA ELECTRÓNICA
• También en electrónica se utiliza el término chipset
diseñado específicamente para un equipo
electrónico, siendo imposible su utilización para otro
propósito que no fuese el planificado por sus
fabricantes.
8. CACHÉ
• En informática, el caché de CPU, es una área
especial de memoria que poseen los
ordenadores. Funciona de una manera similar a
como lo hace la memoria principal (RAM), pero
es de menor tamaño y de acceso más rápido.
Es usado por la unidad central de
procesamiento para reducir el tiempo de acceso
a datos ubicados en la memoria principal que se
utilizan con más frecuencia.
9. DISEÑO
• En el diseño de la memoria caché se
deben considerar varios factores que
influyen directamente en el
rendimiento de la memoria y por lo
tanto en su objetivo de aumentar la
velocidad de respuesta de la
jerarquía de memoria. Estos factores
son las políticas de
ubicación, extracción, reemplazo, esc
ritura y el tamaño de la caché y de
sus bloques.
10. CLASES DE CACHÉ
• Nivel 1 (L1): Conocido como caché interno, es el nivel más
cercano a la CPU (está en el mismo núcleo) con lo que el
acceso se produce a la velocidad
de trabajo del procesador (la máxima velocidad). Presenta un
tamaño muy reducido, en Intel (4 a 32 KB), en VIA/Cyrix (1 a
64 KB), en AMD (8 a 128 KB).
• Nivel 2 (L2): Conocido como caché externo, inicialmente se
instalaba en la placa base (en el exterior de la CPU). A partir
de los procesadores Pentium 4 vienen incorporado en el
procesador (no precisamente en el núcleo). El nivel L2
apareció con el procesador Pentium Pro, es
una memoria más lenta que L1, pero de mayor capacidad.
Los tamaños típicos de la memoria caché L2 oscilan en la
actualidad entre 256 KB y 4 MB.Nivel 3
• (L3): Se encuentra en algunas placas base, procesadores
y tarjetas de interfaz. El procesador de Intel Itanium trae
contenida en su cartucho al nivel L3 que soporta un tamaño
hasta de 4 MB, y el Itanium 2 tolera hasta 6 MB de caché
L3.Nivel 4
• (L4): Se encuentra ubicado en los periféricos y en algunos
procesadores como el Itanium.
11. ESTRUCTURA INTERNA DE LA CACHÉ
• La memoria caché está estructurado por celdas,
donde cada celda almacena un byte. La entidad
básica de almacenamiento la conforman las
filas, llamados también líneas de caché. Por
ejemplo, una caché L2 de 512 KB se distribuye
en 16.384 filas (16 KB) y 32 columnas (32
bytes).
12.
13. Política de ubicación
• Decide dónde debe colocarse un bloque
de memoria principal que entra en la
memoria caché. Las más utilizadas son:
• Directa: Al bloque i-ésimo de memoria
principal le corresponde la posición i
módulo n, donde n es el número de
bloques de la memoria caché.
• Asociativa: Cualquier bloque de memoria
principal puede ir en cualquiera de los n
bloques de la memoria caché.
14. • La política de extracción determina cuándo y
qué bloque de memoria principal hay que traer a
memoria caché. Existen dos políticas muy
extendidas:
• Por demanda: Un bloque sólo se trae a memoria
caché cuando ha sido referenciado y no se lo
encuentre en memoria principal.
• Con prebúsqueda: Cuando se referencia el
bloque i-ésimo de memoria principal, se trae
además el bloque (i+1)-ésimo. Esta política se
basa en la propiedad de localidad espacial de
los programas
POLITICA DE EXTRACCION