SlideShare una empresa de Scribd logo
1 de 3
Descargar para leer sin conexión
PROYECTO DE INVESTIGACION FORMATIVO
  SUMADOR DE DOS VALORES DE DOS BITS




             PRESENTADO POR:
     BRAYAN HUMBERTO GIRALDO TABORDA




               INSTRUCTOR:
        FERNANDO VELAZQUEZ GIRALDO




  CORPORACION UNIVERSITARIA MINUTO DE DIOS
PROGRAMA DE INGENIERIA DE SISTEMAS UNITOLIMA
               CALI, ABRIL 2013
Y1     Y0     X1   X0   Z2   Z1   Z0
         0      0      0    0    0    0    0
         0      0      0    1    0    0    1
         0      0      1    0    0    1    0
         0      0      1    1    0    1    1
         0      1      0    0    0    0    1
         0      1      0    1    0    1    0
         0      1      1    0    0    1    1
         0      1      1    1    1    0    0
         1      0      0    0    0    1    0
         1      0      0    1    0    1    1
         1      0      1    0    1    0    0
         1      0      1    1    1    0    1
         1      1      0    0    0    1    1
         1      1      0    1    1    0    0
         1      1      1    0    1    0    1
         1      1      1    1    1    1    0




 XOR




              XNOR
Puerta Logica NOT                                                                Tiene seis puertas NOT de una
(74LS04)                       1       0                                         entradas cada una
                               0       1




Puerta Logica AND                                                                Tiene cuatro puertas AND con
(74LS08)                   1       1       1                                     dos entradas cada una
                           1       0       0
                           0       1       0
                           0       0       0


Puerta Logica AND                                                                Tiene tres puertas AND con tres
(74LS11)               1       1       1       1                                 entradas cada una
                       1       1       0       0
                       1       0       1       0
                       1       0       0       0
                       0       1       1       0
                       0       1       0       0
                       0       0       1       0
                       0       0       0       0
Puerta Logica OR                                                                 Tiene cuatro puertas OR con dos
(74LS32)                   1       1       1                                     entradas cada una
                           1       0       1
                           0       1       1
                           0       0       0



Puerta Logica X-OR                                                               Tiene cuatro puertas X-OR con
(74LS86)                   1       1       0                                     dos entradas cada una
                           1       0       1
                           0       1       1
                           0       0       0



decodificador 74LS47                               Tiene cuatro pines de entrada, que se utilizan para introducir
                                                   un número binario de 4 dígitos (0000 a 1000). El chip también
                                                   tiene siete terminales de salida, que luego pueden ser
                                                   utilizados para alimentar directamente en una pantalla de 7-
                                                   segmentos

898-3-R220                                         Resistencias 220

Más contenido relacionado

La actualidad más candente

La actualidad más candente (19)

Automatización de un arrancador λ – ∆
Automatización de un arrancador  λ – ∆Automatización de un arrancador  λ – ∆
Automatización de un arrancador λ – ∆
 
Vhdl
VhdlVhdl
Vhdl
 
compuertas logicas
compuertas logicascompuertas logicas
compuertas logicas
 
Compuertas Logicas2
Compuertas Logicas2Compuertas Logicas2
Compuertas Logicas2
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
Lab d1-00-2
Lab d1-00-2Lab d1-00-2
Lab d1-00-2
 
Practica 5
Practica 5Practica 5
Practica 5
 
Teclado
TecladoTeclado
Teclado
 
Compuertas 1
Compuertas 1Compuertas 1
Compuertas 1
 
Ultima asignacion 20% circuito digital Samuel Movilio
Ultima asignacion 20% circuito digital Samuel MovilioUltima asignacion 20% circuito digital Samuel Movilio
Ultima asignacion 20% circuito digital Samuel Movilio
 
Compuertas Lógicas (electrónica)
Compuertas Lógicas (electrónica)Compuertas Lógicas (electrónica)
Compuertas Lógicas (electrónica)
 
C ircuitosintegrados
C ircuitosintegradosC ircuitosintegrados
C ircuitosintegrados
 
Introducción a plataformas de prototipado: Arduino (rev. 2)
Introducción a plataformas de prototipado: Arduino (rev. 2)Introducción a plataformas de prototipado: Arduino (rev. 2)
Introducción a plataformas de prototipado: Arduino (rev. 2)
 
Introducción a Arduino r2
Introducción a Arduino r2Introducción a Arduino r2
Introducción a Arduino r2
 
electronica digital
electronica digitalelectronica digital
electronica digital
 
Compuertas lógicas
Compuertas lógicas Compuertas lógicas
Compuertas lógicas
 
54599266 ejercicios-flip-flops
54599266 ejercicios-flip-flops54599266 ejercicios-flip-flops
54599266 ejercicios-flip-flops
 
Codificadores
CodificadoresCodificadores
Codificadores
 

Sumadora de 2 bits

  • 1. PROYECTO DE INVESTIGACION FORMATIVO SUMADOR DE DOS VALORES DE DOS BITS PRESENTADO POR: BRAYAN HUMBERTO GIRALDO TABORDA INSTRUCTOR: FERNANDO VELAZQUEZ GIRALDO CORPORACION UNIVERSITARIA MINUTO DE DIOS PROGRAMA DE INGENIERIA DE SISTEMAS UNITOLIMA CALI, ABRIL 2013
  • 2. Y1 Y0 X1 X0 Z2 Z1 Z0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 1 0 0 1 0 0 0 1 1 0 1 1 0 1 0 0 0 0 1 0 1 0 1 0 1 0 0 1 1 0 0 1 1 0 1 1 1 1 0 0 1 0 0 0 0 1 0 1 0 0 1 0 1 1 1 0 1 0 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 1 1 1 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 1 1 1 1 0  XOR  XNOR
  • 3. Puerta Logica NOT Tiene seis puertas NOT de una (74LS04) 1 0 entradas cada una 0 1 Puerta Logica AND Tiene cuatro puertas AND con (74LS08) 1 1 1 dos entradas cada una 1 0 0 0 1 0 0 0 0 Puerta Logica AND Tiene tres puertas AND con tres (74LS11) 1 1 1 1 entradas cada una 1 1 0 0 1 0 1 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 0 0 0 0 Puerta Logica OR Tiene cuatro puertas OR con dos (74LS32) 1 1 1 entradas cada una 1 0 1 0 1 1 0 0 0 Puerta Logica X-OR Tiene cuatro puertas X-OR con (74LS86) 1 1 0 dos entradas cada una 1 0 1 0 1 1 0 0 0 decodificador 74LS47 Tiene cuatro pines de entrada, que se utilizan para introducir un número binario de 4 dígitos (0000 a 1000). El chip también tiene siete terminales de salida, que luego pueden ser utilizados para alimentar directamente en una pantalla de 7- segmentos 898-3-R220 Resistencias 220