SlideShare una empresa de Scribd logo
1 de 12
MEDIO RESTADOR Karen Bibiana Aponte Mateus 066101008 Carlos Alberto Torres Merchán 066101088
Circuitos digitales  Universidad Libre  09 abril del 2011 INGENIERIA DE SISTEMAS
CIRCUITO RESTADOR   La sustracción de dos números binarios puede llevarse a cabo tomando el complemento del sustraendo y agregando al minuendo  Por este método, la operación de sustracción llega a ser una operación de división que requiere sumadores completos para su implementación en máquina.
ES POSIBLE IMPLEMENTAR LA SUSTRACCIÓN CON CIRCUITOS LÓGICOS EN UNA FORMA DIRECTA, COMO SE HACE CON LÁPIZ Y PAPEL. .    Por este método cada bit sustraendo del número se sustrae de su bit minuendo correspondiente significativo para formar un bit de diferencia. Si el bit minuendo es menor que el bit sustraendo se toma 1 de la siguiente posición significativa. El hecho que se ha tomado un 1 debe llevarse al siguiente par más alto de bit mediante una señal binaria que llega de afuera (salida) de una etapa dada y va a (entrada) la siguiente etapa más alta. En forma precisa así como hay medios sumadores y sumadores completos, hay medio restadores y restadores completos.
MEDIO RESTADOR      Un medio restador es un circuito combinacional que sustrae dos bits y produce su diferencia. También tiene la salida para especificar si se ha tomado un 1.
Se designa el bit minuendo por x y el bit sustraendo mediante y. Para llevar a cabo x - y, tienen que verificarse las magnitudes relativas de x y y.   Si x >= y, se tienen tres posibilidades; 0 - 0 = 0, 1 - 0 = 1 y, 1 - 1 = 0.     El medio restador requiere dos salidas. Una salida genera la diferencia y se denotará por el símbolo D. La segunda salida, denotada B para lo que se toma, genera la señal binaria que informa a la siguiente etapa que se ha tomado un 1. 
    La salida que toma B es un 0 en tanto que x >= y. Es un 1 para x = 0 y y = 1. La salida D es el resultado de la operación aritmética 2B + x - y.     Las funciones booleanas para las dos salidas del medio restador se derivan de manera directa de la tabla de verdad: D = x'y + xy' B = x'y
El logigrama del restador
 circuito topológico
El circuito
GRACIAS

Más contenido relacionado

La actualidad más candente

Teoria de maquinas_y_mecanismos
Teoria de maquinas_y_mecanismosTeoria de maquinas_y_mecanismos
Teoria de maquinas_y_mecanismosCENTRODE1
 
Aplicaciones de las Series de Fourier en el Área de la Ingeniería
Aplicaciones de las Series de Fourier en el Área de la IngenieríaAplicaciones de las Series de Fourier en el Área de la Ingeniería
Aplicaciones de las Series de Fourier en el Área de la Ingenieríayender96
 
Fuentes Controladas
Fuentes ControladasFuentes Controladas
Fuentes Controladascalifvv
 
Telecomunicaciones
TelecomunicacionesTelecomunicaciones
Telecomunicacioneswarrior1210
 
Amplificadores multiplicadores
Amplificadores multiplicadoresAmplificadores multiplicadores
Amplificadores multiplicadoresZaiida Lozano
 
sistema combinacional-ovejas
sistema combinacional-ovejassistema combinacional-ovejas
sistema combinacional-ovejasjoeltecno9
 
Electroneumatica metodos secuenciales
Electroneumatica metodos secuencialesElectroneumatica metodos secuenciales
Electroneumatica metodos secuencialesjohn piñeros
 
Contador del 0 al 99
Contador del 0 al 99Contador del 0 al 99
Contador del 0 al 99Leida Zuñiga
 
Ejercicios de Multiplexores y decodificadores
Ejercicios de Multiplexores y decodificadoresEjercicios de Multiplexores y decodificadores
Ejercicios de Multiplexores y decodificadoresBertha Vega
 
Amplificadores Operacionales - Seguidor, Inversor y No Inversor
Amplificadores Operacionales - Seguidor, Inversor y No InversorAmplificadores Operacionales - Seguidor, Inversor y No Inversor
Amplificadores Operacionales - Seguidor, Inversor y No InversorCris Mascote
 

La actualidad más candente (18)

Acondicionadores de señal
Acondicionadores de señalAcondicionadores de señal
Acondicionadores de señal
 
Teoria de maquinas_y_mecanismos
Teoria de maquinas_y_mecanismosTeoria de maquinas_y_mecanismos
Teoria de maquinas_y_mecanismos
 
Aplicaciones de las Series de Fourier en el Área de la Ingeniería
Aplicaciones de las Series de Fourier en el Área de la IngenieríaAplicaciones de las Series de Fourier en el Área de la Ingeniería
Aplicaciones de las Series de Fourier en el Área de la Ingeniería
 
Protocolo hart
Protocolo hartProtocolo hart
Protocolo hart
 
Fuentes Controladas
Fuentes ControladasFuentes Controladas
Fuentes Controladas
 
Telecomunicaciones
TelecomunicacionesTelecomunicaciones
Telecomunicaciones
 
Amplificadores multiplicadores
Amplificadores multiplicadoresAmplificadores multiplicadores
Amplificadores multiplicadores
 
Muestreo
MuestreoMuestreo
Muestreo
 
sistema combinacional-ovejas
sistema combinacional-ovejassistema combinacional-ovejas
sistema combinacional-ovejas
 
Electroneumatica metodos secuenciales
Electroneumatica metodos secuencialesElectroneumatica metodos secuenciales
Electroneumatica metodos secuenciales
 
Curso ec dif-unidad-1
Curso ec dif-unidad-1Curso ec dif-unidad-1
Curso ec dif-unidad-1
 
Contador del 0 al 99
Contador del 0 al 99Contador del 0 al 99
Contador del 0 al 99
 
Modulacion am
Modulacion amModulacion am
Modulacion am
 
Unidad3
Unidad3Unidad3
Unidad3
 
Ejercicios de Multiplexores y decodificadores
Ejercicios de Multiplexores y decodificadoresEjercicios de Multiplexores y decodificadores
Ejercicios de Multiplexores y decodificadores
 
Unidad IV
Unidad IVUnidad IV
Unidad IV
 
Amplificadores Operacionales - Seguidor, Inversor y No Inversor
Amplificadores Operacionales - Seguidor, Inversor y No InversorAmplificadores Operacionales - Seguidor, Inversor y No Inversor
Amplificadores Operacionales - Seguidor, Inversor y No Inversor
 
Practica 7 Flip Flop
Practica 7 Flip FlopPractica 7 Flip Flop
Practica 7 Flip Flop
 

Similar a Medio restador[1]

Circuitos digitales ii
Circuitos digitales iiCircuitos digitales ii
Circuitos digitales iijesuseperez
 
Diseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estabaDiseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estabaID Z
 
Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)Rene Arocutipa Centellas
 
Sumadores, codificadores, decodificadores, multiplexores, demultiplexores
Sumadores, codificadores, decodificadores, multiplexores, demultiplexoresSumadores, codificadores, decodificadores, multiplexores, demultiplexores
Sumadores, codificadores, decodificadores, multiplexores, demultiplexoresJovianny Arias
 
Electrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadoresElectrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadoresSANTIAGO PABLO ALBERTO
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionalesPaulito Caceres
 
Tema 12.2
Tema 12.2Tema 12.2
Tema 12.2AlmuPe
 
09 sd capitulo vii circuitos logicos combinacionales
09 sd capitulo vii circuitos logicos combinacionales09 sd capitulo vii circuitos logicos combinacionales
09 sd capitulo vii circuitos logicos combinacionalesErnesto Villalpando
 
3 Electrónica-digital.ppt
3 Electrónica-digital.ppt3 Electrónica-digital.ppt
3 Electrónica-digital.pptRick Hunter
 
Diseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bitDiseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bitYeiferxon Chacòn
 
Instituto Sudamericano ed
Instituto Sudamericano edInstituto Sudamericano ed
Instituto Sudamericano edEDWINDARIO
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionalesmayu1994
 
Sumador restador binario
Sumador restador binarioSumador restador binario
Sumador restador binarioFelix_Menendez
 

Similar a Medio restador[1] (20)

Circuitos logicos
Circuitos logicosCircuitos logicos
Circuitos logicos
 
Circuitos digitales ii
Circuitos digitales iiCircuitos digitales ii
Circuitos digitales ii
 
Compuertas Lógicas
Compuertas LógicasCompuertas Lógicas
Compuertas Lógicas
 
Diseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estabaDiseño de un sumador de 1 bit con acarreo,realizado por frank estaba
Diseño de un sumador de 1 bit con acarreo,realizado por frank estaba
 
Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)
 
Anexo 2
Anexo 2Anexo 2
Anexo 2
 
Sumadores, codificadores, decodificadores, multiplexores, demultiplexores
Sumadores, codificadores, decodificadores, multiplexores, demultiplexoresSumadores, codificadores, decodificadores, multiplexores, demultiplexores
Sumadores, codificadores, decodificadores, multiplexores, demultiplexores
 
Electrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadoresElectrónica digital: lógica aritmética sumadores
Electrónica digital: lógica aritmética sumadores
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionales
 
Tema 12.2
Tema 12.2Tema 12.2
Tema 12.2
 
09 sd capitulo vii circuitos logicos combinacionales
09 sd capitulo vii circuitos logicos combinacionales09 sd capitulo vii circuitos logicos combinacionales
09 sd capitulo vii circuitos logicos combinacionales
 
Exposicion circuitos sumadores
Exposicion circuitos sumadoresExposicion circuitos sumadores
Exposicion circuitos sumadores
 
Bloque IV: Electrónica digital
Bloque IV: Electrónica digitalBloque IV: Electrónica digital
Bloque IV: Electrónica digital
 
3 Electrónica-digital.ppt
3 Electrónica-digital.ppt3 Electrónica-digital.ppt
3 Electrónica-digital.ppt
 
Diseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bitDiseño de un Sumador entre dos números de un bit
Diseño de un Sumador entre dos números de un bit
 
Presentacion sistema binario
Presentacion sistema binarioPresentacion sistema binario
Presentacion sistema binario
 
Instituto Sudamericano ed
Instituto Sudamericano edInstituto Sudamericano ed
Instituto Sudamericano ed
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionales
 
Sumador restador binario
Sumador restador binarioSumador restador binario
Sumador restador binario
 
DISEÑOSumador
DISEÑOSumadorDISEÑOSumador
DISEÑOSumador
 

Más de Julian Suarez

Restador completo[1]
Restador completo[1]Restador completo[1]
Restador completo[1]Julian Suarez
 
Restador completo[1]
Restador completo[1]Restador completo[1]
Restador completo[1]Julian Suarez
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Julian Suarez
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Julian Suarez
 

Más de Julian Suarez (8)

Sumador completo
Sumador completoSumador completo
Sumador completo
 
Resistencias
ResistenciasResistencias
Resistencias
 
Restador completo[1]
Restador completo[1]Restador completo[1]
Restador completo[1]
 
Restador completo[1]
Restador completo[1]Restador completo[1]
Restador completo[1]
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]
 
Decodificador[1]
Decodificador[1]Decodificador[1]
Decodificador[1]
 
Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]Circuitos combinacionales[1][1]
Circuitos combinacionales[1][1]
 
Multiplexor[1]
Multiplexor[1]Multiplexor[1]
Multiplexor[1]
 

Medio restador[1]

  • 1. MEDIO RESTADOR Karen Bibiana Aponte Mateus 066101008 Carlos Alberto Torres Merchán 066101088
  • 2. Circuitos digitales Universidad Libre 09 abril del 2011 INGENIERIA DE SISTEMAS
  • 3. CIRCUITO RESTADOR La sustracción de dos números binarios puede llevarse a cabo tomando el complemento del sustraendo y agregando al minuendo  Por este método, la operación de sustracción llega a ser una operación de división que requiere sumadores completos para su implementación en máquina.
  • 4. ES POSIBLE IMPLEMENTAR LA SUSTRACCIÓN CON CIRCUITOS LÓGICOS EN UNA FORMA DIRECTA, COMO SE HACE CON LÁPIZ Y PAPEL. . Por este método cada bit sustraendo del número se sustrae de su bit minuendo correspondiente significativo para formar un bit de diferencia. Si el bit minuendo es menor que el bit sustraendo se toma 1 de la siguiente posición significativa. El hecho que se ha tomado un 1 debe llevarse al siguiente par más alto de bit mediante una señal binaria que llega de afuera (salida) de una etapa dada y va a (entrada) la siguiente etapa más alta. En forma precisa así como hay medios sumadores y sumadores completos, hay medio restadores y restadores completos.
  • 5. MEDIO RESTADOR Un medio restador es un circuito combinacional que sustrae dos bits y produce su diferencia. También tiene la salida para especificar si se ha tomado un 1.
  • 6. Se designa el bit minuendo por x y el bit sustraendo mediante y. Para llevar a cabo x - y, tienen que verificarse las magnitudes relativas de x y y.  Si x >= y, se tienen tres posibilidades; 0 - 0 = 0, 1 - 0 = 1 y, 1 - 1 = 0. El medio restador requiere dos salidas. Una salida genera la diferencia y se denotará por el símbolo D. La segunda salida, denotada B para lo que se toma, genera la señal binaria que informa a la siguiente etapa que se ha tomado un 1. 
  • 7. La salida que toma B es un 0 en tanto que x >= y. Es un 1 para x = 0 y y = 1. La salida D es el resultado de la operación aritmética 2B + x - y. Las funciones booleanas para las dos salidas del medio restador se derivan de manera directa de la tabla de verdad: D = x'y + xy' B = x'y
  • 8. El logigrama del restador
  • 10.