SlideShare una empresa de Scribd logo
1 de 14
PLD’S (PROGRAMMABLE LOGIC
DEVICE)
Julio Cesar Jacobo Sánchez
Julio Eduardo de León Franco
Carlos Eduardo Solano González
¿QUÉ ES UN PLD?
 Significa Dispositivo Lógico Programable
 Son circuitos integrados que ofrecen a los
  diseñadores en un solo chip, un arreglo de
  compuertas lógicas y flip-flop’s, que pueden ser
  programados por el usuario para implementar
  funciones lógicas
VENTAJAS QUE TRAE CON RESPECTO A LOS CIRCUITOS
INTEGRADOS

 Los PLD’s representan menor costo para los fabricantes.
 Pueden reemplazar funciones de otros dispositivos
  lógicos.
 Reducción de espacio en las tarjetas de circuito impreso.

 Simplificación del alambrado entre unos chips y otros.

 Disminución en los requerimientos de potencia ( por
  consiguiente menor consumo de energía )
 Realización de aplicaciones especiales no encontradas
  en circuitos integrados de funciones fijas.
 Puede reflejarse menor costo para el usuario al ver las
  ventajas de tener menor cantidad de circuitos integrados
 procesos de ensamblado más rápidos, menor
  probabilidad de que puedan ocurrir fallas
 menores procedimientos en la detección de fallas
  cuando estas se presenten.
CLASIFICACIÓN ENTRE ARQUITECTURAS DE
LOS PLD’S

                   PLD’s


         ROM       PAL      PLA


           PROM      GAL


          EPROM


          EEPROM
ROM (READ-ONLY MEMORY)

 Memoria de Máscara Programable de Solo Lectura
 Dispositivo programado solamente por el fabricante
  y se subdivide en tres partes que son:
     PROM (Programmable Read-Only Memory)
     EPROM (Erasable Programmable Read-Only Memory)
     EEPROM (Electrically Erasable Programmable Read-
      Only Memory)
   PROM Memoria Programable de Solo Lectura
       Dispositivo programado por el usuario y no borrable o
        reprogramable.
   EPROM Memoria Programable y Borrable de Solo
    Lectura
       Este tipo de Memorias se borran Mediante Luz ultravioleta;
        con la ventaja de que puede ser programada por el usuario.
   EEPROM Memoria Programable y Borrable
    Eléctricamente de Solo Lectura
       Al igual que la anterior está puede ser programada por el
        usuario.

HCS473                  27c256                  pic16f84
PLA (PROGRAMMABLE LOGIC ARRAY)
 Arreglo Lógico Programable o Matriz Lógica
  Programable
 resuelve el problema de las PROM; debido a que, tiene
  tanto el plano AND como el OR programables
 también se les conoce como Field Arreglos Lógicos
  Programables de Campo.
 Los FPLA o PLA aceptan más variables de entrada con
  mucho menor producto de términos que 2n.
   Estos PLD’s incluyen además la capacidad de
    programar la polaridad de salida, lo que permite
    trabajar con max-términos si se requieren




             82S100
PAL (PROGRAMMABLE ARRAY LOGIC)
 Lógica en un Arreglo Programable
 La arquitectura de éste PLD esta compuesta por un
  Plano AND programable y el Plano OR fijo.
 Este dispositivo es el intermedio entre una PROM y
  un PLA
 También incluye la capacidad de programar la
  polaridad de salida
 Este PLD puede incluir una serie de componentes
  a la salida del plano OR, como pueden ser:
  Inversores y Flip-Flops
 Existen dos tipos de PAL’s, uno de los cuales
  puede ser programado solamente una vez, por
  ejemplo: El PAL16R8 el cual es un dispositivo de
  16 posibles entradas y con 8 salidas; todas con
  Flip-Flops.
GAL (GENERIC ARRAY LOGIC )
 Lógica en Arreglo Genérico
 combina las características de un PAL pero
  además, agrega tecnología especial para ser
  borrado y programado eléctricamente.
 Se trata de la 4a generación de PAL’s, capaces de
  funcionar en modo combinacional y/o secuencial
   superar a sus antecesores en cuanto a tecnología
    programable se refiere, ya que estos son capaces
    de reprogramarse hasta un mínimo de 100 veces;
    aunque, esto depende también del fabricante.
PLD’s (programmable logic device)

Más contenido relacionado

La actualidad más candente

Dispositivo logico programable
Dispositivo logico programableDispositivo logico programable
Dispositivo logico programable
pancho_55
 
El transistor como interruptor y amplificador
El transistor como interruptor y amplificadorEl transistor como interruptor y amplificador
El transistor como interruptor y amplificador
Sebastian Hermosilla
 
30672573 reporte-de-practica-pwm-555
30672573 reporte-de-practica-pwm-55530672573 reporte-de-practica-pwm-555
30672573 reporte-de-practica-pwm-555
AdRix MarTz
 
Seaparat elect pote
Seaparat elect poteSeaparat elect pote
Seaparat elect pote
Luis Sanchez
 

La actualidad más candente (20)

Articulaciones del robot
Articulaciones del robotArticulaciones del robot
Articulaciones del robot
 
Dispositivo logico programable
Dispositivo logico programableDispositivo logico programable
Dispositivo logico programable
 
Tiristores, características, aplicaciones y funcionamiento.
Tiristores, características, aplicaciones y funcionamiento.Tiristores, características, aplicaciones y funcionamiento.
Tiristores, características, aplicaciones y funcionamiento.
 
El transistor como interruptor y amplificador
El transistor como interruptor y amplificadorEl transistor como interruptor y amplificador
El transistor como interruptor y amplificador
 
tipos de tiristores
tipos de tiristores tipos de tiristores
tipos de tiristores
 
Las fuentes de alimentación conmutadas (switching)
Las fuentes de alimentación conmutadas (switching)Las fuentes de alimentación conmutadas (switching)
Las fuentes de alimentación conmutadas (switching)
 
Temporizador(555 astable timer)
Temporizador(555 astable timer)Temporizador(555 astable timer)
Temporizador(555 astable timer)
 
Practica 7 Flip Flop
Practica 7 Flip FlopPractica 7 Flip Flop
Practica 7 Flip Flop
 
El PIC16F84
El PIC16F84El PIC16F84
El PIC16F84
 
30672573 reporte-de-practica-pwm-555
30672573 reporte-de-practica-pwm-55530672573 reporte-de-practica-pwm-555
30672573 reporte-de-practica-pwm-555
 
Práctica de flip flops
Práctica de flip flopsPráctica de flip flops
Práctica de flip flops
 
Transistores mosfet configuracion y polarizacion
Transistores mosfet configuracion y polarizacionTransistores mosfet configuracion y polarizacion
Transistores mosfet configuracion y polarizacion
 
Compensacion de adelanto de fase
Compensacion  de adelanto de faseCompensacion  de adelanto de fase
Compensacion de adelanto de fase
 
conversores analogicos digitales y digitales analogico
conversores analogicos digitales y digitales analogicoconversores analogicos digitales y digitales analogico
conversores analogicos digitales y digitales analogico
 
Clases Amplificadores Operacionales
Clases Amplificadores OperacionalesClases Amplificadores Operacionales
Clases Amplificadores Operacionales
 
Circuitos integrados
Circuitos integradosCircuitos integrados
Circuitos integrados
 
Lenguaje ladder
Lenguaje ladderLenguaje ladder
Lenguaje ladder
 
Tiristor Desactivado Por Compuerta - GTO
Tiristor Desactivado Por Compuerta - GTOTiristor Desactivado Por Compuerta - GTO
Tiristor Desactivado Por Compuerta - GTO
 
Optoacopladores
OptoacopladoresOptoacopladores
Optoacopladores
 
Seaparat elect pote
Seaparat elect poteSeaparat elect pote
Seaparat elect pote
 

Destacado (6)

Pld
PldPld
Pld
 
Plds
PldsPlds
Plds
 
Programmable logic device (PLD)
Programmable logic device (PLD)Programmable logic device (PLD)
Programmable logic device (PLD)
 
PLDs
PLDsPLDs
PLDs
 
Programmable Logic Array ( PLA )
Programmable Logic Array ( PLA )Programmable Logic Array ( PLA )
Programmable Logic Array ( PLA )
 
Programmable array logic
Programmable array logicProgrammable array logic
Programmable array logic
 

Similar a PLD’s (programmable logic device) (20)

Dispositivos lógicos programables
Dispositivos lógicos programablesDispositivos lógicos programables
Dispositivos lógicos programables
 
6619626-NinethED.ppt
6619626-NinethED.ppt6619626-NinethED.ppt
6619626-NinethED.ppt
 
10. Dispositivos Programables Logicos.pptx
10. Dispositivos Programables Logicos.pptx10. Dispositivos Programables Logicos.pptx
10. Dispositivos Programables Logicos.pptx
 
Trabajo plc
Trabajo plcTrabajo plc
Trabajo plc
 
Gal
GalGal
Gal
 
8.- DISPO LOG PROG.pdf
8.- DISPO LOG PROG.pdf8.- DISPO LOG PROG.pdf
8.- DISPO LOG PROG.pdf
 
8.- DISPO LOG PROG.pdf
8.- DISPO LOG PROG.pdf8.- DISPO LOG PROG.pdf
8.- DISPO LOG PROG.pdf
 
Diapositiva de Estudio: PPT Estructura de los PLC.pdf
Diapositiva de Estudio: PPT Estructura de los PLC.pdfDiapositiva de Estudio: PPT Estructura de los PLC.pdf
Diapositiva de Estudio: PPT Estructura de los PLC.pdf
 
Introducción a los fpgas
Introducción a los fpgasIntroducción a los fpgas
Introducción a los fpgas
 
Plc
PlcPlc
Plc
 
Pld
PldPld
Pld
 
Pl ds
Pl dsPl ds
Pl ds
 
Pld's
Pld'sPld's
Pld's
 
3 microcontroladores
3 microcontroladores3 microcontroladores
3 microcontroladores
 
3 microcontroladores
3 microcontroladores3 microcontroladores
3 microcontroladores
 
Plc
PlcPlc
Plc
 
Tutorial-pic16 f877a- algunas-mejoras
Tutorial-pic16 f877a- algunas-mejorasTutorial-pic16 f877a- algunas-mejoras
Tutorial-pic16 f877a- algunas-mejoras
 
135127015 microcontroladores-1-1-ppt
135127015 microcontroladores-1-1-ppt135127015 microcontroladores-1-1-ppt
135127015 microcontroladores-1-1-ppt
 
Memorias de un plc y su clasificación
Memorias de un plc y su clasificaciónMemorias de un plc y su clasificación
Memorias de un plc y su clasificación
 
MICROCONTROLADOR
MICROCONTROLADORMICROCONTROLADOR
MICROCONTROLADOR
 

Más de Carlos Solano (6)

Gestión de memoria en ensamblador
Gestión de memoria en ensambladorGestión de memoria en ensamblador
Gestión de memoria en ensamblador
 
Lisp
LispLisp
Lisp
 
Java script
Java scriptJava script
Java script
 
Administración de procesos en el S.O.
Administración de procesos en el S.O.Administración de procesos en el S.O.
Administración de procesos en el S.O.
 
Algoritmo de planificación srt
Algoritmo de planificación srtAlgoritmo de planificación srt
Algoritmo de planificación srt
 
La Carga Eléctrica (Historia)
La Carga Eléctrica (Historia)La Carga Eléctrica (Historia)
La Carga Eléctrica (Historia)
 

Último

Modulo-Mini Cargador.................pdf
Modulo-Mini Cargador.................pdfModulo-Mini Cargador.................pdf
Modulo-Mini Cargador.................pdf
AnnimoUno1
 
EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial Uninove
FagnerLisboa3
 

Último (15)

presentacion de PowerPoint de la fuente de poder.pptx
presentacion de PowerPoint de la fuente de poder.pptxpresentacion de PowerPoint de la fuente de poder.pptx
presentacion de PowerPoint de la fuente de poder.pptx
 
PROYECTO FINAL. Tutorial para publicar en SlideShare.pptx
PROYECTO FINAL. Tutorial para publicar en SlideShare.pptxPROYECTO FINAL. Tutorial para publicar en SlideShare.pptx
PROYECTO FINAL. Tutorial para publicar en SlideShare.pptx
 
pruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNITpruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNIT
 
Avances tecnológicos del siglo XXI 10-07 eyvana
Avances tecnológicos del siglo XXI 10-07 eyvanaAvances tecnológicos del siglo XXI 10-07 eyvana
Avances tecnológicos del siglo XXI 10-07 eyvana
 
Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricGlobal Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
 
guía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Josephguía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Joseph
 
EL CICLO PRÁCTICO DE UN MOTOR DE CUATRO TIEMPOS.pptx
EL CICLO PRÁCTICO DE UN MOTOR DE CUATRO TIEMPOS.pptxEL CICLO PRÁCTICO DE UN MOTOR DE CUATRO TIEMPOS.pptx
EL CICLO PRÁCTICO DE UN MOTOR DE CUATRO TIEMPOS.pptx
 
Presentación de elementos de afilado con esmeril
Presentación de elementos de afilado con esmerilPresentación de elementos de afilado con esmeril
Presentación de elementos de afilado con esmeril
 
Modulo-Mini Cargador.................pdf
Modulo-Mini Cargador.................pdfModulo-Mini Cargador.................pdf
Modulo-Mini Cargador.................pdf
 
EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial Uninove
 
Presentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptxPresentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptx
 
Desarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdfDesarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdf
 
Trabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíaTrabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnología
 
Avances tecnológicos del siglo XXI y ejemplos de estos
Avances tecnológicos del siglo XXI y ejemplos de estosAvances tecnológicos del siglo XXI y ejemplos de estos
Avances tecnológicos del siglo XXI y ejemplos de estos
 
Refrigerador_Inverter_Samsung_Curso_y_Manual_de_Servicio_Español.pdf
Refrigerador_Inverter_Samsung_Curso_y_Manual_de_Servicio_Español.pdfRefrigerador_Inverter_Samsung_Curso_y_Manual_de_Servicio_Español.pdf
Refrigerador_Inverter_Samsung_Curso_y_Manual_de_Servicio_Español.pdf
 

PLD’s (programmable logic device)

  • 1. PLD’S (PROGRAMMABLE LOGIC DEVICE) Julio Cesar Jacobo Sánchez Julio Eduardo de León Franco Carlos Eduardo Solano González
  • 2. ¿QUÉ ES UN PLD?  Significa Dispositivo Lógico Programable  Son circuitos integrados que ofrecen a los diseñadores en un solo chip, un arreglo de compuertas lógicas y flip-flop’s, que pueden ser programados por el usuario para implementar funciones lógicas
  • 3. VENTAJAS QUE TRAE CON RESPECTO A LOS CIRCUITOS INTEGRADOS  Los PLD’s representan menor costo para los fabricantes.  Pueden reemplazar funciones de otros dispositivos lógicos.  Reducción de espacio en las tarjetas de circuito impreso.  Simplificación del alambrado entre unos chips y otros.  Disminución en los requerimientos de potencia ( por consiguiente menor consumo de energía )
  • 4.  Realización de aplicaciones especiales no encontradas en circuitos integrados de funciones fijas.  Puede reflejarse menor costo para el usuario al ver las ventajas de tener menor cantidad de circuitos integrados  procesos de ensamblado más rápidos, menor probabilidad de que puedan ocurrir fallas  menores procedimientos en la detección de fallas cuando estas se presenten.
  • 5. CLASIFICACIÓN ENTRE ARQUITECTURAS DE LOS PLD’S PLD’s ROM PAL PLA PROM GAL EPROM EEPROM
  • 6. ROM (READ-ONLY MEMORY)  Memoria de Máscara Programable de Solo Lectura  Dispositivo programado solamente por el fabricante y se subdivide en tres partes que son:  PROM (Programmable Read-Only Memory)  EPROM (Erasable Programmable Read-Only Memory)  EEPROM (Electrically Erasable Programmable Read- Only Memory)
  • 7. PROM Memoria Programable de Solo Lectura  Dispositivo programado por el usuario y no borrable o reprogramable.  EPROM Memoria Programable y Borrable de Solo Lectura  Este tipo de Memorias se borran Mediante Luz ultravioleta; con la ventaja de que puede ser programada por el usuario.  EEPROM Memoria Programable y Borrable Eléctricamente de Solo Lectura  Al igual que la anterior está puede ser programada por el usuario. HCS473 27c256 pic16f84
  • 8. PLA (PROGRAMMABLE LOGIC ARRAY)  Arreglo Lógico Programable o Matriz Lógica Programable  resuelve el problema de las PROM; debido a que, tiene tanto el plano AND como el OR programables  también se les conoce como Field Arreglos Lógicos Programables de Campo.  Los FPLA o PLA aceptan más variables de entrada con mucho menor producto de términos que 2n.
  • 9. Estos PLD’s incluyen además la capacidad de programar la polaridad de salida, lo que permite trabajar con max-términos si se requieren 82S100
  • 10. PAL (PROGRAMMABLE ARRAY LOGIC)  Lógica en un Arreglo Programable  La arquitectura de éste PLD esta compuesta por un Plano AND programable y el Plano OR fijo.  Este dispositivo es el intermedio entre una PROM y un PLA  También incluye la capacidad de programar la polaridad de salida
  • 11.  Este PLD puede incluir una serie de componentes a la salida del plano OR, como pueden ser: Inversores y Flip-Flops  Existen dos tipos de PAL’s, uno de los cuales puede ser programado solamente una vez, por ejemplo: El PAL16R8 el cual es un dispositivo de 16 posibles entradas y con 8 salidas; todas con Flip-Flops.
  • 12. GAL (GENERIC ARRAY LOGIC )  Lógica en Arreglo Genérico  combina las características de un PAL pero además, agrega tecnología especial para ser borrado y programado eléctricamente.  Se trata de la 4a generación de PAL’s, capaces de funcionar en modo combinacional y/o secuencial
  • 13. superar a sus antecesores en cuanto a tecnología programable se refiere, ya que estos son capaces de reprogramarse hasta un mínimo de 100 veces; aunque, esto depende también del fabricante.