1. Cuadro comparativo de las familias lógicas
Alumno: José Manuel Ávila
CI: 15561211
Familia lógica Ventajas Desventajas
ECL
Lógica De Emisores
Acoplados
Posee un menor retardo de propagación
Tiene buena flexibilidad lógica
Presenta baja impedancia de salida
Salidas complementarias
Buena inmunidad al ruido
Su generación de ruido es baja
Requiere de un circuito
de adaptación a otras
familias.
Tiene una alta disipación,
de unos 40 mW.
TTL
Transistor –
Transistor Lógico
Presenta buena flexibilidad lógica.
Menor producto retardo por disipación
de potencia.
Tiene una baja impedancia de salida
Buena inmunidad al ruido
Sus numerosas funciones
Su generación de ruido
MOS
Lógica De
Semiconductor De
Óxido De Metal
Presenta un alto fan-out
Tiene una gran densidad de integración
La NMOS es más rápida que la PMOS
Su incompatibilidad con
otras familias.
Presenta una alta
impedancia de salida
No admite cableado
lógico.
Su baja velocidad
PMOS.
CMOS
Complementaria De
Semiconductor De
Óxido De Metal
Su menor disipación de potencia
Tiene unos amplios márgenes de ruido
Amplios márgenes en la alimentación
Alto fan-out y fan-in
Buena inmunidad al ruido
Es menos rápida que
ECL y TTL
No admite cableado
lógico.
DTL
Lógica Diodo –
Transistor
Buena flexibilidad lógica
Compatibilidad de niveles lógicos con
TTL
Baja generación de ruidos
Buen fan-out
Disipación media de potencia 12 mW
Relativamente baja
velocidad por su alta
impedancia de salida a
nivel alto entre 30 y 50
ns.
Umbrales dependientes
de la temperatura en
mayor grado que en otras
familias.
Alta impedancia de
salida a nivel alto y en
consecuencia baja
inmunidad al ruido.
RTL
Lógica Resistencia –
Transistor
Poca área requerida para integración
(alta densidad de empaquetamiento).
Baja disipación y costo
Bajo FAN-UOT
Bajos márgenes de
ruidos