SlideShare una empresa de Scribd logo
1 de 5
República Bolivariana de Venezuela
I.U.P “Santiago Mariño”
Electrónica Digital
Ing. Alejandro Bolívar
Diseño de un Codificador Decimal-BCD
Realizado por:
Celedonio Malaver
20.901.558
Ing. Sistemas
Porlamar, Julio de 2014
El decodificador tiene 4 entradas a la izquierda que están conformadas
por el código BCD 8421, y tiene a la derecha diez líneas de salidas. En la
figura se muestra el decodificador comercial BCD a decimal, TTL7442 y
su correspondiente tabla de verdad.
Línea Nº Entradas BCD
D C B A 0 1 2 3 4 5 6 7 8 9
Línea 1 0 L L L L L H H H H H H H H H
Línea 2 1 L L L H H L H H H H H H H H
Línea 3 2 L L H L H H L H H H H H H H
Línea 4 3 L L H H H H H L H H H H H H
Línea 5 4 L H L L H H H H L H H H H H
Línea 6 5 L H L H H H H H H L H H H H
Línea 7 6 L H H L H H H H H H L H H H
Línea 8 7 L H H H H H H H H H H L H H
Línea 9 8 H L L L H H H H H H H H L H
Línea
10
9 H L L H H H H H H H H H H L
Líneas
11-16
Inválido H H H H H H H H H H H H
Tabla de verdad del decodificador 7442
A la izquierda se encuentran las 4 entradas BCD etiquetadas con D, C, B y A. Estas entradas
se activan con el uno lógico, o nivel alto. A la derecha se encuentran las 10 salidas del
decodificador, cada una con un circulito que indican que las salidas son activas en baja, es
decir, que normalmente están en alta.
Los inversores que se encuentran a la salida se añaden por conveniencia para controlar las
luces de los indicadores decimales, es decir, que una salida activa se invierte a uno lógico en
los indicadores de salidas.
En la primera línea de la tabla de verdad se muestran todas las entrada en el nivel bajo (L).
Con una entrada LLLL se activa la salida del cero decimal al estado bajo. El inversor inferior
complementa esta salida al nivel alto, lo que hace que luzca el indicador de la salida decimal
cero, no permitiendo que ninguno de los demás luzcan.
De igual forma, la quinta línea muestra la entrada BCD LHLL, lo que hace que se active la
salida cuatro en el nivel bajo. Esta salida es invertida haciendo que luzca el indicador de la
salida decimal 4.
La línea 11 muestra la entrada HLHL, que normalmente representa el decimal 10. Como el
código BCD no contiene este número, esta entrada es invalida y no lucirá ninguna lampara
de salida. Igualmente para las 5 últimas líneas de la tabla del diagrama lógico del
decodificador 7442, BCD a decimal, se muestran las figuras.
La entrada A3 es el BIT más significativo (MSB), o la entrada del 8 y la entrada A0 es el
BIT menos significativo (LSB), o la entrada del 1. La salidas están etiquetadas con
números decimales. La salidas que se encuentran activas en baja aparecen con barras
sobres las salidas decimales (9, 8 etc...)
Supongamos que la entrada BCD es LLLL (0000). Si seguimos cuidadosamente el camino
de las cuatro entradas a través de los inversores 12,14,16 y 18, se observa que a la puerta
NAND 1 se aplican cuatro 1 lógicos, que la activan produciendo entonces un cero lógico.
Todas las demás puertas NAND quedan inhabilitadas por la presencia de un cero en
algunas de sus entradas.
En la tecnología CMOS también encontramos diversos tipos de decodificadores BCD a
decimal, dentro de los cales los más representativos son el 4028, 74C42 y 74HC42.

Más contenido relacionado

La actualidad más candente

compuertas logicas
compuertas logicascompuertas logicas
compuertas logicasEDWINDARIO
 
Diseño de Decodificador
Diseño de DecodificadorDiseño de Decodificador
Diseño de Decodificadorrosimar marcano
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas LogicasDavid
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicassetidi
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicasgueste89e47
 
Definición de compuertas logicas
Definición de compuertas logicasDefinición de compuertas logicas
Definición de compuertas logicaslupicesa22
 
Tipos de Datos en C++
Tipos de Datos en C++Tipos de Datos en C++
Tipos de Datos en C++ivanjvic
 
Las Compuertas Logicas
Las Compuertas LogicasLas Compuertas Logicas
Las Compuertas LogicasByronAries
 
Decodificador y codificador
Decodificador y codificadorDecodificador y codificador
Decodificador y codificadorLevi Gomez
 
[Maths] 6.3.2 compuertas logicas
[Maths] 6.3.2 compuertas logicas[Maths] 6.3.2 compuertas logicas
[Maths] 6.3.2 compuertas logicasmiguelperezfontenla
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas LogicasEnrique
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicasJesus Chaux
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicasguest89b1332
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicasMoises
 
Variables, Constantes y Tipos de datos en C
Variables, Constantes y Tipos de datos en CVariables, Constantes y Tipos de datos en C
Variables, Constantes y Tipos de datos en CMarvin Romero
 

La actualidad más candente (19)

compuertas logicas
compuertas logicascompuertas logicas
compuertas logicas
 
Diseño de Decodificador
Diseño de DecodificadorDiseño de Decodificador
Diseño de Decodificador
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicas
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
Presentación Compuertas Lógicas
Presentación Compuertas LógicasPresentación Compuertas Lógicas
Presentación Compuertas Lógicas
 
Definición de compuertas logicas
Definición de compuertas logicasDefinición de compuertas logicas
Definición de compuertas logicas
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicas
 
Tipos de Datos en C++
Tipos de Datos en C++Tipos de Datos en C++
Tipos de Datos en C++
 
Las Compuertas Logicas
Las Compuertas LogicasLas Compuertas Logicas
Las Compuertas Logicas
 
Decodificador y codificador
Decodificador y codificadorDecodificador y codificador
Decodificador y codificador
 
[Maths] 6.3.2 compuertas logicas
[Maths] 6.3.2 compuertas logicas[Maths] 6.3.2 compuertas logicas
[Maths] 6.3.2 compuertas logicas
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
04.Entradas y salidas digitales
04.Entradas y salidas digitales04.Entradas y salidas digitales
04.Entradas y salidas digitales
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicas
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicas
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicas
 
Variables, Constantes y Tipos de datos en C
Variables, Constantes y Tipos de datos en CVariables, Constantes y Tipos de datos en C
Variables, Constantes y Tipos de datos en C
 

Similar a Diseño de codificador

Convertidor morontes trejo
Convertidor morontes trejoConvertidor morontes trejo
Convertidor morontes trejoYenny Lugo
 
Trabajo colaborativo numero tres aporte jacob agreda
Trabajo colaborativo numero tres   aporte jacob agredaTrabajo colaborativo numero tres   aporte jacob agreda
Trabajo colaborativo numero tres aporte jacob agredaJeiko AO
 
Trabajo colaborativo numero tres aporte jacob agreda
Trabajo colaborativo numero tres   aporte jacob agredaTrabajo colaborativo numero tres   aporte jacob agreda
Trabajo colaborativo numero tres aporte jacob agredaJeiko AO
 
Sesion contadores y registros
Sesion  contadores y registrosSesion  contadores y registros
Sesion contadores y registrosMarco Antonio
 
Contador descendente mod_10_130
Contador descendente mod_10_130Contador descendente mod_10_130
Contador descendente mod_10_130Saul Morales
 
PRESENTACION PROYECTO INTEGRADOR FER Y BETO
PRESENTACION PROYECTO INTEGRADOR FER Y BETOPRESENTACION PROYECTO INTEGRADOR FER Y BETO
PRESENTACION PROYECTO INTEGRADOR FER Y BETOFERBETO2009
 
sumadores, codificadores, decodificadores,multiplexores, demultiplexores
sumadores, codificadores, decodificadores,multiplexores, demultiplexoressumadores, codificadores, decodificadores,multiplexores, demultiplexores
sumadores, codificadores, decodificadores,multiplexores, demultiplexoresreinardoCoa
 
Diseño de un Decodificador
Diseño de un Decodificador Diseño de un Decodificador
Diseño de un Decodificador 251089luis
 
Características sumadore, multiplexores, codificadores, decodificadores y muc...
Características sumadore, multiplexores, codificadores, decodificadores y muc...Características sumadore, multiplexores, codificadores, decodificadores y muc...
Características sumadore, multiplexores, codificadores, decodificadores y muc...Hector Arellano
 
ELECTRONICA II- SEMANA VII-P2.pptx
ELECTRONICA II- SEMANA VII-P2.pptxELECTRONICA II- SEMANA VII-P2.pptx
ELECTRONICA II- SEMANA VII-P2.pptxAnglicaQuitoCarrin
 
DECODIFICADOR de circuitos electrónicos informática
DECODIFICADOR de circuitos electrónicos informáticaDECODIFICADOR de circuitos electrónicos informática
DECODIFICADOR de circuitos electrónicos informáticaLourdes Averanga
 
11310366 p5
11310366 p511310366 p5
11310366 p5leiru274
 
DECODIFICADORES Y MULTIPLEXORES.pptx
DECODIFICADORES Y MULTIPLEXORES.pptxDECODIFICADORES Y MULTIPLEXORES.pptx
DECODIFICADORES Y MULTIPLEXORES.pptxJosLuisGarca49
 

Similar a Diseño de codificador (20)

Taype
TaypeTaype
Taype
 
Convertidor morontes trejo
Convertidor morontes trejoConvertidor morontes trejo
Convertidor morontes trejo
 
Trabajo colaborativo numero tres aporte jacob agreda
Trabajo colaborativo numero tres   aporte jacob agredaTrabajo colaborativo numero tres   aporte jacob agreda
Trabajo colaborativo numero tres aporte jacob agreda
 
Trabajo colaborativo numero tres aporte jacob agreda
Trabajo colaborativo numero tres   aporte jacob agredaTrabajo colaborativo numero tres   aporte jacob agreda
Trabajo colaborativo numero tres aporte jacob agreda
 
Sesion contadores y registros
Sesion  contadores y registrosSesion  contadores y registros
Sesion contadores y registros
 
Contador descendente mod_10_130
Contador descendente mod_10_130Contador descendente mod_10_130
Contador descendente mod_10_130
 
Tipos de circuitos
Tipos de circuitosTipos de circuitos
Tipos de circuitos
 
PRESENTACION PROYECTO INTEGRADOR FER Y BETO
PRESENTACION PROYECTO INTEGRADOR FER Y BETOPRESENTACION PROYECTO INTEGRADOR FER Y BETO
PRESENTACION PROYECTO INTEGRADOR FER Y BETO
 
sumadores, codificadores, decodificadores,multiplexores, demultiplexores
sumadores, codificadores, decodificadores,multiplexores, demultiplexoressumadores, codificadores, decodificadores,multiplexores, demultiplexores
sumadores, codificadores, decodificadores,multiplexores, demultiplexores
 
5.lógica combinatoria modular (1)
5.lógica combinatoria modular (1)5.lógica combinatoria modular (1)
5.lógica combinatoria modular (1)
 
Diseño de un Decodificador
Diseño de un Decodificador Diseño de un Decodificador
Diseño de un Decodificador
 
Características sumadore, multiplexores, codificadores, decodificadores y muc...
Características sumadore, multiplexores, codificadores, decodificadores y muc...Características sumadore, multiplexores, codificadores, decodificadores y muc...
Características sumadore, multiplexores, codificadores, decodificadores y muc...
 
Sisitemas prac7
Sisitemas  prac7Sisitemas  prac7
Sisitemas prac7
 
ELECTRONICA II- SEMANA VII-P2.pptx
ELECTRONICA II- SEMANA VII-P2.pptxELECTRONICA II- SEMANA VII-P2.pptx
ELECTRONICA II- SEMANA VII-P2.pptx
 
Circuitos logicos
Circuitos logicosCircuitos logicos
Circuitos logicos
 
DECODIFICADOR de circuitos electrónicos informática
DECODIFICADOR de circuitos electrónicos informáticaDECODIFICADOR de circuitos electrónicos informática
DECODIFICADOR de circuitos electrónicos informática
 
Compuertas logicas
Compuertas logicasCompuertas logicas
Compuertas logicas
 
Codificador DEC-BCD
Codificador DEC-BCDCodificador DEC-BCD
Codificador DEC-BCD
 
11310366 p5
11310366 p511310366 p5
11310366 p5
 
DECODIFICADORES Y MULTIPLEXORES.pptx
DECODIFICADORES Y MULTIPLEXORES.pptxDECODIFICADORES Y MULTIPLEXORES.pptx
DECODIFICADORES Y MULTIPLEXORES.pptx
 

Más de theCJ

Sistema de informacion
Sistema de informacionSistema de informacion
Sistema de informaciontheCJ
 
Optimizacion de sistemas
Optimizacion de sistemasOptimizacion de sistemas
Optimizacion de sistemastheCJ
 
Multiplexor
MultiplexorMultiplexor
MultiplexortheCJ
 
Presentacion planificacion (organizaciones)
Presentacion planificacion (organizaciones)Presentacion planificacion (organizaciones)
Presentacion planificacion (organizaciones)theCJ
 
Presentacion planificacion (organizaciones)
Presentacion planificacion (organizaciones)Presentacion planificacion (organizaciones)
Presentacion planificacion (organizaciones)theCJ
 
Sistema de calidad
Sistema de calidadSistema de calidad
Sistema de calidadtheCJ
 
Presentacion de teoria de juegos
Presentacion de teoria de juegosPresentacion de teoria de juegos
Presentacion de teoria de juegostheCJ
 

Más de theCJ (7)

Sistema de informacion
Sistema de informacionSistema de informacion
Sistema de informacion
 
Optimizacion de sistemas
Optimizacion de sistemasOptimizacion de sistemas
Optimizacion de sistemas
 
Multiplexor
MultiplexorMultiplexor
Multiplexor
 
Presentacion planificacion (organizaciones)
Presentacion planificacion (organizaciones)Presentacion planificacion (organizaciones)
Presentacion planificacion (organizaciones)
 
Presentacion planificacion (organizaciones)
Presentacion planificacion (organizaciones)Presentacion planificacion (organizaciones)
Presentacion planificacion (organizaciones)
 
Sistema de calidad
Sistema de calidadSistema de calidad
Sistema de calidad
 
Presentacion de teoria de juegos
Presentacion de teoria de juegosPresentacion de teoria de juegos
Presentacion de teoria de juegos
 

Último

Trabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíaTrabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíassuserf18419
 
EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveFagnerLisboa3
 
KELA Presentacion Costa Rica 2024 - evento Protégeles
KELA Presentacion Costa Rica 2024 - evento ProtégelesKELA Presentacion Costa Rica 2024 - evento Protégeles
KELA Presentacion Costa Rica 2024 - evento ProtégelesFundación YOD YOD
 
Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricGlobal Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricKeyla Dolores Méndez
 
Redes direccionamiento y subredes ipv4 2024 .pdf
Redes direccionamiento y subredes ipv4 2024 .pdfRedes direccionamiento y subredes ipv4 2024 .pdf
Redes direccionamiento y subredes ipv4 2024 .pdfsoporteupcology
 
guía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Josephguía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan JosephBRAYANJOSEPHPEREZGOM
 
Plan de aula informatica segundo periodo.docx
Plan de aula informatica segundo periodo.docxPlan de aula informatica segundo periodo.docx
Plan de aula informatica segundo periodo.docxpabonheidy28
 
Hernandez_Hernandez_Practica web de la sesion 12.pptx
Hernandez_Hernandez_Practica web de la sesion 12.pptxHernandez_Hernandez_Practica web de la sesion 12.pptx
Hernandez_Hernandez_Practica web de la sesion 12.pptxJOSEMANUELHERNANDEZH11
 
trabajotecologiaisabella-240424003133-8f126965.pdf
trabajotecologiaisabella-240424003133-8f126965.pdftrabajotecologiaisabella-240424003133-8f126965.pdf
trabajotecologiaisabella-240424003133-8f126965.pdfIsabellaMontaomurill
 
9egb-lengua y Literatura.pdf_texto del estudiante
9egb-lengua y Literatura.pdf_texto del estudiante9egb-lengua y Literatura.pdf_texto del estudiante
9egb-lengua y Literatura.pdf_texto del estudianteAndreaHuertas24
 
Cortes-24-de-abril-Tungurahua-3 año 2024
Cortes-24-de-abril-Tungurahua-3 año 2024Cortes-24-de-abril-Tungurahua-3 año 2024
Cortes-24-de-abril-Tungurahua-3 año 2024GiovanniJavierHidalg
 
International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)GDGSucre
 
Proyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptxProyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptx241521559
 
La era de la educación digital y sus desafios
La era de la educación digital y sus desafiosLa era de la educación digital y sus desafios
La era de la educación digital y sus desafiosFundación YOD YOD
 
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...silviayucra2
 
CLASE DE TECNOLOGIA E INFORMATICA PRIMARIA
CLASE  DE TECNOLOGIA E INFORMATICA PRIMARIACLASE  DE TECNOLOGIA E INFORMATICA PRIMARIA
CLASE DE TECNOLOGIA E INFORMATICA PRIMARIAWilbisVega
 

Último (16)

Trabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíaTrabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnología
 
EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial Uninove
 
KELA Presentacion Costa Rica 2024 - evento Protégeles
KELA Presentacion Costa Rica 2024 - evento ProtégelesKELA Presentacion Costa Rica 2024 - evento Protégeles
KELA Presentacion Costa Rica 2024 - evento Protégeles
 
Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricGlobal Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
 
Redes direccionamiento y subredes ipv4 2024 .pdf
Redes direccionamiento y subredes ipv4 2024 .pdfRedes direccionamiento y subredes ipv4 2024 .pdf
Redes direccionamiento y subredes ipv4 2024 .pdf
 
guía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Josephguía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Joseph
 
Plan de aula informatica segundo periodo.docx
Plan de aula informatica segundo periodo.docxPlan de aula informatica segundo periodo.docx
Plan de aula informatica segundo periodo.docx
 
Hernandez_Hernandez_Practica web de la sesion 12.pptx
Hernandez_Hernandez_Practica web de la sesion 12.pptxHernandez_Hernandez_Practica web de la sesion 12.pptx
Hernandez_Hernandez_Practica web de la sesion 12.pptx
 
trabajotecologiaisabella-240424003133-8f126965.pdf
trabajotecologiaisabella-240424003133-8f126965.pdftrabajotecologiaisabella-240424003133-8f126965.pdf
trabajotecologiaisabella-240424003133-8f126965.pdf
 
9egb-lengua y Literatura.pdf_texto del estudiante
9egb-lengua y Literatura.pdf_texto del estudiante9egb-lengua y Literatura.pdf_texto del estudiante
9egb-lengua y Literatura.pdf_texto del estudiante
 
Cortes-24-de-abril-Tungurahua-3 año 2024
Cortes-24-de-abril-Tungurahua-3 año 2024Cortes-24-de-abril-Tungurahua-3 año 2024
Cortes-24-de-abril-Tungurahua-3 año 2024
 
International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)
 
Proyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptxProyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptx
 
La era de la educación digital y sus desafios
La era de la educación digital y sus desafiosLa era de la educación digital y sus desafios
La era de la educación digital y sus desafios
 
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
 
CLASE DE TECNOLOGIA E INFORMATICA PRIMARIA
CLASE  DE TECNOLOGIA E INFORMATICA PRIMARIACLASE  DE TECNOLOGIA E INFORMATICA PRIMARIA
CLASE DE TECNOLOGIA E INFORMATICA PRIMARIA
 

Diseño de codificador

  • 1. República Bolivariana de Venezuela I.U.P “Santiago Mariño” Electrónica Digital Ing. Alejandro Bolívar Diseño de un Codificador Decimal-BCD Realizado por: Celedonio Malaver 20.901.558 Ing. Sistemas Porlamar, Julio de 2014
  • 2. El decodificador tiene 4 entradas a la izquierda que están conformadas por el código BCD 8421, y tiene a la derecha diez líneas de salidas. En la figura se muestra el decodificador comercial BCD a decimal, TTL7442 y su correspondiente tabla de verdad.
  • 3. Línea Nº Entradas BCD D C B A 0 1 2 3 4 5 6 7 8 9 Línea 1 0 L L L L L H H H H H H H H H Línea 2 1 L L L H H L H H H H H H H H Línea 3 2 L L H L H H L H H H H H H H Línea 4 3 L L H H H H H L H H H H H H Línea 5 4 L H L L H H H H L H H H H H Línea 6 5 L H L H H H H H H L H H H H Línea 7 6 L H H L H H H H H H L H H H Línea 8 7 L H H H H H H H H H H L H H Línea 9 8 H L L L H H H H H H H H L H Línea 10 9 H L L H H H H H H H H H H L Líneas 11-16 Inválido H H H H H H H H H H H H Tabla de verdad del decodificador 7442
  • 4. A la izquierda se encuentran las 4 entradas BCD etiquetadas con D, C, B y A. Estas entradas se activan con el uno lógico, o nivel alto. A la derecha se encuentran las 10 salidas del decodificador, cada una con un circulito que indican que las salidas son activas en baja, es decir, que normalmente están en alta. Los inversores que se encuentran a la salida se añaden por conveniencia para controlar las luces de los indicadores decimales, es decir, que una salida activa se invierte a uno lógico en los indicadores de salidas. En la primera línea de la tabla de verdad se muestran todas las entrada en el nivel bajo (L). Con una entrada LLLL se activa la salida del cero decimal al estado bajo. El inversor inferior complementa esta salida al nivel alto, lo que hace que luzca el indicador de la salida decimal cero, no permitiendo que ninguno de los demás luzcan. De igual forma, la quinta línea muestra la entrada BCD LHLL, lo que hace que se active la salida cuatro en el nivel bajo. Esta salida es invertida haciendo que luzca el indicador de la salida decimal 4. La línea 11 muestra la entrada HLHL, que normalmente representa el decimal 10. Como el código BCD no contiene este número, esta entrada es invalida y no lucirá ninguna lampara de salida. Igualmente para las 5 últimas líneas de la tabla del diagrama lógico del decodificador 7442, BCD a decimal, se muestran las figuras.
  • 5. La entrada A3 es el BIT más significativo (MSB), o la entrada del 8 y la entrada A0 es el BIT menos significativo (LSB), o la entrada del 1. La salidas están etiquetadas con números decimales. La salidas que se encuentran activas en baja aparecen con barras sobres las salidas decimales (9, 8 etc...) Supongamos que la entrada BCD es LLLL (0000). Si seguimos cuidadosamente el camino de las cuatro entradas a través de los inversores 12,14,16 y 18, se observa que a la puerta NAND 1 se aplican cuatro 1 lógicos, que la activan produciendo entonces un cero lógico. Todas las demás puertas NAND quedan inhabilitadas por la presencia de un cero en algunas de sus entradas. En la tecnología CMOS también encontramos diversos tipos de decodificadores BCD a decimal, dentro de los cales los más representativos son el 4028, 74C42 y 74HC42.