SlideShare una empresa de Scribd logo
1 de 7
Descargar para leer sin conexión
P á g i n a | 1
CIRCUITOS LOGICOS DE TRES ESTADOS.
Las señales lógicas se componen de dos estados normales, Alto y Bajo (1 o 0).
Sin embargo, algunas salidas tienen un tercer estado eléctrico que no es un estado
lógico, el cual se denomina estado de alta impedancia. En este estado, la salida se
comporta como si aún no estuviera conectada al circuito, excepto por una pequeña
corriente de fuga que puede fluir hacia adentro o hacia fuera de la Terminal de salida.
Una salida puede tener uno de tres estados: 0 lógico, 1 lógico y de alta impedancia.
Una salida con tres estados posibles se conoce como salida de tres estados o en
ocasiones salida triestado. Los dispositivos de tres estados tienen una entrada extra, la
cual se denomina generalmente “habilitación” o “Enable” para establecer las salidas del
dispositivo en el estado de alta impedancia.
Un bus de tres estados los cuales son comunes en equipos computacionales o
control, se producen al conectar entre sí varias salidas de triple estado figura 1.
En la figura 2 se muestra una compuerta de tres estados con su tabla de verdad
(tabla 1).
EN A SALIDA
L L HI-Z
L H HI-Z
H L L
H H H
Tabla 1
Con L = Estado bajo, H = Estado alto y Hi-Z = Alta impedancia
Los símbolos lógicos para estos circuitos se representan normalmente con la
entrada de habilitación en la parte superior como se muestra en la figura 2.
P á g i n a | 2
Los dispositivos con salidas de tres estados se diseñan normalmente de modo
que el retardo la habilitación de salida (de Hi-Z a bajo o alto) sea un poco más largo que
el retardo de deshabilitación de salida (bajo o alto hacia Hi-Z). Esto es debido a que si
un circuito de control activa la entrada de habilitación de salida del primer dispositivo al
mismo tiempo que desactiva la entrada de un segundo dispositivo, esto garantiza que el
segundo dispositivo entrará al estado de alta impedancia, antes de que el primero
coloque un nivel Alto o Bajo en el bus1
.
TTL de tres estados.
En la figura 3 se muestra un circuito inversor de tres estados, en donde la
Terminal de salida no es un circuito abierto exacto, pero tiene una resistencia de varios
megaohms o más relativamente a tierra y a la tensión de alimentación.
Este circuito posee dos entradas; A es la entrada lógica normal, E es la entrada para
habilitar la compuerta y que puede producir el estado de Alta Z.
Analizando el circuito de la figura 3.
Estado habilitado. Con E = 1 el circuito opera como inversor normal, debido a
que el voltaje alto en E no afecta a Q1 o a D2, en esta condición habilitada, la salida es
simplemente la inversa de la entrada lógica A.
Estado deshabilitado (Alta Z). Cuando E = 0 el circuito para a su estado de alta
Z, independientemente del estado de la entrada lógica A. La condición baja en E
1
Grupo de cables o conexiones que permiten a las señales electrónicas viajar de un dispositivo a otro,
como por ejemplo en una computadora se conoces los bus de datos, dirección y control.
P á g i n a | 3
polariza directamente la unión base-emisor de Q1 y no aplica la corriente de R1 a través
de Q2, de manera que Q2 se apaga, lo cual hace que Q4 se desactive también. La
condición baja en E también polariza directamente al diodo D2 para no aplicar corriente
a la base de Q3, de manera que este también se desactiva.
Con ambos transistores de la salida en el estado no conductor , la Terminal de
salida es esencialmente un circuito abierto.
El símbolo lógico para el inversor de tres estados se muestra en la figura 3, se
puede apreciar que E es activa en alto; es decir, el inversor se activa cuando E = 1.
Las salidas de los circuitos de tres estados se pueden interconectar (en paralelo)
sin sacrificar la velocidad de conmutación. Esto se debe a que una salida con tres
estados, cuando es habilitada, opera como una salida tipo tótem2
, con una característica
asociada de baja impedancia y alta velocidad. Es importante comprender, sin embargo,
que cuando las salidas de tres estados se transmiten en paralelo, sólo una de ellas debe
ser habilitada a la vez. En caso contrario, se interconectarían dos salidas activas tipo
tótem y podrían fluir corrientes perjudiciales.
Un bufer3
de tres estados es un circuito utilizado para controlar el paso de una
señal lógica de la entrada a la salida. Algunos buffers de tres estados también invierten
la señal de entrada.
Dos de los circuitos con buffers de tres estados que más comúnmente se utilizan
son el 74LS125 y el 74LS126. ambos contienen cuatro buffers de tres estados sin
inversión, los cuales se muestran en la figura 4.
Estos circuitos difieren únicamente en el estado activo de sus entradas de
habilitación. El 74LS125 permite a la señal de entrada A llegar a la salida cuando E = 0,
en tanto que el circuito 74LS126 pasa la entrada cuando e = 1.
Además de los buffers de tres estados, existen en el mercado que están diseñados
con salidas de tres estados. Por ejemplo, el 74LS374 es un registro octal con slip-flops
tipo D y salidas de tres estados. Este tipo de registro puede conectarse a las líneas de un
canal común, junto con las salidas de otros dispositivos similares, para permitir la
transferencia eficiente de datos sobre el canal.
Lo comentado para este tipo de circuitos así como su análisis y operación aplica
para tecnología TTL o CMOS. Un ejemplo de tecnología CMOS es el circuito
74HC125.
2
Ver anexo.
3
Un tipo de análisis que generalmente se necesita en un circuito combinacional complejo es el análisis de
carga. La salida de una compuerta sólo puede conectarse a un número limitado de entradas de otras
compuertas, este límite es denominado salida en abanico. Los tipos especiales de compuertas, llamadas
“buffers” , proporcionan una capacidad superior de salida en abanico.
P á g i n a | 4
ANEXO
Tomando la sección de salida de la figura 3 se obtiene lo mostrado en la figura 5.
Construida por los transistores Q3, denominado transistor de salida pull-up (tirar
hacia arriba) que pone a nivel alto la salida y Q4 denominado transistor de salida pull-
down (tirar hacia abajo) que pone a nivel bajo la salida. y que, junto con el diodo D3
forman la configuración denominada etapa de salida en tótem-pole o par activo. Con
esta configuración se consigue que la capacidad presente en la salida se cargue a través
de Q3 (polarizado en la zona activa) y se descargue a través de Q4 (polarizado en
saturación). El diodo D3 limita el pico de corriente que se producen la transición en la
que Q3 empieza a conducir estando aún Q4 en saturación.
En las figuras 6, 7, 8 y 9 se muestra (a manera de ejemplo) la simulación del
circuito mostrado en la figura 3 el cual es un inversor de tres estados.
Con la Terminal E (habilitación o enable) a nivel lógico 1 el circuito se
comporta como un inversor normal figuras 6 y 7.
P á g i n a | 5
P á g i n a | 6
Con E en 0 lógico el circuito entra en alta impedancia y no toma en cuanta los
cambios producidos en la entrada IN, aunque se puede apreciar la pequeña corriente de
fuga la cual se hace notar circulado por la resistencia de carga R5 produciendo un
voltaje sobre ella pero que es menor que el presentado en 0 lógico en Out (fig 7).
P á g i n a | 7
BIBLIOGRAFIA
Sajjan G. Shiva. 1998. Introducción al Diseño Lógico Circuitos Digitales
México. Primera ED. Trillas.
Wakerly John f. 2001. Diseño Digital Principios y Prácticas
México. 3ª ED. Prentice-Hall.
Acha Santiago. 2003. Electrónica Digital Introducción a la Lógica Digital
México. 1ª ED. AlfaOmega.
Tocci. Ronald J. 1996. Sistemas Digitales Principios y Aplicaciones
México. 6ª ED. Prentice- Hall
www.solecmexico.com

Más contenido relacionado

La actualidad más candente

Electronica analisis a pequeña señal fet
Electronica  analisis a pequeña señal fetElectronica  analisis a pequeña señal fet
Electronica analisis a pequeña señal fet
Velmuz Buzz
 
codificaciones unipolar, polar, bipolar
codificaciones unipolar, polar, bipolarcodificaciones unipolar, polar, bipolar
codificaciones unipolar, polar, bipolar
thejp
 
Recortadores Serie Y Paralelo
Recortadores Serie Y ParaleloRecortadores Serie Y Paralelo
Recortadores Serie Y Paralelo
UisraelCircuitos
 
Guía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupcionesGuía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupciones
Luis Zurita
 

La actualidad más candente (20)

TTL-CMOS
TTL-CMOSTTL-CMOS
TTL-CMOS
 
Diferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuencialesDiferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuenciales
 
3.3. Configuración en Base Común
3.3. Configuración en Base Común3.3. Configuración en Base Común
3.3. Configuración en Base Común
 
El diodo como sujetador
El diodo como sujetadorEl diodo como sujetador
El diodo como sujetador
 
Electronica analisis a pequeña señal fet
Electronica  analisis a pequeña señal fetElectronica  analisis a pequeña señal fet
Electronica analisis a pequeña señal fet
 
codificaciones unipolar, polar, bipolar
codificaciones unipolar, polar, bipolarcodificaciones unipolar, polar, bipolar
codificaciones unipolar, polar, bipolar
 
3.4. Configuración en Emisor Común
3.4. Configuración en Emisor Común3.4. Configuración en Emisor Común
3.4. Configuración en Emisor Común
 
Circuitos recortadores
Circuitos recortadoresCircuitos recortadores
Circuitos recortadores
 
Tema 1.1 fundamentos de los sistemas digitales
Tema 1.1 fundamentos de los sistemas digitalesTema 1.1 fundamentos de los sistemas digitales
Tema 1.1 fundamentos de los sistemas digitales
 
Comparador de magnitud (7485)
Comparador de magnitud (7485)Comparador de magnitud (7485)
Comparador de magnitud (7485)
 
Modulación qam
Modulación qamModulación qam
Modulación qam
 
MOSFET uso aplicaciones definicion
MOSFET uso aplicaciones definicionMOSFET uso aplicaciones definicion
MOSFET uso aplicaciones definicion
 
Los Flip Flops
Los Flip FlopsLos Flip Flops
Los Flip Flops
 
Electrónica digital: Comparadores
Electrónica digital: ComparadoresElectrónica digital: Comparadores
Electrónica digital: Comparadores
 
Programacion en WinCupl
Programacion en WinCuplProgramacion en WinCupl
Programacion en WinCupl
 
Recortadores Serie Y Paralelo
Recortadores Serie Y ParaleloRecortadores Serie Y Paralelo
Recortadores Serie Y Paralelo
 
Sumadores,codificadores, decodificadores,multiplexores y demultiplexores
Sumadores,codificadores, decodificadores,multiplexores y demultiplexoresSumadores,codificadores, decodificadores,multiplexores y demultiplexores
Sumadores,codificadores, decodificadores,multiplexores y demultiplexores
 
Conexión darlington transistor
Conexión darlington transistorConexión darlington transistor
Conexión darlington transistor
 
Guía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupcionesGuía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupciones
 
Sistemas lineales invariantes en el tiempo
Sistemas lineales invariantes en el tiempoSistemas lineales invariantes en el tiempo
Sistemas lineales invariantes en el tiempo
 

Destacado (20)

Familias ttl y cmos
Familias ttl y cmosFamilias ttl y cmos
Familias ttl y cmos
 
Familias lógicas digitales
Familias lógicas digitalesFamilias lógicas digitales
Familias lógicas digitales
 
Tutoria 6 problema 2
Tutoria 6   problema 2Tutoria 6   problema 2
Tutoria 6 problema 2
 
Tutoria 6 problema 1
Tutoria 6   problema 1Tutoria 6   problema 1
Tutoria 6 problema 1
 
Función de salida en un circuito lógico
Función de salida en un circuito lógicoFunción de salida en un circuito lógico
Función de salida en un circuito lógico
 
Tutoria 6 problema 3
Tutoria 6   problema 3Tutoria 6   problema 3
Tutoria 6 problema 3
 
378
378378
378
 
Algebra booleana 1-1
Algebra booleana 1-1Algebra booleana 1-1
Algebra booleana 1-1
 
slide_logic_family_pune_SE_comp
slide_logic_family_pune_SE_compslide_logic_family_pune_SE_comp
slide_logic_family_pune_SE_comp
 
Formas canonicas
Formas canonicasFormas canonicas
Formas canonicas
 
Compuertas 1
Compuertas 1Compuertas 1
Compuertas 1
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
Transistor como conmutador
Transistor como conmutadorTransistor como conmutador
Transistor como conmutador
 
Deteccion de fallas en sistemas digitales
Deteccion de fallas en sistemas digitalesDeteccion de fallas en sistemas digitales
Deteccion de fallas en sistemas digitales
 
Circuitos Integrados
Circuitos IntegradosCircuitos Integrados
Circuitos Integrados
 
Compuertas
CompuertasCompuertas
Compuertas
 
Ejercicios
EjerciciosEjercicios
Ejercicios
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
Compuertas Lógicas NOR, XOR, NAND, XNOR
Compuertas Lógicas NOR, XOR, NAND, XNORCompuertas Lógicas NOR, XOR, NAND, XNOR
Compuertas Lógicas NOR, XOR, NAND, XNOR
 
Circuitos LóGicos
Circuitos LóGicosCircuitos LóGicos
Circuitos LóGicos
 

Similar a Circuitos logicos de tres estados

Semaforo555
Semaforo555Semaforo555
Semaforo555
jseguzpe
 

Similar a Circuitos logicos de tres estados (20)

16a clase otras aplicaciones de comparadores
16a clase otras aplicaciones de comparadores16a clase otras aplicaciones de comparadores
16a clase otras aplicaciones de comparadores
 
Circuitos integrados Clase 6 Electronica 1
Circuitos integrados Clase 6 Electronica 1Circuitos integrados Clase 6 Electronica 1
Circuitos integrados Clase 6 Electronica 1
 
Apuntes ci 555
Apuntes ci 555Apuntes ci 555
Apuntes ci 555
 
Circuitos
CircuitosCircuitos
Circuitos
 
Semaforo555
Semaforo555Semaforo555
Semaforo555
 
Semaforo555
Semaforo555Semaforo555
Semaforo555
 
Desentrañando los Fundamentos del Circuito Integrado 555: Un Análisis básico ...
Desentrañando los Fundamentos del Circuito Integrado 555: Un Análisis básico ...Desentrañando los Fundamentos del Circuito Integrado 555: Un Análisis básico ...
Desentrañando los Fundamentos del Circuito Integrado 555: Un Análisis básico ...
 
57797373 el-ci-555
57797373 el-ci-55557797373 el-ci-555
57797373 el-ci-555
 
compuertas_logicas.pdf
compuertas_logicas.pdfcompuertas_logicas.pdf
compuertas_logicas.pdf
 
Temp555
Temp555Temp555
Temp555
 
6_EL_RELEVADOR.pdf
6_EL_RELEVADOR.pdf6_EL_RELEVADOR.pdf
6_EL_RELEVADOR.pdf
 
6 el relevador
6 el relevador6 el relevador
6 el relevador
 
Tema4 lógica secuencial
Tema4 lógica secuencialTema4 lógica secuencial
Tema4 lógica secuencial
 
CLASE5..pptx
CLASE5..pptxCLASE5..pptx
CLASE5..pptx
 
Circuitos integrados
Circuitos integradosCircuitos integrados
Circuitos integrados
 
Maquinas de estado finito
Maquinas de estado finitoMaquinas de estado finito
Maquinas de estado finito
 
Circuito integrado 555 multivibrador
Circuito integrado 555 multivibradorCircuito integrado 555 multivibrador
Circuito integrado 555 multivibrador
 
Circuito integrado 555 multivibrador
Circuito integrado 555 multivibradorCircuito integrado 555 multivibrador
Circuito integrado 555 multivibrador
 
Circuito integrado 555.
Circuito integrado 555. Circuito integrado 555.
Circuito integrado 555.
 
catalogo de control
catalogo de controlcatalogo de control
catalogo de control
 

Circuitos logicos de tres estados

  • 1. P á g i n a | 1 CIRCUITOS LOGICOS DE TRES ESTADOS. Las señales lógicas se componen de dos estados normales, Alto y Bajo (1 o 0). Sin embargo, algunas salidas tienen un tercer estado eléctrico que no es un estado lógico, el cual se denomina estado de alta impedancia. En este estado, la salida se comporta como si aún no estuviera conectada al circuito, excepto por una pequeña corriente de fuga que puede fluir hacia adentro o hacia fuera de la Terminal de salida. Una salida puede tener uno de tres estados: 0 lógico, 1 lógico y de alta impedancia. Una salida con tres estados posibles se conoce como salida de tres estados o en ocasiones salida triestado. Los dispositivos de tres estados tienen una entrada extra, la cual se denomina generalmente “habilitación” o “Enable” para establecer las salidas del dispositivo en el estado de alta impedancia. Un bus de tres estados los cuales son comunes en equipos computacionales o control, se producen al conectar entre sí varias salidas de triple estado figura 1. En la figura 2 se muestra una compuerta de tres estados con su tabla de verdad (tabla 1). EN A SALIDA L L HI-Z L H HI-Z H L L H H H Tabla 1 Con L = Estado bajo, H = Estado alto y Hi-Z = Alta impedancia Los símbolos lógicos para estos circuitos se representan normalmente con la entrada de habilitación en la parte superior como se muestra en la figura 2.
  • 2. P á g i n a | 2 Los dispositivos con salidas de tres estados se diseñan normalmente de modo que el retardo la habilitación de salida (de Hi-Z a bajo o alto) sea un poco más largo que el retardo de deshabilitación de salida (bajo o alto hacia Hi-Z). Esto es debido a que si un circuito de control activa la entrada de habilitación de salida del primer dispositivo al mismo tiempo que desactiva la entrada de un segundo dispositivo, esto garantiza que el segundo dispositivo entrará al estado de alta impedancia, antes de que el primero coloque un nivel Alto o Bajo en el bus1 . TTL de tres estados. En la figura 3 se muestra un circuito inversor de tres estados, en donde la Terminal de salida no es un circuito abierto exacto, pero tiene una resistencia de varios megaohms o más relativamente a tierra y a la tensión de alimentación. Este circuito posee dos entradas; A es la entrada lógica normal, E es la entrada para habilitar la compuerta y que puede producir el estado de Alta Z. Analizando el circuito de la figura 3. Estado habilitado. Con E = 1 el circuito opera como inversor normal, debido a que el voltaje alto en E no afecta a Q1 o a D2, en esta condición habilitada, la salida es simplemente la inversa de la entrada lógica A. Estado deshabilitado (Alta Z). Cuando E = 0 el circuito para a su estado de alta Z, independientemente del estado de la entrada lógica A. La condición baja en E 1 Grupo de cables o conexiones que permiten a las señales electrónicas viajar de un dispositivo a otro, como por ejemplo en una computadora se conoces los bus de datos, dirección y control.
  • 3. P á g i n a | 3 polariza directamente la unión base-emisor de Q1 y no aplica la corriente de R1 a través de Q2, de manera que Q2 se apaga, lo cual hace que Q4 se desactive también. La condición baja en E también polariza directamente al diodo D2 para no aplicar corriente a la base de Q3, de manera que este también se desactiva. Con ambos transistores de la salida en el estado no conductor , la Terminal de salida es esencialmente un circuito abierto. El símbolo lógico para el inversor de tres estados se muestra en la figura 3, se puede apreciar que E es activa en alto; es decir, el inversor se activa cuando E = 1. Las salidas de los circuitos de tres estados se pueden interconectar (en paralelo) sin sacrificar la velocidad de conmutación. Esto se debe a que una salida con tres estados, cuando es habilitada, opera como una salida tipo tótem2 , con una característica asociada de baja impedancia y alta velocidad. Es importante comprender, sin embargo, que cuando las salidas de tres estados se transmiten en paralelo, sólo una de ellas debe ser habilitada a la vez. En caso contrario, se interconectarían dos salidas activas tipo tótem y podrían fluir corrientes perjudiciales. Un bufer3 de tres estados es un circuito utilizado para controlar el paso de una señal lógica de la entrada a la salida. Algunos buffers de tres estados también invierten la señal de entrada. Dos de los circuitos con buffers de tres estados que más comúnmente se utilizan son el 74LS125 y el 74LS126. ambos contienen cuatro buffers de tres estados sin inversión, los cuales se muestran en la figura 4. Estos circuitos difieren únicamente en el estado activo de sus entradas de habilitación. El 74LS125 permite a la señal de entrada A llegar a la salida cuando E = 0, en tanto que el circuito 74LS126 pasa la entrada cuando e = 1. Además de los buffers de tres estados, existen en el mercado que están diseñados con salidas de tres estados. Por ejemplo, el 74LS374 es un registro octal con slip-flops tipo D y salidas de tres estados. Este tipo de registro puede conectarse a las líneas de un canal común, junto con las salidas de otros dispositivos similares, para permitir la transferencia eficiente de datos sobre el canal. Lo comentado para este tipo de circuitos así como su análisis y operación aplica para tecnología TTL o CMOS. Un ejemplo de tecnología CMOS es el circuito 74HC125. 2 Ver anexo. 3 Un tipo de análisis que generalmente se necesita en un circuito combinacional complejo es el análisis de carga. La salida de una compuerta sólo puede conectarse a un número limitado de entradas de otras compuertas, este límite es denominado salida en abanico. Los tipos especiales de compuertas, llamadas “buffers” , proporcionan una capacidad superior de salida en abanico.
  • 4. P á g i n a | 4 ANEXO Tomando la sección de salida de la figura 3 se obtiene lo mostrado en la figura 5. Construida por los transistores Q3, denominado transistor de salida pull-up (tirar hacia arriba) que pone a nivel alto la salida y Q4 denominado transistor de salida pull- down (tirar hacia abajo) que pone a nivel bajo la salida. y que, junto con el diodo D3 forman la configuración denominada etapa de salida en tótem-pole o par activo. Con esta configuración se consigue que la capacidad presente en la salida se cargue a través de Q3 (polarizado en la zona activa) y se descargue a través de Q4 (polarizado en saturación). El diodo D3 limita el pico de corriente que se producen la transición en la que Q3 empieza a conducir estando aún Q4 en saturación. En las figuras 6, 7, 8 y 9 se muestra (a manera de ejemplo) la simulación del circuito mostrado en la figura 3 el cual es un inversor de tres estados. Con la Terminal E (habilitación o enable) a nivel lógico 1 el circuito se comporta como un inversor normal figuras 6 y 7.
  • 5. P á g i n a | 5
  • 6. P á g i n a | 6 Con E en 0 lógico el circuito entra en alta impedancia y no toma en cuanta los cambios producidos en la entrada IN, aunque se puede apreciar la pequeña corriente de fuga la cual se hace notar circulado por la resistencia de carga R5 produciendo un voltaje sobre ella pero que es menor que el presentado en 0 lógico en Out (fig 7).
  • 7. P á g i n a | 7 BIBLIOGRAFIA Sajjan G. Shiva. 1998. Introducción al Diseño Lógico Circuitos Digitales México. Primera ED. Trillas. Wakerly John f. 2001. Diseño Digital Principios y Prácticas México. 3ª ED. Prentice-Hall. Acha Santiago. 2003. Electrónica Digital Introducción a la Lógica Digital México. 1ª ED. AlfaOmega. Tocci. Ronald J. 1996. Sistemas Digitales Principios y Aplicaciones México. 6ª ED. Prentice- Hall www.solecmexico.com