SlideShare una empresa de Scribd logo
1 de 32
Descargar para leer sin conexión
1
Cap. 4 Elementos de Memoria
Introducción
Video: Dispositivos de almacenamiento
2
Cap. 4 Elementos de Memoria
Introducción
Circuitos integrados (función fija)
3
Cap. 4 Elementos de Memoria
El chip
4
El transistor
5
Cableado y estructura en silicio de la memoria flash NOR
6
Cableado y estructura en silicio de la memoria flash NAND
7
Tecnologías de circuitos integrados
 Silicio:
– TTL: Transistor-Transistor Logic
– ECL: Emitter Coupled Logic
– NMOS: Negative-Channel Metal-Oxide-Semiconductor
– CMOS: Complementary MOS
 Arseniuro de Galio (GaAs)
 Nivel de Integración
– Small/Medium/Large/Very Large/ UltraLarge Scale
Integration SSI / MSI / LSI / VLSI / ULSI.
– SSI y MSI usan TTL o CMOS
– VLSI y ULSI usan CMOS (antes NMOS)
8
 Los PLD’s pueden reemplazar a la
lógica de función fija
 Su ventaja es que la función lógica
del PLD puede cambiarse (no hace
falta cambiar el circuito ni cambiar
la interconexión)
9
Programmable Logic Devices (PLD’s)
Dispositivos Lógicos Programables
Tipos de CPLD’s
10
Equipos de medida
 Osciloscopio Analógico
 Osciloscopio Digital
 Analizador Lógico
 Fuente de Alimentación DC
 Generador de funciones
 Multímetro digital
11
Equipos de medida
12
Sistema digital sencillo
13
Sistema digital un poco más complejo
14
Cap. 4 Elementos de Memoria
Dentro de los circuitos digitales existe una división:
15
Electrónica Combinacionales
Digital Secuenciales
Combinacional
Z1
Z2
Z3
Zn
X1
X2
X3
Xn
Un circuito combinacional depende única y
exclusivamente de las entradas de las actuales del
circuito.
Zi = Fi (X1, X2, ………Xn) i = 1,2,3,………n
Circuito Digital Combinacional:
16
Combinacional
Z1
Z2
Zn
X1
X2
Xn
La salida de un circuito secuencial no solo depende de
la entrada presente, si no también de las entradas
anteriores. Este historial de entradas de un circuito
secuencial se conserva mediante el uso de dispositivos
de almacenamiento llamado memoria.
Un circuito secuencial tiene memoria puede recordar
el estado anterior.
Circuito Digital Secuencial:
Memoria
Y1
Yr
Dispositivos de memoria
Como hemos visto una parte importante de una
máquina secuencial es la unidad de memoria.
La mayoría de los elementos de memoria son
circuitos electrónicos biestables, es decir existen
indefinidamente en uno de dos posibles estados
estables 1 y 0. SET (activación) y RESET
(desactivación).
Los dos dispositivos de memoria más utilizados son:
1.- Latches
2.- Flip - flops
17
Latch (cerrojo)
18
Un latch es un elemento de memoria cuyas señales
de entrada de excitación controlan el estado del
dispositivo.
Un pulso en Set coloca a la salida en valor 1
Un pulso en Reset coloca a la salida en valor 0
Set
Reset
Q
Flip - Flop
19
El flip – flop tiene un señal de control llamado reloj
La señal de reloj emite una instrucción al FF
permitiendo cambiar de estado de acuerdo con las
señales de entrada de excitación.
Set
Reset
Reloj
Q
Latch Cambia de estado según sus señales de excitación.
FF Espera la señal de reloj antes de cambiar de estado.
Latch S – R (Set – Reset) NOR
20
Latch S – R con entrada activa a nivel ALTO
Diagrama de estados
Latch S – R (Set – Reset) NAND
21
Latch S – R con entrada activa a nivel BAJO
Diagrama de estados
Latch S – R (Set – Reset) NOR
22
Latch S – R (Set – Reset) NOR
23
Latch S – R (Set – Reset) NOR
24
Latch S – R (Set – Reset) NOR
25
Diagrama de estados
Latch S – R (Set – Reset) NAND
26
Diagrama de estados
Latch S – R (Set – Reset) NAND
27
Latch S – R (Set – Reset) NAND
28
Latch S – R (Set – Reset) NAND
29
Latch S – R (Set – Reset) NAND
30
Latch S – R (Set – Reset) NOR
31
Ej. Dibujar el diagrama de tiempos
32
Ej. Latch como eliminador de rebote de los contactos

Más contenido relacionado

Similar a Elementos Memoria (4).pdf

Clase 8-intro-a-los-microcontroladores
Clase 8-intro-a-los-microcontroladoresClase 8-intro-a-los-microcontroladores
Clase 8-intro-a-los-microcontroladores
Gabriel Jhonatan
 
Capitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardwareCapitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardware
maria_amanta
 
Introducción pic 16 f 84 universidad de la marina mercante
Introducción pic 16 f 84   universidad de la marina mercanteIntroducción pic 16 f 84   universidad de la marina mercante
Introducción pic 16 f 84 universidad de la marina mercante
Daniel Remondegui
 

Similar a Elementos Memoria (4).pdf (20)

Guia osciladores pic18f4550
Guia osciladores pic18f4550Guia osciladores pic18f4550
Guia osciladores pic18f4550
 
Pld's
Pld'sPld's
Pld's
 
Sistemas secuenciales
Sistemas secuencialesSistemas secuenciales
Sistemas secuenciales
 
Pic16f877 guia detallada parte2
Pic16f877 guia detallada parte2Pic16f877 guia detallada parte2
Pic16f877 guia detallada parte2
 
Rafael video1.doc
Rafael video1.docRafael video1.doc
Rafael video1.doc
 
Jin Unidad 3
Jin Unidad 3Jin Unidad 3
Jin Unidad 3
 
Informe practico de circuitos digitales
Informe practico de circuitos digitalesInforme practico de circuitos digitales
Informe practico de circuitos digitales
 
Proyecto 7 - Claurimar Medina Quintero
Proyecto 7 - Claurimar Medina QuinteroProyecto 7 - Claurimar Medina Quintero
Proyecto 7 - Claurimar Medina Quintero
 
Clase 8-intro-a-los-microcontroladores
Clase 8-intro-a-los-microcontroladoresClase 8-intro-a-los-microcontroladores
Clase 8-intro-a-los-microcontroladores
 
Microcontroladores pic14f84a
Microcontroladores pic14f84aMicrocontroladores pic14f84a
Microcontroladores pic14f84a
 
cir_digitales
 cir_digitales cir_digitales
cir_digitales
 
Cartilla pic16f877
Cartilla pic16f877Cartilla pic16f877
Cartilla pic16f877
 
Capitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardwareCapitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardware
 
Practica 7 Flip Flop
Practica 7 Flip FlopPractica 7 Flip Flop
Practica 7 Flip Flop
 
Introducción pic 16 f 84 universidad de la marina mercante
Introducción pic 16 f 84   universidad de la marina mercanteIntroducción pic 16 f 84   universidad de la marina mercante
Introducción pic 16 f 84 universidad de la marina mercante
 
Saia circuitos
Saia circuitosSaia circuitos
Saia circuitos
 
Introducción de los flip flop
Introducción de los flip flopIntroducción de los flip flop
Introducción de los flip flop
 
Logica secuencial
Logica secuencialLogica secuencial
Logica secuencial
 
Disparo de los Flip Flop
Disparo de los Flip FlopDisparo de los Flip Flop
Disparo de los Flip Flop
 
Flip flops
Flip flopsFlip flops
Flip flops
 

Último (7)

TEMA #1 EXPLOTACIONES PORCINAS EN VENEZUELA 1er tema.pptx
TEMA #1 EXPLOTACIONES PORCINAS EN VENEZUELA 1er tema.pptxTEMA #1 EXPLOTACIONES PORCINAS EN VENEZUELA 1er tema.pptx
TEMA #1 EXPLOTACIONES PORCINAS EN VENEZUELA 1er tema.pptx
 
TALLER SOBRE METODOLOGÍAS DE DESARROLLO DE SOFTWARE..pdf
TALLER SOBRE METODOLOGÍAS DE DESARROLLO DE SOFTWARE..pdfTALLER SOBRE METODOLOGÍAS DE DESARROLLO DE SOFTWARE..pdf
TALLER SOBRE METODOLOGÍAS DE DESARROLLO DE SOFTWARE..pdf
 
LAS TETAS DE MARIA GUEVARA REVISTA DIGITAL INF.pdf
LAS TETAS DE MARIA GUEVARA REVISTA DIGITAL INF.pdfLAS TETAS DE MARIA GUEVARA REVISTA DIGITAL INF.pdf
LAS TETAS DE MARIA GUEVARA REVISTA DIGITAL INF.pdf
 
Formulacion del modelo de Programacion Lineal - copia.pptx
Formulacion del modelo de Programacion Lineal - copia.pptxFormulacion del modelo de Programacion Lineal - copia.pptx
Formulacion del modelo de Programacion Lineal - copia.pptx
 
PPT obligaciones ambientales oefa minan.pptx
PPT obligaciones ambientales oefa minan.pptxPPT obligaciones ambientales oefa minan.pptx
PPT obligaciones ambientales oefa minan.pptx
 
Taller construcción de Prototipos Uno uML
Taller construcción de Prototipos Uno uMLTaller construcción de Prototipos Uno uML
Taller construcción de Prototipos Uno uML
 
PPT SESION 5 ARTE Y CREATIVIDAD (1).pptx
PPT SESION 5 ARTE Y CREATIVIDAD (1).pptxPPT SESION 5 ARTE Y CREATIVIDAD (1).pptx
PPT SESION 5 ARTE Y CREATIVIDAD (1).pptx
 

Elementos Memoria (4).pdf

  • 1. 1 Cap. 4 Elementos de Memoria Introducción Video: Dispositivos de almacenamiento
  • 2. 2 Cap. 4 Elementos de Memoria Introducción
  • 3. Circuitos integrados (función fija) 3 Cap. 4 Elementos de Memoria
  • 6. Cableado y estructura en silicio de la memoria flash NOR 6
  • 7. Cableado y estructura en silicio de la memoria flash NAND 7
  • 8. Tecnologías de circuitos integrados  Silicio: – TTL: Transistor-Transistor Logic – ECL: Emitter Coupled Logic – NMOS: Negative-Channel Metal-Oxide-Semiconductor – CMOS: Complementary MOS  Arseniuro de Galio (GaAs)  Nivel de Integración – Small/Medium/Large/Very Large/ UltraLarge Scale Integration SSI / MSI / LSI / VLSI / ULSI. – SSI y MSI usan TTL o CMOS – VLSI y ULSI usan CMOS (antes NMOS) 8
  • 9.  Los PLD’s pueden reemplazar a la lógica de función fija  Su ventaja es que la función lógica del PLD puede cambiarse (no hace falta cambiar el circuito ni cambiar la interconexión) 9 Programmable Logic Devices (PLD’s) Dispositivos Lógicos Programables
  • 11. Equipos de medida  Osciloscopio Analógico  Osciloscopio Digital  Analizador Lógico  Fuente de Alimentación DC  Generador de funciones  Multímetro digital 11
  • 14. Sistema digital un poco más complejo 14
  • 15. Cap. 4 Elementos de Memoria Dentro de los circuitos digitales existe una división: 15 Electrónica Combinacionales Digital Secuenciales Combinacional Z1 Z2 Z3 Zn X1 X2 X3 Xn Un circuito combinacional depende única y exclusivamente de las entradas de las actuales del circuito. Zi = Fi (X1, X2, ………Xn) i = 1,2,3,………n Circuito Digital Combinacional:
  • 16. 16 Combinacional Z1 Z2 Zn X1 X2 Xn La salida de un circuito secuencial no solo depende de la entrada presente, si no también de las entradas anteriores. Este historial de entradas de un circuito secuencial se conserva mediante el uso de dispositivos de almacenamiento llamado memoria. Un circuito secuencial tiene memoria puede recordar el estado anterior. Circuito Digital Secuencial: Memoria Y1 Yr
  • 17. Dispositivos de memoria Como hemos visto una parte importante de una máquina secuencial es la unidad de memoria. La mayoría de los elementos de memoria son circuitos electrónicos biestables, es decir existen indefinidamente en uno de dos posibles estados estables 1 y 0. SET (activación) y RESET (desactivación). Los dos dispositivos de memoria más utilizados son: 1.- Latches 2.- Flip - flops 17
  • 18. Latch (cerrojo) 18 Un latch es un elemento de memoria cuyas señales de entrada de excitación controlan el estado del dispositivo. Un pulso en Set coloca a la salida en valor 1 Un pulso en Reset coloca a la salida en valor 0 Set Reset Q
  • 19. Flip - Flop 19 El flip – flop tiene un señal de control llamado reloj La señal de reloj emite una instrucción al FF permitiendo cambiar de estado de acuerdo con las señales de entrada de excitación. Set Reset Reloj Q Latch Cambia de estado según sus señales de excitación. FF Espera la señal de reloj antes de cambiar de estado.
  • 20. Latch S – R (Set – Reset) NOR 20 Latch S – R con entrada activa a nivel ALTO Diagrama de estados
  • 21. Latch S – R (Set – Reset) NAND 21 Latch S – R con entrada activa a nivel BAJO Diagrama de estados
  • 22. Latch S – R (Set – Reset) NOR 22
  • 23. Latch S – R (Set – Reset) NOR 23
  • 24. Latch S – R (Set – Reset) NOR 24
  • 25. Latch S – R (Set – Reset) NOR 25 Diagrama de estados
  • 26. Latch S – R (Set – Reset) NAND 26 Diagrama de estados
  • 27. Latch S – R (Set – Reset) NAND 27
  • 28. Latch S – R (Set – Reset) NAND 28
  • 29. Latch S – R (Set – Reset) NAND 29
  • 30. Latch S – R (Set – Reset) NAND 30
  • 31. Latch S – R (Set – Reset) NOR 31
  • 32. Ej. Dibujar el diagrama de tiempos 32 Ej. Latch como eliminador de rebote de los contactos