SlideShare una empresa de Scribd logo
1 de 16
Descargar para leer sin conexión
UNIVERSIDAD FERMÍN TORO
VICE RECTORADO ACADÉMICO
FACULTAD DE INGENIERÍA TELECOMUNICACIONES
Informe de práctica
final
Participante:
Katherine Mariana Figueroa Flores
C.i: 25.401.637
Prof.: Marienny Arrieche
Marzo 2018
Introducción
Todos los circuitos digitales utilizan datos binarios para funcionar correctamente, los
circuitos están diseñados para contar, sumar, separar, etc. Los datos según nuestras
necesidades, pero por el tipo de funcionamiento de las compuertas digitales, los datos
presentes en las salidas de las mismas, cambian de acuerdo con sus entradas, y no hay
manera debitarlo, si las entradas cambian, las salidas lo harán también, entonces El corazón
de una memoria son los Flípelos, este circuito es una combinación de compuertas lógicas, a
diferencia de las características de las compuertas solas, si suenen de cierta manera, estas
pueden almacenar datos que podemos manipular con reglas preestablecidas por el circuito
mismo.
Un flip flop es una celda binaria que es capaz de almacenar 1 bit de información, además
pueden ser implementados con compuertas NAND y OR.Las entradas del flip flop (FF) se
marcan como J y K y las salidas como Q y Q´, además están integrados por una entrada
de reloj (Síncrono) o se puede hacer manualmente (Asíncrono), también contiene 1
entrada CLR (Clear o borrado del Flip Flop).
Pre laboratorio
¿Qué es un flip flop?
El "Flip-flop" es el nombre común que se le da a los dispositivos de dos estados, que sirven
como memoria básica para las operaciones de lógica secuencial. Los Flip-flops son
ampliamente usados para el almacenamiento y transferencia de datos digitales y se usan
normalmente en unidades llamadas "registros", para el almacenamiento de datos numéricos
binarios.
Los flip flops se pueden clasificar en dos:
Asíncronos: Sólo tienen entradas de control. El más empleado es el flip flop RS.
Síncronos: Además de las entradas de control necesita un entrada sincronismo o de reloj.
Investigar la tabla de la verdad, diagrama de tiempo y símbolo de los siguientes flip-flop:
(a) J-K
Tabla de verdad
(b) SR o SC
Tabla de la verdad
(c) D
Tabla de verdad
Diagrama de tiempo
Símbolo
(d) T
Tabla de verdad
Investigue las hojas técnicas de los flip-flop mencionados en la pregunta No. 2.
Tenemos un ejemplo
Dibuje el símbolo lógico de los flip-flop mencionados en la pregunta No. 2.
Rs
Jk
D
T
¿Qué significan los términos sincrónicos y asincrónicos?
Un biestable, también llamado báscula (flip-flop en inglés), es un multivibrador capaz de
permanecer en un estado determinado o en el contrario durante un tiempo indefinido. Esta
característica es ampliamente utilizada en electrónica digital para memorizar información.
El paso de un estado a otro se realiza variando sus entradas. Dependiendo del tipo de dichas
entradas los biestables se dividen en:
Sincrónicos
Denominaremos periodo al tiempo entre transiciones sucesivas en la misma dirección, esto
es entre dos flancos de subida o entre dos flancos de bajada. La transición de estado en los
circuitos secuenciales síncronos se efectúan en el momento en el que el reloj hace una
transición entre 0 y 1 (flanco de subida) o entre 1 y 0 (flanco de bajada). Entre pulsos
sucesivos de reloj no se efectúan cambios.
El inverso del periodo es lo que denominamos la frecuencia del reloj.
El ancho del pulso de reloj es el tiempo durante el cual la señal de reloj está en 1.
En el análisis anterior sobre el latch SC podemos ver que es un circuito asíncrono, ya que el
estado cambia en cualquier momento que cambiemos las entradas y no sincronizado con un
pulso de reloj.
Asincrónicos
Un circuito se considera así síncrono si no utiliza una síncrono si no utiliza una señal de
reloj al de reloj periperióódica para sincronizar sus cambios de estado interno.dica para
sincronizar sus cambios de estado interno. Las sencillas técnicas escénicas así asíncronas
son necesarias para desenconas son necesarias para diseñar dispositivos de memoria,
circuitos con tiempos de entrada dispositivos de memoria, circuitos con tiempos de entrada
imprevisibles y circuitos con varios relojes. Imprevisibles y circuitos con varios relojes. Los
circuitos asilos circuitos así í cronos son potencialmente micrones son potencialmente más
rs rápidos que ríspidos que losas í ácronos, pero son di síncronos, pero son difícil de
analizar y disécales de analizar y diseñar. El modelo bar. El modelo básico sicones el des el
deHuffman, que restringe la ubicación, que restringe la ubicación de retardos del circuito de
retardos del circuito los tiempos en que pueden cambiar las entradas primarias. Y los
tiempos en que pueden cambiar las entradas primarias.
Investigue las características del CI 74LS14. Dibuje su configuración interna e
indique la función de cada uno de sus pines
El integrado 7414 es un inversor (tiene 6 el integrado) con disparador schmitt; éste lo que
hace es invertirte el valor lógico de entrada, de 0 a 1 y de 1 a 0 segun sea el caso.
L que hace el disparador schmitt es simplemente un comparador especial dentro del
integrado, o el inversor más propiamente, con el fin de que permita un mejor trabajo
eliminando el ruido y reduciendo con ello el umbral de incertidumbre (los niveles de voltaje
donde no se puede determinar si es 1 o 0).
1 lógico es el voltaje positivo que usan los circuitos para trabajar, pero varia en base a la
tecnología del circuito, el valore clásico de la tecnología TTL es 5 volts, pero en la CMOS
puede ir de 3.3 hasta 18 volts, me parece que ya lograron menos, ya que entre menos
voltaje emplees menos energía consume tu circuito.
0 lógico es asociado con el valor en voltaje de la referencia del circuito, esto ya que es el
valor mínimo que puede trabajar tu circuito y eliminar la incertidumbre. El valor TTL es 0
volts, aunque con un rango de hasta 0.3volts, en CMOS es de 0.3 volts hacia abajo. Cabe
mencionar que los CMOS tienen más tolerancia a los niveles de voltaje de mayor valor,
tanto negativos como positivos, es por ello que su escala es más amplia. Además de
mencionar que estamos hablando de circuitos lógicos, solo trabajan con dos valores, y es
por eso que los valores de voltaje negativos vienen a ser tomados como 0 lógico
Ejemplo de uso del 7414 ó 74LS14 para adaptar la señal que nos produce una LDR al
detectar cambios en la iluminación
Complete el diagrama de tiempos mostrado para el circuito de la figura, suponiendo
que ambos flip-flops se hallan inicialmente en el estado “0”,
Actividades:
I Parte. Flip Flop Básicos con Compuertas Lógicas.
1. Dado el circuito de la figura No. 1 realice el montaje en el protoboard, pruebe su
funcionamiento y complete la tabla de la verdad correspondiente.
𝑸𝒕 𝑹 𝑺 𝑸𝒕+𝟏 𝑸´𝒕+𝟏
0 0 0 0 1
0 0 1 1 0
0 1 0 0 1
0 1 1 X X
1 0 0 1 0
1 0 1 1 0
1 1 0 0 1
1 1 1 x x
Dado el circuito de la figura No. 2 realice el montaje en el protoboard, pruebe su
funcionamiento y complete la tabla de la verdad correspondiente.
𝑪𝑳𝑲 𝑸𝒕 𝑫 𝑸𝐭+𝟏 𝑸’𝒕+𝟏
0 0 0 0 1
0 0 1 0 1
0 1 0 1 0
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 0 1
1 1 1 1 0
II Parte. Estudio y Funcionamiento del Flip – Flop
1. Flip Flop como Divisor de Frecuencia: Dado el circuito de la figura No. 3 realice
el montaje en el protoboard y compruebe y explique su funcionamiento.
Figura No. 3
a. Dibuje la señal d entrada y la señal de salida que se observan en el osciloscopio.
b. ¿Qué se observa en los leds?
Retardo en titilar con respecto a la entrada. Esto quiere decir que el flip flop divide
la frecuencia entre 2 flancos
2. Estudio del Flip Flop como Contador: Dado el circuito de la figura No. 4 realice
el montaje en el protoboard y compruebe y explique su funcionamiento.
Figura No. 4
a. ¿Qué comportamiento se observa en los leds?
Que hay un conteo en binario en cada transición del clock, estos flip flop se encuentran
conectados en cascada y por ende cada uno de ellos está dividendo la frecuencia, el
primero entre 2 y el segundo entre 4 (2 del primer FF multiplicado por 2 del segundo
FF). Esta división causa un conteo entre los 2 FF desde 0 a 3.
b. Realice una tabla de la verdad según lo que se observa. Explique
CLK 𝑄2 𝑄1
1 0 0
0 0 1
1 0 1
0 1 0
1 1 0
0 1 1
1 1 1
0 0 0
3. Estudio del Flip Flop Como pulsador Star / Stop: Dado el circuito de la figura
No. 5 realice el montaje en el protoboard y compruebe y explique su
funcionamiento.
Figura No. 5
a. ¿Qué comportamiento se observa en el led?
Existe un cambio de apagado al presionar el sw1 y otro cambio a encendido cuando se
presiona nuevamente, repitiendo el ciclo infinitas veces
b. Explique su funcionamiento.
Simplemente la compuerta se está asegurando que exista el voltaje correcto para hacer
el cambio de estado, y de esta manera no entra ruido al flip flop J-K.
Cada vez que se presiona hay un cambio de estado ya que j y k están en un estado
lógico alto y el pulso está entrando por el clock, realizando un cambio cada vez que se
presione
Post-Laboratorio:
1.- Con el 74194 realiza un circuito secuenciador de Leds, es decir, que se desplace un Led
encendido, (hay que realizar un pulso corto en el SR)
Ejemplo de funcionamiento: 1000 0100 0010 0001
2.- ¿Cómo harías para que repita el ciclo siempre? Es decir: 1000 0100 0010 0001 1000
0100
Colocaría Q3 conectado al SR para que así el desplazamiento ocurra infinitamente,
todo esto gracias a la carga del dato en d0, d1, d2 y d3.
Conclusión
A través de esta práctica aprendimos acerca de los flip flop que son celdas binarias que son
capaces de almacenar 1 bit de información, los cuales están conformados por las entradas
del mismo, las cuales se marcan como J y K y sus salidas marcadas como Q y Q´, además
están integrados por una entrada de reloj, así como por el clear y preset.
Retroalimentamos el conocimiento acerca del circuito integrado 555 y fuimos capaces
de sincronizarlo con el flip flop gracias a la entrada de reloj

Más contenido relacionado

La actualidad más candente

elimar guevara circuito digitales uft
 elimar guevara circuito digitales  uft elimar guevara circuito digitales  uft
elimar guevara circuito digitales uftuftsaia
 
Circuitos generadores-de-pulso-de-reloj
Circuitos generadores-de-pulso-de-relojCircuitos generadores-de-pulso-de-reloj
Circuitos generadores-de-pulso-de-relojIPN
 
Circuitos lógicos secuenciales
Circuitos lógicos secuencialesCircuitos lógicos secuenciales
Circuitos lógicos secuencialesPaolo Castillo
 
practica digitales victor navea
practica digitales victor naveapractica digitales victor navea
practica digitales victor naveavictornavea
 
Informe practico de circuitos digitales
Informe practico de circuitos digitalesInforme practico de circuitos digitales
Informe practico de circuitos digitalesCarlos Garrido
 
Disparo de los Flip Flop
Disparo de los Flip FlopDisparo de los Flip Flop
Disparo de los Flip FlopCesia Rebeca
 
Principios de Diseño Lógico Secuencial
Principios de Diseño Lógico Secuencial Principios de Diseño Lógico Secuencial
Principios de Diseño Lógico Secuencial Luoren Centeno
 
Unidad1 sd2
Unidad1 sd2Unidad1 sd2
Unidad1 sd2haibsel
 
Rafael video1.doc
Rafael video1.docRafael video1.doc
Rafael video1.docrfltorres1
 

La actualidad más candente (20)

Practica 7 Flip Flop
Practica 7 Flip FlopPractica 7 Flip Flop
Practica 7 Flip Flop
 
Proyecto digitales
Proyecto digitalesProyecto digitales
Proyecto digitales
 
elimar guevara circuito digitales uft
 elimar guevara circuito digitales  uft elimar guevara circuito digitales  uft
elimar guevara circuito digitales uft
 
Trabajo sobre Flip Flop
Trabajo sobre Flip FlopTrabajo sobre Flip Flop
Trabajo sobre Flip Flop
 
Circuitos generadores-de-pulso-de-reloj
Circuitos generadores-de-pulso-de-relojCircuitos generadores-de-pulso-de-reloj
Circuitos generadores-de-pulso-de-reloj
 
Circuitos lógicos secuenciales
Circuitos lógicos secuencialesCircuitos lógicos secuenciales
Circuitos lógicos secuenciales
 
practica digitales victor navea
practica digitales victor naveapractica digitales victor navea
practica digitales victor navea
 
Informe practico de circuitos digitales
Informe practico de circuitos digitalesInforme practico de circuitos digitales
Informe practico de circuitos digitales
 
Disparo de los Flip Flop
Disparo de los Flip FlopDisparo de los Flip Flop
Disparo de los Flip Flop
 
Proyecto henry guedez
Proyecto henry guedezProyecto henry guedez
Proyecto henry guedez
 
Flip-Flops y aplicaciones de los Latch
Flip-Flops y aplicaciones de los LatchFlip-Flops y aplicaciones de los Latch
Flip-Flops y aplicaciones de los Latch
 
Principios de Diseño Lógico Secuencial
Principios de Diseño Lógico Secuencial Principios de Diseño Lógico Secuencial
Principios de Diseño Lógico Secuencial
 
Unidad1 sd2
Unidad1 sd2Unidad1 sd2
Unidad1 sd2
 
Rafael video1.doc
Rafael video1.docRafael video1.doc
Rafael video1.doc
 
Proyecto 7
Proyecto 7Proyecto 7
Proyecto 7
 
Circuitos secuenciales
Circuitos secuencialesCircuitos secuenciales
Circuitos secuenciales
 
Unidad 4
Unidad 4Unidad 4
Unidad 4
 
Semaforo
SemaforoSemaforo
Semaforo
 
Logica secuencial
Logica secuencialLogica secuencial
Logica secuencial
 
Clase 3 cdii
Clase 3 cdiiClase 3 cdii
Clase 3 cdii
 

Similar a Practica7 katherine mariana figueroa flores

Proyecto N°7. YSABEL LEAL RODRIGUEZ
Proyecto N°7. YSABEL LEAL RODRIGUEZProyecto N°7. YSABEL LEAL RODRIGUEZ
Proyecto N°7. YSABEL LEAL RODRIGUEZysabel Leal
 
Proyecto PEDRO JIMENEZ
Proyecto PEDRO JIMENEZProyecto PEDRO JIMENEZ
Proyecto PEDRO JIMENEZPEDRO JIMENEZ
 
Lógica cableada y Lógica programable - Automatización Industrial
Lógica cableada y Lógica programable - Automatización IndustrialLógica cableada y Lógica programable - Automatización Industrial
Lógica cableada y Lógica programable - Automatización IndustrialUniversidad Politécnica de Chiapas
 
Taller 4 josue stanley lazo rivera
Taller 4 josue stanley lazo riveraTaller 4 josue stanley lazo rivera
Taller 4 josue stanley lazo rivera1000028858888
 
Practicas finales
Practicas finalesPracticas finales
Practicas finalesTecillo
 
Gate oscillator Serie y Paralelo
Gate oscillator Serie y ParaleloGate oscillator Serie y Paralelo
Gate oscillator Serie y ParaleloMarc Tena Gil
 
Contador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo DContador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo DCristian Rodriguez
 
Configuración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestableConfiguración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestableGustavo Avella
 
Configuración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestableConfiguración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestableGustavo Avella
 
Configuración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestable Configuración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestable Gustavo Avella
 
Laboratorio n 1 arquitectura de hardware
Laboratorio n 1 arquitectura de hardwareLaboratorio n 1 arquitectura de hardware
Laboratorio n 1 arquitectura de hardwaremaria_amanta
 
Capitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardwareCapitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardwaremaria_amanta
 
Informe Final - FLIP FLOPS - Rodolfo Felice
Informe Final - FLIP FLOPS - Rodolfo FeliceInforme Final - FLIP FLOPS - Rodolfo Felice
Informe Final - FLIP FLOPS - Rodolfo FeliceRodolfoFelice
 
Capitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardwareCapitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardwareMariel Nuñez
 

Similar a Practica7 katherine mariana figueroa flores (20)

Proyecto N°7. YSABEL LEAL RODRIGUEZ
Proyecto N°7. YSABEL LEAL RODRIGUEZProyecto N°7. YSABEL LEAL RODRIGUEZ
Proyecto N°7. YSABEL LEAL RODRIGUEZ
 
Braddlismar video1
Braddlismar video1Braddlismar video1
Braddlismar video1
 
Dianavideo1
Dianavideo1Dianavideo1
Dianavideo1
 
Proyecto PEDRO JIMENEZ
Proyecto PEDRO JIMENEZProyecto PEDRO JIMENEZ
Proyecto PEDRO JIMENEZ
 
Lógica cableada y Lógica programable - Automatización Industrial
Lógica cableada y Lógica programable - Automatización IndustrialLógica cableada y Lógica programable - Automatización Industrial
Lógica cableada y Lógica programable - Automatización Industrial
 
Taller 4 josue stanley lazo rivera
Taller 4 josue stanley lazo riveraTaller 4 josue stanley lazo rivera
Taller 4 josue stanley lazo rivera
 
Practicas finales
Practicas finalesPracticas finales
Practicas finales
 
Flip flops
Flip flopsFlip flops
Flip flops
 
Divisores de frecuencia
Divisores de frecuenciaDivisores de frecuencia
Divisores de frecuencia
 
Informe practico
Informe practicoInforme practico
Informe practico
 
Gate oscillator Serie y Paralelo
Gate oscillator Serie y ParaleloGate oscillator Serie y Paralelo
Gate oscillator Serie y Paralelo
 
Contador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo DContador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo D
 
Configuración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestableConfiguración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestable
 
Configuración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestableConfiguración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestable
 
Configuración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestable Configuración de multivibrador astable y monoestable
Configuración de multivibrador astable y monoestable
 
Laboratorio n 1 arquitectura de hardware
Laboratorio n 1 arquitectura de hardwareLaboratorio n 1 arquitectura de hardware
Laboratorio n 1 arquitectura de hardware
 
Informe 4
Informe 4Informe 4
Informe 4
 
Capitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardwareCapitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardware
 
Informe Final - FLIP FLOPS - Rodolfo Felice
Informe Final - FLIP FLOPS - Rodolfo FeliceInforme Final - FLIP FLOPS - Rodolfo Felice
Informe Final - FLIP FLOPS - Rodolfo Felice
 
Capitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardwareCapitulo 3 arquitectura de hardware
Capitulo 3 arquitectura de hardware
 

Más de WhitneyPeralta

Proceso de Endurecimiento Mecanizado de Metales
Proceso de Endurecimiento Mecanizado de MetalesProceso de Endurecimiento Mecanizado de Metales
Proceso de Endurecimiento Mecanizado de MetalesWhitneyPeralta
 
9 joselyn adriana carmona aldana
9 joselyn adriana carmona aldana9 joselyn adriana carmona aldana
9 joselyn adriana carmona aldanaWhitneyPeralta
 
8 joselyn adriana carmona aldana
8 joselyn adriana carmona aldana8 joselyn adriana carmona aldana
8 joselyn adriana carmona aldanaWhitneyPeralta
 
7 joselyn adriana carmona aldana
7 joselyn adriana carmona aldana7 joselyn adriana carmona aldana
7 joselyn adriana carmona aldanaWhitneyPeralta
 
6 joselyn adriana carmona aldana
6 joselyn adriana carmona aldana6 joselyn adriana carmona aldana
6 joselyn adriana carmona aldanaWhitneyPeralta
 
5 joselyn adriana carmona aldana
5 joselyn adriana carmona aldana5 joselyn adriana carmona aldana
5 joselyn adriana carmona aldanaWhitneyPeralta
 
joselyn adriana carmona aldana
 joselyn adriana carmona aldana joselyn adriana carmona aldana
joselyn adriana carmona aldanaWhitneyPeralta
 
3 joselyn adriana carmona aldana
3 joselyn adriana carmona aldana3 joselyn adriana carmona aldana
3 joselyn adriana carmona aldanaWhitneyPeralta
 
2 joselyn adriana carmona aldana
2 joselyn adriana carmona aldana2 joselyn adriana carmona aldana
2 joselyn adriana carmona aldanaWhitneyPeralta
 
1 joselyn adriana carmona aldana
1 joselyn adriana carmona aldana1 joselyn adriana carmona aldana
1 joselyn adriana carmona aldanaWhitneyPeralta
 
Ensayo 1 jheickson romario noguera torin
Ensayo 1 jheickson romario noguera torinEnsayo 1 jheickson romario noguera torin
Ensayo 1 jheickson romario noguera torinWhitneyPeralta
 
Erasmig querales antecedentes
Erasmig querales antecedentesErasmig querales antecedentes
Erasmig querales antecedentesWhitneyPeralta
 
Plan de negocios de erasmig querales
Plan de negocios de erasmig queralesPlan de negocios de erasmig querales
Plan de negocios de erasmig queralesWhitneyPeralta
 
Katherine mariana figueroa flores act8
Katherine mariana figueroa flores act8Katherine mariana figueroa flores act8
Katherine mariana figueroa flores act8WhitneyPeralta
 
Calculo numerico erasmig querales barrio
Calculo numerico erasmig querales barrioCalculo numerico erasmig querales barrio
Calculo numerico erasmig querales barrioWhitneyPeralta
 
Daniela camacho arreglos
Daniela camacho arreglosDaniela camacho arreglos
Daniela camacho arreglosWhitneyPeralta
 
Glosario de terminos pereira
Glosario de terminos  pereiraGlosario de terminos  pereira
Glosario de terminos pereiraWhitneyPeralta
 

Más de WhitneyPeralta (20)

Proceso de Endurecimiento Mecanizado de Metales
Proceso de Endurecimiento Mecanizado de MetalesProceso de Endurecimiento Mecanizado de Metales
Proceso de Endurecimiento Mecanizado de Metales
 
9 joselyn adriana carmona aldana
9 joselyn adriana carmona aldana9 joselyn adriana carmona aldana
9 joselyn adriana carmona aldana
 
8 joselyn adriana carmona aldana
8 joselyn adriana carmona aldana8 joselyn adriana carmona aldana
8 joselyn adriana carmona aldana
 
7 joselyn adriana carmona aldana
7 joselyn adriana carmona aldana7 joselyn adriana carmona aldana
7 joselyn adriana carmona aldana
 
6 joselyn adriana carmona aldana
6 joselyn adriana carmona aldana6 joselyn adriana carmona aldana
6 joselyn adriana carmona aldana
 
5 joselyn adriana carmona aldana
5 joselyn adriana carmona aldana5 joselyn adriana carmona aldana
5 joselyn adriana carmona aldana
 
joselyn adriana carmona aldana
 joselyn adriana carmona aldana joselyn adriana carmona aldana
joselyn adriana carmona aldana
 
3 joselyn adriana carmona aldana
3 joselyn adriana carmona aldana3 joselyn adriana carmona aldana
3 joselyn adriana carmona aldana
 
2 joselyn adriana carmona aldana
2 joselyn adriana carmona aldana2 joselyn adriana carmona aldana
2 joselyn adriana carmona aldana
 
1 joselyn adriana carmona aldana
1 joselyn adriana carmona aldana1 joselyn adriana carmona aldana
1 joselyn adriana carmona aldana
 
Ensayo 1 jheickson romario noguera torin
Ensayo 1 jheickson romario noguera torinEnsayo 1 jheickson romario noguera torin
Ensayo 1 jheickson romario noguera torin
 
Erasmig querales antecedentes
Erasmig querales antecedentesErasmig querales antecedentes
Erasmig querales antecedentes
 
Plan de negocios de erasmig querales
Plan de negocios de erasmig queralesPlan de negocios de erasmig querales
Plan de negocios de erasmig querales
 
Katherine mariana figueroa flores act8
Katherine mariana figueroa flores act8Katherine mariana figueroa flores act8
Katherine mariana figueroa flores act8
 
Daneila camacho
Daneila camachoDaneila camacho
Daneila camacho
 
Kathy plan de nego
Kathy plan de negoKathy plan de nego
Kathy plan de nego
 
Mapa concptual
Mapa concptualMapa concptual
Mapa concptual
 
Calculo numerico erasmig querales barrio
Calculo numerico erasmig querales barrioCalculo numerico erasmig querales barrio
Calculo numerico erasmig querales barrio
 
Daniela camacho arreglos
Daniela camacho arreglosDaniela camacho arreglos
Daniela camacho arreglos
 
Glosario de terminos pereira
Glosario de terminos  pereiraGlosario de terminos  pereira
Glosario de terminos pereira
 

Último

Dinámica florecillas a María en el mes d
Dinámica florecillas a María en el mes dDinámica florecillas a María en el mes d
Dinámica florecillas a María en el mes dstEphaniiie
 
Planificacion Anual 4to Grado Educacion Primaria 2024 Ccesa007.pdf
Planificacion Anual 4to Grado Educacion Primaria   2024   Ccesa007.pdfPlanificacion Anual 4to Grado Educacion Primaria   2024   Ccesa007.pdf
Planificacion Anual 4to Grado Educacion Primaria 2024 Ccesa007.pdfDemetrio Ccesa Rayme
 
Sesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docxSesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docxMaritzaRetamozoVera
 
Ejercicios de PROBLEMAS PAEV 6 GRADO 2024.pdf
Ejercicios de PROBLEMAS PAEV 6 GRADO 2024.pdfEjercicios de PROBLEMAS PAEV 6 GRADO 2024.pdf
Ejercicios de PROBLEMAS PAEV 6 GRADO 2024.pdfMaritzaRetamozoVera
 
plande accion dl aula de innovación pedagogica 2024.pdf
plande accion dl aula de innovación pedagogica 2024.pdfplande accion dl aula de innovación pedagogica 2024.pdf
plande accion dl aula de innovación pedagogica 2024.pdfenelcielosiempre
 
TEMA 13 ESPAÑA EN DEMOCRACIA:DISTINTOS GOBIERNOS
TEMA 13 ESPAÑA EN DEMOCRACIA:DISTINTOS GOBIERNOSTEMA 13 ESPAÑA EN DEMOCRACIA:DISTINTOS GOBIERNOS
TEMA 13 ESPAÑA EN DEMOCRACIA:DISTINTOS GOBIERNOSjlorentemartos
 
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...Carlos Muñoz
 
TECNOLOGÍA FARMACEUTICA OPERACIONES UNITARIAS.pptx
TECNOLOGÍA FARMACEUTICA OPERACIONES UNITARIAS.pptxTECNOLOGÍA FARMACEUTICA OPERACIONES UNITARIAS.pptx
TECNOLOGÍA FARMACEUTICA OPERACIONES UNITARIAS.pptxKarlaMassielMartinez
 
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VSOCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VSYadi Campos
 
Ecosistemas Natural, Rural y urbano 2021.pptx
Ecosistemas Natural, Rural y urbano  2021.pptxEcosistemas Natural, Rural y urbano  2021.pptx
Ecosistemas Natural, Rural y urbano 2021.pptxolgakaterin
 
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdfSELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdfAngélica Soledad Vega Ramírez
 
Historia y técnica del collage en el arte
Historia y técnica del collage en el arteHistoria y técnica del collage en el arte
Historia y técnica del collage en el arteRaquel Martín Contreras
 
Planificacion Anual 2do Grado Educacion Primaria 2024 Ccesa007.pdf
Planificacion Anual 2do Grado Educacion Primaria   2024   Ccesa007.pdfPlanificacion Anual 2do Grado Educacion Primaria   2024   Ccesa007.pdf
Planificacion Anual 2do Grado Educacion Primaria 2024 Ccesa007.pdfDemetrio Ccesa Rayme
 
SEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptx
SEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptxSEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptx
SEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptxYadi Campos
 
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptxTIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptxlclcarmen
 
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.Alejandrino Halire Ccahuana
 
plan de capacitacion docente AIP 2024 clllll.pdf
plan de capacitacion docente  AIP 2024          clllll.pdfplan de capacitacion docente  AIP 2024          clllll.pdf
plan de capacitacion docente AIP 2024 clllll.pdfenelcielosiempre
 
Estrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónEstrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónLourdes Feria
 

Último (20)

Dinámica florecillas a María en el mes d
Dinámica florecillas a María en el mes dDinámica florecillas a María en el mes d
Dinámica florecillas a María en el mes d
 
Planificacion Anual 4to Grado Educacion Primaria 2024 Ccesa007.pdf
Planificacion Anual 4to Grado Educacion Primaria   2024   Ccesa007.pdfPlanificacion Anual 4to Grado Educacion Primaria   2024   Ccesa007.pdf
Planificacion Anual 4to Grado Educacion Primaria 2024 Ccesa007.pdf
 
Medición del Movimiento Online 2024.pptx
Medición del Movimiento Online 2024.pptxMedición del Movimiento Online 2024.pptx
Medición del Movimiento Online 2024.pptx
 
Sesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docxSesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docx
 
Ejercicios de PROBLEMAS PAEV 6 GRADO 2024.pdf
Ejercicios de PROBLEMAS PAEV 6 GRADO 2024.pdfEjercicios de PROBLEMAS PAEV 6 GRADO 2024.pdf
Ejercicios de PROBLEMAS PAEV 6 GRADO 2024.pdf
 
plande accion dl aula de innovación pedagogica 2024.pdf
plande accion dl aula de innovación pedagogica 2024.pdfplande accion dl aula de innovación pedagogica 2024.pdf
plande accion dl aula de innovación pedagogica 2024.pdf
 
TEMA 13 ESPAÑA EN DEMOCRACIA:DISTINTOS GOBIERNOS
TEMA 13 ESPAÑA EN DEMOCRACIA:DISTINTOS GOBIERNOSTEMA 13 ESPAÑA EN DEMOCRACIA:DISTINTOS GOBIERNOS
TEMA 13 ESPAÑA EN DEMOCRACIA:DISTINTOS GOBIERNOS
 
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
 
Tema 8.- PROTECCION DE LOS SISTEMAS DE INFORMACIÓN.pdf
Tema 8.- PROTECCION DE LOS SISTEMAS DE INFORMACIÓN.pdfTema 8.- PROTECCION DE LOS SISTEMAS DE INFORMACIÓN.pdf
Tema 8.- PROTECCION DE LOS SISTEMAS DE INFORMACIÓN.pdf
 
TECNOLOGÍA FARMACEUTICA OPERACIONES UNITARIAS.pptx
TECNOLOGÍA FARMACEUTICA OPERACIONES UNITARIAS.pptxTECNOLOGÍA FARMACEUTICA OPERACIONES UNITARIAS.pptx
TECNOLOGÍA FARMACEUTICA OPERACIONES UNITARIAS.pptx
 
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VSOCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
OCTAVO SEGUNDO PERIODO. EMPRENDIEMIENTO VS
 
Ecosistemas Natural, Rural y urbano 2021.pptx
Ecosistemas Natural, Rural y urbano  2021.pptxEcosistemas Natural, Rural y urbano  2021.pptx
Ecosistemas Natural, Rural y urbano 2021.pptx
 
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdfSELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
 
Historia y técnica del collage en el arte
Historia y técnica del collage en el arteHistoria y técnica del collage en el arte
Historia y técnica del collage en el arte
 
Planificacion Anual 2do Grado Educacion Primaria 2024 Ccesa007.pdf
Planificacion Anual 2do Grado Educacion Primaria   2024   Ccesa007.pdfPlanificacion Anual 2do Grado Educacion Primaria   2024   Ccesa007.pdf
Planificacion Anual 2do Grado Educacion Primaria 2024 Ccesa007.pdf
 
SEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptx
SEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptxSEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptx
SEXTO SEGUNDO PERIODO EMPRENDIMIENTO.pptx
 
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptxTIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
 
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
 
plan de capacitacion docente AIP 2024 clllll.pdf
plan de capacitacion docente  AIP 2024          clllll.pdfplan de capacitacion docente  AIP 2024          clllll.pdf
plan de capacitacion docente AIP 2024 clllll.pdf
 
Estrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónEstrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcción
 

Practica7 katherine mariana figueroa flores

  • 1. UNIVERSIDAD FERMÍN TORO VICE RECTORADO ACADÉMICO FACULTAD DE INGENIERÍA TELECOMUNICACIONES Informe de práctica final Participante: Katherine Mariana Figueroa Flores C.i: 25.401.637 Prof.: Marienny Arrieche Marzo 2018
  • 2. Introducción Todos los circuitos digitales utilizan datos binarios para funcionar correctamente, los circuitos están diseñados para contar, sumar, separar, etc. Los datos según nuestras necesidades, pero por el tipo de funcionamiento de las compuertas digitales, los datos presentes en las salidas de las mismas, cambian de acuerdo con sus entradas, y no hay manera debitarlo, si las entradas cambian, las salidas lo harán también, entonces El corazón de una memoria son los Flípelos, este circuito es una combinación de compuertas lógicas, a diferencia de las características de las compuertas solas, si suenen de cierta manera, estas pueden almacenar datos que podemos manipular con reglas preestablecidas por el circuito mismo. Un flip flop es una celda binaria que es capaz de almacenar 1 bit de información, además pueden ser implementados con compuertas NAND y OR.Las entradas del flip flop (FF) se marcan como J y K y las salidas como Q y Q´, además están integrados por una entrada de reloj (Síncrono) o se puede hacer manualmente (Asíncrono), también contiene 1 entrada CLR (Clear o borrado del Flip Flop).
  • 3. Pre laboratorio ¿Qué es un flip flop? El "Flip-flop" es el nombre común que se le da a los dispositivos de dos estados, que sirven como memoria básica para las operaciones de lógica secuencial. Los Flip-flops son ampliamente usados para el almacenamiento y transferencia de datos digitales y se usan normalmente en unidades llamadas "registros", para el almacenamiento de datos numéricos binarios. Los flip flops se pueden clasificar en dos: Asíncronos: Sólo tienen entradas de control. El más empleado es el flip flop RS. Síncronos: Además de las entradas de control necesita un entrada sincronismo o de reloj. Investigar la tabla de la verdad, diagrama de tiempo y símbolo de los siguientes flip-flop: (a) J-K Tabla de verdad (b) SR o SC Tabla de la verdad (c) D
  • 4. Tabla de verdad Diagrama de tiempo Símbolo (d) T
  • 5. Tabla de verdad Investigue las hojas técnicas de los flip-flop mencionados en la pregunta No. 2. Tenemos un ejemplo
  • 6. Dibuje el símbolo lógico de los flip-flop mencionados en la pregunta No. 2. Rs Jk
  • 7. D T ¿Qué significan los términos sincrónicos y asincrónicos? Un biestable, también llamado báscula (flip-flop en inglés), es un multivibrador capaz de permanecer en un estado determinado o en el contrario durante un tiempo indefinido. Esta característica es ampliamente utilizada en electrónica digital para memorizar información. El paso de un estado a otro se realiza variando sus entradas. Dependiendo del tipo de dichas entradas los biestables se dividen en: Sincrónicos Denominaremos periodo al tiempo entre transiciones sucesivas en la misma dirección, esto es entre dos flancos de subida o entre dos flancos de bajada. La transición de estado en los circuitos secuenciales síncronos se efectúan en el momento en el que el reloj hace una transición entre 0 y 1 (flanco de subida) o entre 1 y 0 (flanco de bajada). Entre pulsos sucesivos de reloj no se efectúan cambios. El inverso del periodo es lo que denominamos la frecuencia del reloj. El ancho del pulso de reloj es el tiempo durante el cual la señal de reloj está en 1. En el análisis anterior sobre el latch SC podemos ver que es un circuito asíncrono, ya que el estado cambia en cualquier momento que cambiemos las entradas y no sincronizado con un pulso de reloj.
  • 8. Asincrónicos Un circuito se considera así síncrono si no utiliza una síncrono si no utiliza una señal de reloj al de reloj periperióódica para sincronizar sus cambios de estado interno.dica para sincronizar sus cambios de estado interno. Las sencillas técnicas escénicas así asíncronas son necesarias para desenconas son necesarias para diseñar dispositivos de memoria, circuitos con tiempos de entrada dispositivos de memoria, circuitos con tiempos de entrada imprevisibles y circuitos con varios relojes. Imprevisibles y circuitos con varios relojes. Los circuitos asilos circuitos así í cronos son potencialmente micrones son potencialmente más rs rápidos que ríspidos que losas í ácronos, pero son di síncronos, pero son difícil de analizar y disécales de analizar y diseñar. El modelo bar. El modelo básico sicones el des el deHuffman, que restringe la ubicación, que restringe la ubicación de retardos del circuito de retardos del circuito los tiempos en que pueden cambiar las entradas primarias. Y los tiempos en que pueden cambiar las entradas primarias. Investigue las características del CI 74LS14. Dibuje su configuración interna e indique la función de cada uno de sus pines El integrado 7414 es un inversor (tiene 6 el integrado) con disparador schmitt; éste lo que hace es invertirte el valor lógico de entrada, de 0 a 1 y de 1 a 0 segun sea el caso. L que hace el disparador schmitt es simplemente un comparador especial dentro del integrado, o el inversor más propiamente, con el fin de que permita un mejor trabajo eliminando el ruido y reduciendo con ello el umbral de incertidumbre (los niveles de voltaje donde no se puede determinar si es 1 o 0). 1 lógico es el voltaje positivo que usan los circuitos para trabajar, pero varia en base a la tecnología del circuito, el valore clásico de la tecnología TTL es 5 volts, pero en la CMOS puede ir de 3.3 hasta 18 volts, me parece que ya lograron menos, ya que entre menos voltaje emplees menos energía consume tu circuito. 0 lógico es asociado con el valor en voltaje de la referencia del circuito, esto ya que es el valor mínimo que puede trabajar tu circuito y eliminar la incertidumbre. El valor TTL es 0 volts, aunque con un rango de hasta 0.3volts, en CMOS es de 0.3 volts hacia abajo. Cabe mencionar que los CMOS tienen más tolerancia a los niveles de voltaje de mayor valor, tanto negativos como positivos, es por ello que su escala es más amplia. Además de mencionar que estamos hablando de circuitos lógicos, solo trabajan con dos valores, y es por eso que los valores de voltaje negativos vienen a ser tomados como 0 lógico Ejemplo de uso del 7414 ó 74LS14 para adaptar la señal que nos produce una LDR al detectar cambios en la iluminación
  • 9. Complete el diagrama de tiempos mostrado para el circuito de la figura, suponiendo que ambos flip-flops se hallan inicialmente en el estado “0”,
  • 10. Actividades: I Parte. Flip Flop Básicos con Compuertas Lógicas. 1. Dado el circuito de la figura No. 1 realice el montaje en el protoboard, pruebe su funcionamiento y complete la tabla de la verdad correspondiente. 𝑸𝒕 𝑹 𝑺 𝑸𝒕+𝟏 𝑸´𝒕+𝟏 0 0 0 0 1 0 0 1 1 0 0 1 0 0 1 0 1 1 X X 1 0 0 1 0 1 0 1 1 0 1 1 0 0 1 1 1 1 x x
  • 11. Dado el circuito de la figura No. 2 realice el montaje en el protoboard, pruebe su funcionamiento y complete la tabla de la verdad correspondiente. 𝑪𝑳𝑲 𝑸𝒕 𝑫 𝑸𝐭+𝟏 𝑸’𝒕+𝟏 0 0 0 0 1 0 0 1 0 1 0 1 0 1 0 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 0 1 1 1 1 1 0
  • 12. II Parte. Estudio y Funcionamiento del Flip – Flop 1. Flip Flop como Divisor de Frecuencia: Dado el circuito de la figura No. 3 realice el montaje en el protoboard y compruebe y explique su funcionamiento. Figura No. 3 a. Dibuje la señal d entrada y la señal de salida que se observan en el osciloscopio. b. ¿Qué se observa en los leds? Retardo en titilar con respecto a la entrada. Esto quiere decir que el flip flop divide la frecuencia entre 2 flancos
  • 13. 2. Estudio del Flip Flop como Contador: Dado el circuito de la figura No. 4 realice el montaje en el protoboard y compruebe y explique su funcionamiento. Figura No. 4 a. ¿Qué comportamiento se observa en los leds? Que hay un conteo en binario en cada transición del clock, estos flip flop se encuentran conectados en cascada y por ende cada uno de ellos está dividendo la frecuencia, el primero entre 2 y el segundo entre 4 (2 del primer FF multiplicado por 2 del segundo FF). Esta división causa un conteo entre los 2 FF desde 0 a 3. b. Realice una tabla de la verdad según lo que se observa. Explique CLK 𝑄2 𝑄1 1 0 0 0 0 1 1 0 1 0 1 0 1 1 0 0 1 1 1 1 1 0 0 0
  • 14. 3. Estudio del Flip Flop Como pulsador Star / Stop: Dado el circuito de la figura No. 5 realice el montaje en el protoboard y compruebe y explique su funcionamiento. Figura No. 5 a. ¿Qué comportamiento se observa en el led? Existe un cambio de apagado al presionar el sw1 y otro cambio a encendido cuando se presiona nuevamente, repitiendo el ciclo infinitas veces b. Explique su funcionamiento. Simplemente la compuerta se está asegurando que exista el voltaje correcto para hacer el cambio de estado, y de esta manera no entra ruido al flip flop J-K.
  • 15. Cada vez que se presiona hay un cambio de estado ya que j y k están en un estado lógico alto y el pulso está entrando por el clock, realizando un cambio cada vez que se presione Post-Laboratorio: 1.- Con el 74194 realiza un circuito secuenciador de Leds, es decir, que se desplace un Led encendido, (hay que realizar un pulso corto en el SR) Ejemplo de funcionamiento: 1000 0100 0010 0001
  • 16. 2.- ¿Cómo harías para que repita el ciclo siempre? Es decir: 1000 0100 0010 0001 1000 0100 Colocaría Q3 conectado al SR para que así el desplazamiento ocurra infinitamente, todo esto gracias a la carga del dato en d0, d1, d2 y d3. Conclusión A través de esta práctica aprendimos acerca de los flip flop que son celdas binarias que son capaces de almacenar 1 bit de información, los cuales están conformados por las entradas del mismo, las cuales se marcan como J y K y sus salidas marcadas como Q y Q´, además están integrados por una entrada de reloj, así como por el clear y preset. Retroalimentamos el conocimiento acerca del circuito integrado 555 y fuimos capaces de sincronizarlo con el flip flop gracias a la entrada de reloj