SlideShare una empresa de Scribd logo
1 de 4
Descargar para leer sin conexión
RADIO SDH DMR5000                                                          ROI-S06325-051S
                                                                                 Mayo 2007



                              NWA-014570[ ] Generador de Reloj
                                                        (CLK)

1.   GENERALIDADES
     El módulo NWA-014570[ ] CLK se monta en el equipo 5000S SDH MDP-150MB( )-900D y se
     usa para la conexión RST solamente. El CLK (INT CLK) interno ó CLK desde el sistema de
     estante superior es usado como la fuente de temporización, este módulo proporciona 38.88
     MHz, 2 kHz FPLS e información ON LINE / En Línea a cada OPT/ELE INTFC y el módulo TR
     DIST.


2.   TIPO DE MODULOS

                               Tabla 1 Tipo de Módulo CLK

          Tipo de Módulo                          Características
           NWA-014570-001       Usado para el modo RST solamente




                                                      NWA-014570[ ] Generador de Reloj (CLK)
                                                                                          -1-
ROI-S06325                                                                     RADIO SDH DMR5000




3.      DIAGRAMA DE BLOQUES FUNCIONAL


                                                                      FPGA
                      10 MHz
                       OSC                PHASE                                 38M
                                          COMP                                  VCO




                                           DIV



                                                              2 KFP             2 KFP
                                                             38MCLK             38MCLK        to Lower CLK
                                                                         CLK    CLK SEL
                                                                         SEL    (ONLINE)
                     2 KFP
                  38MCLK                                                        2 KFP
           from
     upper CLK                                                                               to
                                                                                38MCLK       ( )INTFC/
                                                                                             TR DIST
                   CLK SEL                                                      CLK SEL
                  (ONLINE)                                                      (ONLINE)




                     DATA                        OAM&P
             from     CLK                                                      DATA     to
        CTRL BUS                                 Interface                              CTRL BUS
                       FP                                                      FP


                                                                                      ALM




                             Figura 1 Diagrama en Bloques Funcional del Módulo CLK




NWA-014570[ ] Generador de Reloj (CLK)
-2-
RADIO SDH DMR5000                                                                   ROI-S06325




4.   INTERFACES
     Las interfaces principales del módulo CLK son como sigue:

     (1)   Interfaces Interiores del Bastidor

           • CLK del equipo interno, F PLS, salida del estado ONLINE     : LVTTL
             (hacia [ ]INTFC, TR DIST)

           • Interfáz CTRL BUS (desde/hacia CTRL)                        : RS-485

     (2)   Interfaces del Bastidor

           • CLK, F PLS, Estado On-line                                  :   LVDS
             (desde Upper CLK)




                                                       NWA-014570[ ] Generador de Reloj (CLK)
                                                                                           -3-
ROI-S06325                                                                  RADIO SDH DMR5000




5.   PRINCIPIOS DE OPERACION
     Esta sección explica la operación funcional del módulo CLK. Referirse a la Figura 1 Diagrama
     en Bloques.

     (1)   Selección del Reloj

       (a) Modo Rack1

           El módulo CLK el cual es montado en el RACK1 usa reloj interno como la fuente de
           temporización.

       (b) Modo Rack2/3/4

           El módulo CLK el cual es montado en el RACK2 ó números de RACKs mayores,
           normalmente, el reloj aplicado desde el módulo CLK del sistema superior es usado como
           la fuente de temporización. Cuando el reloj suministrado desde el módulo CLK superior
           ha fallado, la conmutación para el reloj interno (INT CLK) toma lugar.

     (2)   Interfáz OAM & P

           El circuito de la Interfáz OAM & P hace interface con el módulo CTRL a traves de una
           conexión BUS y a traves de la cual, la información de ajuste, señales de control, alarma/
           estado para el módulo son intercambiadas.


6.   ESTABLECER, CONTROL, PRUEBAS Y AJUSTES
     Ningún conmutador de ajuste es proporcionado en este módulo.

     El aprovisionamiento, modificación de ajuste y control son ejecutados a través de la PNMSj.

     Referirse al manual de la “PNMTj” 5000S para más información relativa al ajuste de
     parámetros y los procedimientos de ajustes.




NWA-014570[ ] Generador de Reloj (CLK)
-4-
E

Más contenido relacionado

La actualidad más candente (20)

Vlan
VlanVlan
Vlan
 
RIPv2 - Routing Information Protocol version 2 v2.1
RIPv2 - Routing Information Protocol version 2 v2.1RIPv2 - Routing Information Protocol version 2 v2.1
RIPv2 - Routing Information Protocol version 2 v2.1
 
EIGRP - Enhanced Interior Gateway Routing Protocol v1.0
EIGRP - Enhanced Interior Gateway Routing Protocol v1.0EIGRP - Enhanced Interior Gateway Routing Protocol v1.0
EIGRP - Enhanced Interior Gateway Routing Protocol v1.0
 
Tutorial - Nota: 1233
Tutorial - Nota: 1233Tutorial - Nota: 1233
Tutorial - Nota: 1233
 
Curso de microcontroladores capitulo 10
Curso de microcontroladores capitulo 10Curso de microcontroladores capitulo 10
Curso de microcontroladores capitulo 10
 
Curso de microcontroladores capitulo 06
Curso de microcontroladores capitulo 06Curso de microcontroladores capitulo 06
Curso de microcontroladores capitulo 06
 
03 tr dist
03 tr dist03 tr dist
03 tr dist
 
Capitulo 2 - Arquitectura de red UMTS (3G)
Capitulo 2 - Arquitectura de red UMTS (3G)Capitulo 2 - Arquitectura de red UMTS (3G)
Capitulo 2 - Arquitectura de red UMTS (3G)
 
Atsdrw2
Atsdrw2Atsdrw2
Atsdrw2
 
Eigrp Parte 1
Eigrp Parte 1Eigrp Parte 1
Eigrp Parte 1
 
Equipo transpondedor 2
Equipo transpondedor 2Equipo transpondedor 2
Equipo transpondedor 2
 
Protocolo rip
Protocolo ripProtocolo rip
Protocolo rip
 
CCNP Route - Distribución, IPSLA, PBR
CCNP Route - Distribución, IPSLA, PBRCCNP Route - Distribución, IPSLA, PBR
CCNP Route - Distribución, IPSLA, PBR
 
Protocolos de enrrutamiento
Protocolos de enrrutamientoProtocolos de enrrutamiento
Protocolos de enrrutamiento
 
Rele control secuencia
Rele control secuenciaRele control secuencia
Rele control secuencia
 
Principios WDM
Principios WDMPrincipios WDM
Principios WDM
 
Protocolo rip
Protocolo ripProtocolo rip
Protocolo rip
 
Curso de microcontroladores capitulo 09
Curso de microcontroladores capitulo 09Curso de microcontroladores capitulo 09
Curso de microcontroladores capitulo 09
 
Chistes
ChistesChistes
Chistes
 
PROTOCOLO RIP V1 Y RIP V2 - REDES DE DATOS
PROTOCOLO RIP V1 Y RIP V2 - REDES DE DATOSPROTOCOLO RIP V1 Y RIP V2 - REDES DE DATOS
PROTOCOLO RIP V1 Y RIP V2 - REDES DE DATOS
 

Destacado (7)

Descripción de productos cellucor
Descripción de productos cellucorDescripción de productos cellucor
Descripción de productos cellucor
 
11 swo proc
11 swo proc11 swo proc
11 swo proc
 
Sec55
Sec55Sec55
Sec55
 
Sec5
Sec5Sec5
Sec5
 
14 sd
14 sd14 sd
14 sd
 
Contents dmr 5000s manual
Contents dmr 5000s manualContents dmr 5000s manual
Contents dmr 5000s manual
 
Exposicion sdh fundamentos
Exposicion sdh fundamentosExposicion sdh fundamentos
Exposicion sdh fundamentos
 

Similar a 05 clk (20)

08 ctrl
08 ctrl08 ctrl
08 ctrl
 
09 lms
09 lms09 lms
09 lms
 
07 bb sw
07 bb sw07 bb sw
07 bb sw
 
02 modem
02 modem02 modem
02 modem
 
Taller de atención pots módulo s12
Taller de atención pots módulo s12Taller de atención pots módulo s12
Taller de atención pots módulo s12
 
mini catalogo redes opticas
 mini catalogo redes opticas mini catalogo redes opticas
mini catalogo redes opticas
 
Familias logicas tocci
Familias logicas tocciFamilias logicas tocci
Familias logicas tocci
 
101172 pic16f877-en-espanol1
101172 pic16f877-en-espanol1101172 pic16f877-en-espanol1
101172 pic16f877-en-espanol1
 
01 opt 150-m
01 opt 150-m01 opt 150-m
01 opt 150-m
 
6. pwm ccp
6. pwm ccp6. pwm ccp
6. pwm ccp
 
Introducción al microcontrolador MSP430
Introducción al microcontrolador MSP430Introducción al microcontrolador MSP430
Introducción al microcontrolador MSP430
 
Sdh introduccion
Sdh introduccionSdh introduccion
Sdh introduccion
 
Pic16f877 guia detallada parte2
Pic16f877 guia detallada parte2Pic16f877 guia detallada parte2
Pic16f877 guia detallada parte2
 
Sigma Delta (ΣΔ) Frequency Synthesizer for DVB-SH
Sigma Delta (ΣΔ) Frequency Synthesizer for DVB-SHSigma Delta (ΣΔ) Frequency Synthesizer for DVB-SH
Sigma Delta (ΣΔ) Frequency Synthesizer for DVB-SH
 
17309828
1730982817309828
17309828
 
Sistemas de Telecomunicaciones cap 3-3 (ss)
Sistemas de Telecomunicaciones cap 3-3 (ss)Sistemas de Telecomunicaciones cap 3-3 (ss)
Sistemas de Telecomunicaciones cap 3-3 (ss)
 
Pwm
PwmPwm
Pwm
 
Guia osciladores pic18f4550
Guia osciladores pic18f4550Guia osciladores pic18f4550
Guia osciladores pic18f4550
 
2. soft starter monofasico
2. soft starter monofasico2. soft starter monofasico
2. soft starter monofasico
 
Segunda Asignacion Familias Logicas Samuel Movilio
Segunda Asignacion Familias Logicas Samuel MovilioSegunda Asignacion Familias Logicas Samuel Movilio
Segunda Asignacion Familias Logicas Samuel Movilio
 

Más de PEDRO MARIO PAVON LEMARROY (10)

Contents dmr 5000s manual
Contents dmr 5000s manualContents dmr 5000s manual
Contents dmr 5000s manual
 
Pio
PioPio
Pio
 
13 trp
13 trp13 trp
13 trp
 
12 dig hyb
12 dig hyb12 dig hyb
12 dig hyb
 
10 ow
10 ow10 ow
10 ow
 
06 dc dc
06 dc dc06 dc dc
06 dc dc
 
621055 s
621055 s621055 s
621055 s
 
RADIO NEC 5000 CAP 3
RADIO NEC 5000 CAP 3RADIO NEC 5000 CAP 3
RADIO NEC 5000 CAP 3
 
RADIO NEC 5000 CAP2
RADIO NEC 5000 CAP2RADIO NEC 5000 CAP2
RADIO NEC 5000 CAP2
 
MANUAL RADIO NEC 5000
MANUAL RADIO NEC 5000MANUAL RADIO NEC 5000
MANUAL RADIO NEC 5000
 

05 clk

  • 1. RADIO SDH DMR5000 ROI-S06325-051S Mayo 2007 NWA-014570[ ] Generador de Reloj (CLK) 1. GENERALIDADES El módulo NWA-014570[ ] CLK se monta en el equipo 5000S SDH MDP-150MB( )-900D y se usa para la conexión RST solamente. El CLK (INT CLK) interno ó CLK desde el sistema de estante superior es usado como la fuente de temporización, este módulo proporciona 38.88 MHz, 2 kHz FPLS e información ON LINE / En Línea a cada OPT/ELE INTFC y el módulo TR DIST. 2. TIPO DE MODULOS Tabla 1 Tipo de Módulo CLK Tipo de Módulo Características NWA-014570-001 Usado para el modo RST solamente NWA-014570[ ] Generador de Reloj (CLK) -1-
  • 2. ROI-S06325 RADIO SDH DMR5000 3. DIAGRAMA DE BLOQUES FUNCIONAL FPGA 10 MHz OSC PHASE 38M COMP VCO DIV 2 KFP 2 KFP 38MCLK 38MCLK to Lower CLK CLK CLK SEL SEL (ONLINE) 2 KFP 38MCLK 2 KFP from upper CLK to 38MCLK ( )INTFC/ TR DIST CLK SEL CLK SEL (ONLINE) (ONLINE) DATA OAM&P from CLK DATA to CTRL BUS Interface CTRL BUS FP FP ALM Figura 1 Diagrama en Bloques Funcional del Módulo CLK NWA-014570[ ] Generador de Reloj (CLK) -2-
  • 3. RADIO SDH DMR5000 ROI-S06325 4. INTERFACES Las interfaces principales del módulo CLK son como sigue: (1) Interfaces Interiores del Bastidor • CLK del equipo interno, F PLS, salida del estado ONLINE : LVTTL (hacia [ ]INTFC, TR DIST) • Interfáz CTRL BUS (desde/hacia CTRL) : RS-485 (2) Interfaces del Bastidor • CLK, F PLS, Estado On-line : LVDS (desde Upper CLK) NWA-014570[ ] Generador de Reloj (CLK) -3-
  • 4. ROI-S06325 RADIO SDH DMR5000 5. PRINCIPIOS DE OPERACION Esta sección explica la operación funcional del módulo CLK. Referirse a la Figura 1 Diagrama en Bloques. (1) Selección del Reloj (a) Modo Rack1 El módulo CLK el cual es montado en el RACK1 usa reloj interno como la fuente de temporización. (b) Modo Rack2/3/4 El módulo CLK el cual es montado en el RACK2 ó números de RACKs mayores, normalmente, el reloj aplicado desde el módulo CLK del sistema superior es usado como la fuente de temporización. Cuando el reloj suministrado desde el módulo CLK superior ha fallado, la conmutación para el reloj interno (INT CLK) toma lugar. (2) Interfáz OAM & P El circuito de la Interfáz OAM & P hace interface con el módulo CTRL a traves de una conexión BUS y a traves de la cual, la información de ajuste, señales de control, alarma/ estado para el módulo son intercambiadas. 6. ESTABLECER, CONTROL, PRUEBAS Y AJUSTES Ningún conmutador de ajuste es proporcionado en este módulo. El aprovisionamiento, modificación de ajuste y control son ejecutados a través de la PNMSj. Referirse al manual de la “PNMTj” 5000S para más información relativa al ajuste de parámetros y los procedimientos de ajustes. NWA-014570[ ] Generador de Reloj (CLK) -4- E