El documento contiene varios problemas de señales y sistemas de comunicaciones. El primer problema trata sobre el cálculo de la velocidad de chip mínima requerida para mantener una probabilidad de error de bit de 10^-3 en un sistema CDMA con 24 terminales compartiendo una banda. El segundo problema trata sobre los parámetros de un sistema FH/MFSK, como el ancho de banda de salto y la tasa de chip. El tercer problema trata sobre el cálculo de la potencia requerida de un enlace por satélite terrestre para lograr un Eb/
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
Ejercicios señales 2 par el 2º parcial
1. Ejercicios señales 2 par el 2º parcial
12.4 un total de 24 de igual potencia terminales son para compartir una banda de
frecuencia a través de un codedivision de acceso múltiple (CDMA). cada terminal
transmite información a 9,6 Kbits / s con señal de espectro ensanchado de
secuencia directa-una modulación BPSK. calcular la velocidad de chip mínima del
código PN con el fin de mantener una probabilidad de error de bit de 10 ^ -3.
asumen que el ruido del receptor es despreciable con respecto a la interferencia
de los otros usuarios.
12.6 Considerar un sistema FH / MFSK tal como la que se muestra en la
figura 12,11 dejar que el generador de PN se define por un desplazamiento de
realimentación 20-etapa lineal registrarse con una secuencia de longitud
máxima. cada estado del registro dicta una frecuencia central de la banda
nueva Eithin salto. el tamaño de paso mínima entre frecuencias centrales (hip
hop a) es 200Hz. la velocidad del reloj de registro es 2 KHz. Supongamos que la
8-ary modulación FSK se utiliza y que la velocidad de datos es de 1,2 kbits / s.
(a) ¿cuál es el ancho de banda de salto?
(b) ¿cuál es la tasa de chi?
(c) cantidad de fichas que hay en cada símbolo de datos?
(d) ¿cuál es la ganancia de procesamiento?
12.7 El diagrama de bloques de la figura 12,16 se describe en la sección
12.4.5 para una frecuencia de salto rápido (FFH) demodulador. Dibuje un
diagrama de bloques similar a una frecuencia de salto lento (SFH)
demodulador, y explicar cómo funcionaría.
2. 12.12 un enlace por satélite tierra-síncrona debe estar cerrada en un entorno de
interferencia. la velocidad de datos es 1 Kbits / s y la estación de tierra tiene una
antena de 60-ft. antijam protección es proporcionada por un 10 Mbits / s código
de secuencia directa de espectro expandido. la mordaza tiene una antena ft 150
y un transmisor con 400 kW de potencia. asumir el mismo espacio y las pérdidas
de propagación. la cantidad de energía que se requiere del transmisor de la
estación terrena para lograr un Eb / Jo de 16 dB en el receptor de satélite?
asumen que el ruido del receptor es insignificante.
12.13 datos de entrada en 75 bits / s se canal codificado utilizando una tasa de 0,5
codificador. los bits codificados son modulados a continuación, usando 8-ary FSK.
los símbolos FSK continuación, se extienden por frecuencia de saltos a una
velocidad de 2000 saltos / s
(a) ¿cuál es la tasa de chip?
(b) ¿cuál es el orden de la diversidad?