SlideShare una empresa de Scribd logo
1 de 19
Familias lógicas de circuitos integrados
Gustavo Hernando Avella Aguirre
Quevin Barrera
Institución Educativa Braulio González
Modalidad electrónica
Yopal 23 de marzo de 2015
Introducción:
El presente trabajo esta hecho con la finalidad de comprender en líneas generales el
funcionamiento de las familias lógicas cmos y ttl, para ello es bueno comprender que desde
el comienzo, el proceso de miniaturización de la electrónica, iniciado en la década de los 50
con la utilización del transistor, continuó con un segundo salto cualitativo en la década
siguiente (años 60) mediante la integración de sub circuitos completos en un mismo
substrato de silicio ( chip): sub circuitos correspondientes a módulos digitales tales como
puertas booleanas, biestables o bloques combinacionales o secuenciales.
Los circuitos digitales son sumamente apropiados para su inserción en circuitos integrados:
de un lado, la ausencia de autoinducciones y el poder prescindir, asimismo,
de condensadores reduce los elementos a integrar a transistores y resistencias y a las
conexiones de estos entre sí; de otro, la propia modularidad de los sistemas digitales
precisa de un número reducido de tipos de puertas lógicas, e incluso, basta con un solo tipo
de ellas (puertas Nand o Nor).
Por ello, los circuitos integrados invadieron muy pronto el campo digital; en unos pocos
años resultó anacrónico y antieconómico construir las puertas booleanas (lógicas) con
componentes discretos, una vez que se disponía de una gran variedad de puertas lógicas y
de una amplia serie de funciones de gran complejidad construidas dentro de un circuito
integrado.
En el presente trabajo se desarrolla una breve explicación referencial, en cuanto a
la evolución histórica de las familias lógicas, así como también su esquema general-
diagramas, características, cuadros comparativos que nos reflejen las diferentes
desventajas y ventajas de cada tipo de familia, analizando el triestado y sus
consideraciones, la potencia disipada, la velocidad, el "Fan In" y el "Fan Out" y finalmente
su margen deruido, específicamente de; las familias CMOS y TTL.
En primer lugar, las puertas bipolares que condujeron a la gran familia TTL (cuya amplia
difusión consolidó la lógica integrada); luego las tecnologías MOS, hasta llegar a la
predominante HCMOS; la mezcla BiCMOS (bipolar-CMOS) que resulta muy apropiada para
circuitos «interbús» (en medio de los buses); y la derivación actual hacia series de bajo
voltaje (pasando de la alimentación habitual de 5 V a sólo 3 V).
Familias lógicas de circuitos integrados
TTL(lógicas de transistores)
TTL es la sigla en inglés de transistor-transistor logic, es decir, «lógica transistor a transistor». Es
una familia lógica o lo que es lo mismo, una tecnología de construcción de circuitos electrónicos digitales.
En los componentes fabricados con tecnología TTL los elementos de entrada y salida del dispositivo
son transistores bipolares.
Características
Su tensión de alimentación característica se halla comprendida entre los 4,75V y los 5,25V (como se ve,
un rango muy estrecho). Normalmente TTL trabaja con 5V.
 Los niveles lógicos vienen definidos por el rango de tensión comprendida entre 0,0V y 0,8V para el
estado L (bajo) y los 2,4V y Vcc para el estado H (alto).
 La velocidad de transmisión entre los estados lógicos es su mejor base, si bien esta característica le
hace aumentar su consumo siendo su mayor enemigo. Motivo por el cual han aparecido diferentes
versiones de TTL como FAST, LS, S, etc y últimamente los CMOS: HC, HCT y HCTLS. En algunos
casos puede alcanzar poco más de los 250 MHz.
 Las señales de salida TTL se degradan rápidamente si no se transmiten a través de circuitos
adicionales de transmisión (no pueden viajar más de 2 m por cable sin graves pérdidas).

Historia
Aunque la tecnología TTL tiene su origen en los estudios de Sylvania, fue Signetics la compañía que la
popularizó por su mayor velocidad e inmunidad al ruido que su predecesora DTL, ofrecida por Fairchild
Semiconductor y Texas Instruments, principalmente. Texas Instruments inmediatamente pasó a fabricar
TTL,con su familia 74xx que se convertiría en un estándar de la industria.
Familias
Los circuitos de tecnología TTL se prefijan normalmente con el número 74 (54 en las series militares e
industriales). A continuación un código de una o varias cifras que representa la familia y posteriormente
uno de 2 a 4 con el modelo del circuito.
Con respecto a las familias cabe distinguir:
 TTL: serie estándar.
 TTL-L (low power): serie de bajo consumo.
 TTL-S (schottky): serie rápida (usa diodos Schottky).
 TTL-AS (advanced schottky): versión mejorada de la serie anterior.
 TTL-LS (low power schottky): combinación de las tecnologías L y S (es la familia más extendida).
 TTL-ALS (advanced low power schottky): versión mejorada de la serie LSS.
 TTL-F (FAST : fairchild advanced schottky).
 TTL-AF (advanced FAST): versión mejorada de la serie F.
 TTL-HCT (high speed C-MOS): Serie HC dotada de niveles lógicos compatibles con TTL.
 TTL-G (GHz C-MOS): GHz (From lbkj)
ECL(lógica de acoplamiento de emisor)
La familia ECL, Lógica Acoplada en Emisor (emmiter-coupled logic) son unos circuitos
integrados digitales los cuales usan transistores bipolares, pero a diferencia de los TTL en
los ECL se evita la saturación de los transistores, esto da lugar a un incremento en
lavelocidad total de conmutación. La familia ECL opera bajo el principio de la conmutación
de corriente, por el cual una corriente de polarización fija menor que la corriente del colector
de saturación es conmutada del colector de un transistor al otro. Este tipo de
configuraciones se les conoce también como la lógica de modo de corriente (CML; current-
mode logic).
 Fundamento de las ECL
El funcionamiento de los circuitos ECL se basa en el mismo del amplificador diferencial. Los
transistores no se saturan, la operación normal es en zona activa, lo que constituye una de
las razones que hace que estos circuitos sean los mas veloces de los circuitos integrados
digitales.
 La configuración de una ECL
Está basada en el amplificador diferencial, denominado así porque su salida es proporcional
a la diferencia entre dos tensiones de entrada V1 y V2. Este circuito se utiliza
principalmente en sistemas analógicos, pero también tiene propiedades digitales, llegando a
ser la base de construcción de la lógica de emisor acoplado o ECL (en algunos casos nos la
podemos encontrar como lógica de modo corriente o CML), como lo muestra el circuito.
Al aumentar el número de entradas, es necesario poner dos seguidores de emisor para
igualar niveles de tensión de entrada y salida.
Si V1 es igual que V2 se tendrá que, por simetría del circuito, las corrientes de los
transistores son iguales. Sin embargo, si V1 sobrepasa a V2 en aproximadamente 0,1
voltio, el transistor T1 estará en conducción y T2 en corte; e inversamente, si V1 es menor
que V2 en 0,1 voltio, entonces T2conducirá y T1 estará en corte.
La corriente de emisor se mantiene prácticamente constante, y se transfiere o conmuta del
transistor T1 al T2 cuando la tensión V1 varía desde 0,1 V, por encima de la tensión de
referencia V2, hasta 0,1 voltios por debajo de esta tensión. Excepto dentro de un margen
muy estrecho de variación de la tensión de entrada V1, a la salida S sólo puede tener uno
de dos posibles valores y, por tanto, actúa como circuito digital.
Los dos niveles lógicos pueden deducirse fácilmente. Si T2 está en corte, la tensión de
salida será igual a la de alimentación y se estará a nivel lógico 1. Cuando T2 está en
conducción, los valores de las resistencias calculados previamente harán que el transistor
se encuentre en su zona activa, es decir, T2estará en su región activa cuando la unión
colector-base esté polarizada inversamente. Entonces, la tensión de salida será la de
alimentación menos la caída de tensión en la resistencia de colector, obteniendo de esta
manera el estado lógico 0.
Puesto que en el amplificador diferencial ningún transistor está dispuesto a llegar a
saturación, se elimina el tiempo de almacenamiento y, por tanto, la lógica ECL se convierte
en la más rápida de las familias lógicas. Podemos conseguir retardos de propagación
inferiores a 0,5 nanosegundos por puerta.
Lógica cableada con circuitos ECL
Al igual que en las otras familias resulta conveniente obtener un nivel adicional de lógica a
través de la unión de varias salidas de compuertas ECL. Cuando dos o mas salidas de
estas compuertas se unen, en el punto de las mismas se realiza la función OR de las
salidas unidas.
 Ventajas de la familia ECL
Son los circuitos más veloces y pueden alcanzar tiempos de demora de hasta 1ns.
No existen picos de corrientes en los transistores como sucede en la familia lógica TTL.
Se dispone de salidas complementadas, lo que le brinda mayor versatilidad.
El nivel de 1 lógica es prácticamente independiente del factor de carga.
Buen factor de carga N= 15
 Desventajasde la familia ECL
Pequeños valores de los márgenes de ruidos.
Altos valores de potencia del orden de 40 mW.
No son compatibles con los circuitos TTL.
Ocupan gran área en los circuitos integrados
Aplicación de las ECL
En la construcción de diferentes tipos de compuertas que requieren de las características
de las ECL.
Ejemplo
Puerta OR/NOR de dos entradas y su representación esquemática, en una familia ECL
MOS (semiconductor de óxido de metal)
Las familias MOS son aquellas que basan su funcionamiento en los transistores de efecto
campo o MOSFET. Estos transistores se pueden clasificar en dos tipos, según el canal
utilizado: NMOS y PMOS. En la figura 7.14 se muestran su estructura y varios símbolos:
La tecnología MOS se usa preferentemente para circuitos LSI/VLSI. LSI integración en alta
escala, comprende los circuitos integrados de 100 a 1000 compuertas, ejemplo de esto son
las memorias, unidades aritmeticas y lógicas, microprocesadores de 8 y 16 bits. Los VLSI
integración de muy alta escala comprende los CI que contienen más de 1000 compuertas,
ejemplo de esto son los microprocesadores de 32 bits, microcontroladores, sistemas de
adquisición de datos. La razón principal de que se utilicen circuitos LSI/VLSI, es el hecho de
que un transistor o puerta MOS ocupa solo aproximadamente una décima parte de la
superficie de pastilla que necesita un dispositivo equivalente TTL.
Adicionalmente, los circuitos MOS frecuentemente tienen un consumo de potencia
sustancialmente menor que sus equivalentes bipolares, permitiendo una densidad de
componentes alta sin disipaciónde calor excesiva.
La principal desventaja de los circuitos MOS en comparación con los bipolares es unos
mayores retardos en la propagación de señales, esto es, menores frecuencias de
funcionamiento consecuencia de lo relativamente alta capacidad de entrada (puerta-
sustrato) de las transistores MOS.
CMOS:(semiconductor de oxido de metal
complementario)
En el circuito CMOS de la figura (f), el estado de la salida es igual a la entrada sólo si la
entrada B1 está en nivel alto (1). Cuando la entrada B1 está en nivel bajo (0), la salida se
encuentra en nivel de impedancia alta (Z) y es independiente del nivel de entrada A1. En el
funcionamiento del circuito interno de la figura (f), en el estado de entrada B1=0 conduce
el transistor QP1 (canal P) y la activación de este elemento hace conducir a QN3 (canal N);
por lo tanto el drenador QN3 queda a un potencial de 0 V y esto sitúa al transistor QN5 en
estado de corte.
El potencial de 0 V en la puerta del transistor QP3 hace conducir a éste, colocando al
transistor QP5 en estado de corte. En este estado de la entrada de control,
los transistores de salida QP5 y QN5 están en corte y el terminal de salida queda en estado
de alta impedancia o tercer estado.
Cuando la entrada B1 está en nivel bajo (1), el estado de salida es igual de la entrada, tal
como se deduce del funcionamiento del circuito. Si la compuerta tiene estado de
entrada A1=1, conduce el transistor QP5 y QN5 entra en corte, lo cual hace la
salida C1 igual a 1. Cuando A1=0, conduce el transistor QN5 y QP5 entra en corte, lo cual
hace la salida C1 igual a 0.
Figura (f) Circuito de tres estados CMOS
Características de las series CMOS
Existen varias series en la familia CMOS de circuitos integrados digitales, estudiaremos las
principales características de cada una.
·) Series 4000/14000
Las primeras series CMOS fueron la serie 4000, que fue introducida por RCA y la
serie14000 por Motorola. La serie original es la 4000A; la 4000B representa mejora con
respecto a la primera y tiene mayor capacidad de corriente en sus salidas. A pesar de la
aparición de la nueva serie CMOS, las series 4000 siguen teniendo uso muy difundido. La
serie 4000A es la línea más usada de Circuitos Integrados digitales CMOS, contiene
algunas funciones disponibles en la serie TTL 7400 y está en expansión constante. Algunas
características más importantes de esta familia lógica son:
a) La disipación de potencia de estado estático de los circuitos lógicos CMOS es muy baja.
b) Los niveles lógicos de voltaje CMOS son 0 V para 0 lógico y VDD para 1 lógico. El
suministro VDD puede estar en el rango 3 V a 15 V para la serie 4000. La velocidad de
conmutación de la familia CMOS 4000A varía con el voltaje de la fuente.(consultar el
apartado de los niveles de voltaje).
c) Todas las entradas CMOS deben estar conectadas a algún nivel de voltaje.
·) Serie 74C
Esta serie CMOS su característica principal es que es compatible terminal por terminal
y función por función, con los dispositivos TTL que tienen el mismo número (muchas de las
funciones TTL, aunque no todas, también se encuentran en esta serie CMOS). Esto hace
posible remplazar algunos circuitos TTL por un diseño equivalente CMOS. Por ejemplo,
74C74 contiene dos flip-flops tipo D disparados por flanco y tiene la misma configuración de
terminales que el CI TTL 7474, que también ofrece dos flipflops tipo D disparados por
flanco. El resto de las características son iguales a la serie 74C.
Las series HC/ HCT tienen como característica principal su alta velocidad.
·) Serie 74HC (CMOS de alta velocidad)
Esta es una versión mejor de la serie 74C. La principal mejora radica en un aumento de
diez veces en la velocidad de conmutación (comparable con la de los dispositivos de la
serie 74LS de TIL). Otra mejora es una mayor capacidad de corriente en las salidas. La
serie 74HC son los CMOS de alta velocidad, tienen un aumento de 10 veces la velocidad
de conmutación. La serie 74HCT es también de alta velocidad, y también es compatible en
lo que respecta a los voltajes con los dispositivos TTL.
·) Serie 74HCT
Esta serie también es una serie CMOS de alta velocidad, y está diseñada para ser
compatible en lo que respecta a los voltajes con los dispositivos TTL, es decir, las entradas
pueden provenir de salidas TTL (esto no es cierto para las demás series CMOS.)
Característicascomunesa todos los dispositivosCMOS
A. Cuando se emplean dispositivos CMOS y TTL, juntos, es usual que el voltaje
de alimentación sea de 5 V para que una sola fuente de alimentación de 5 V proporcione
VDD para los dispositivos CMOS y VCC para los TTL. Si los dispositivos CMOS
funcionan con un voltaje superior a 5V para trabajar junto con TTL se deben de tomar
medidas especiales.
B. VOLTAJEDE ALIMENTACIÓN: Las series 4000 y 74C funcionan con valores de
VDD, que van de 3 a 15 V, por lo que la regulación del voltaje no es un aspecto crítico.
Las series 74HC y 74RCT funcionan con un menor margen de 2 a 6 V.
Cuando las salidas CMOS manejan sólo entradas CMOS, los niveles de voltaje de la
salida pueden estar muy cercanos a 0V para el estado bajo, y a VDD para el estado alto.
Esto es el resultado directo de la alta resistencia de entrada de los dispositivos CMOS,
que extrae muy poca corriente de la salida a la que está conectada.
Los requerimientos de voltaje en la entrada para dos estados lógicos se expresa como
un porcentaje del voltaje de alimentación, tal y como se expresa en la tabla adjunta.
De esta forma, cuando un CMOS funciona con VDD = 5 V, acepta voltaje de entrada
menor que VIL(máx) = 1.5 V como BAJO, y cualquier voltaje de entrada mayor
que VIH (mín) = 3.5 V como ALTO.
C. NIVELES DE VOLTAJE
Se denomina ruido a "cualquier perturbación involuntaria que puede originar
un cambio no deseado en la salida del circuito." El ruido puede generarse externamente
por la presencia de escobillas en motores o interruptores, por acoplo por conexiones o
líneas de tensión cercanas o por picos de la corriente de alimentación. Los circuitos
lógicos deben tener cierta inmunidad al ruido la cual es definida como "la capacidad para
tolerar fluctuaciones en la tensión no deseadas en sus entradas sin que cambie el
estado de salida". Los fabricantes establecen un margen de seguridad para no
sobrepasar los valores críticos de tensión conocido como MARGEN DE RUIDO.
En la Figura (g), tenemos los valores críticos de las tensiones de entrada y salida de una
puerta lógica y los márgenes de ruido a nivel alto y bajo.
Figura (g)
Si la tensión de entrada mínima a nivel alto de una puerta tiene como valor VIHmín, la
tensión mínima de salida a nivel alto debe ser igual o superior a VIH mín. Pero para
evitar la influencia de ruidos que afecten a la siguiente puerta, no se permitirá una
tensión de salida inferior a VIHmín más el margen de ruido a nivel alto (VNIH): VOH mín
= VIH mín + VNIH
Para determinar el valor de VOLmáx aplicamos el mismo criterio pero utilizando el
margen de ruido a nivel bajo (VNIL):
Los márgenes de ruido son los mismos en ambos estados y dependen de VDD. En VDD
= 5 V, los márgenes de ruido son 1.5 V. Observamos una mayor inmunidad al ruido que
las TTL, siendo CMOS una atractiva alternativa para aplicaciones que están expuestas a
un medio con mucho ruido. Evidentemente, los márgenes ruido pueden mejorarse
utilizando un valor mayor de VDD a expensas de un mayor consumo de potencia debido
al mayor voltaje de alimentación.
Supongamos que trabajamos a un nivel bajo de VOL = 0?4 V con VIL máx = 0?8 V. En
estas condiciones tendremos un margen de ruido para nivel bajo de: VNIL = 0?8 ? 0?4 =
0?4.
D. INMUNIDAD AL RUIDO
La potencia disipada, es la media de potencia disipada a nivel alto y bajo. Se traduce en
la potencia media que la puerta va a consumir. Tal y como comentamos, uno de los
principales motivos del empleo de la lógica CMOS es su "muy bajo consumo de
potencia". Cuando un circuito lógico CMOS se encuentra en estático (sin cambiar) o en
reposo, su disipación de potencia es extremadamente baja, aumentando conforme
aumenta la velocidad de conmutación.
Esto lo podemos observar examinando cada uno de los circuitos de las Figuras
anteriormente explicadas independientemente del estado de la salida, hay una muy alta
resistencia entre el terminal VDD y masa, debido a que siempre hay un. MOSFET
apagado en la trayectoria de la corriente. Por este motivo, se produce una disipación de
potencia dc típica del CMOS de sólo 2.5 nW por compuerta cuando VDD = 5 V; aún en
VDD = 10 aumentaría sólo 10 nW.
Con estos valores de PD es fácil observar por qué la familia CMOS se usa ampliamente
en aplicaciones donde el consumo de potencia es de interés primordial.
E. DISIPACIÓN DE POTENCIA
En la siguiente gráfica, podemos observar como la disipación de potencia en función de
la frecuencia de una compuerta TTL es constante dentro del rango de operación. En
cambio, en la compuerta CMOS depende de al frecuencia.
La disipación de potencia de un CI CMOS será muy baja mientras esté en una condición
dc. Desafortunadamente, PD siempre crecerá en proporción a la frecuencia en la cual
los circuitos cambian de estado.
Cada vez que una salida CMOS pasa de BAJO a ALTO, tiene que suministrarse una
corriente de carga con oscilación momentánea a la capacitancia de carga. Esta
capacitancia consta de las capacitancias de entrada de las cargas combinadas que se
conducen y de la capacitancia de salida propia del dispositivo.
Estas breves espigas de corriente son suministradas por VDD y pueden tener una
amplitud regular de 5 mA y una duración de 20 a 30 ns. Es obvio, que cuando la
frecuencia de conmutación aumente, habrá más de estas espigas de corriente por
segundo y el consumo de corriente promedio de VDD aumentará.
De este modo, en frecuencias más altas, CMOS comienza a perder algunas de sus
ventajas sobre otras familias lógicas. Como regla general, una compuerta CMOS tendrá
el mismo PD en promedio que una compuerta 74LS en frecuencias alrededor de cerca
dc 2 a 3 MHz. Para CI MSI, la situación es más compleja que la que se expresa aquí y
un diseñador lógico debe realizar un análisis detallado para determinar si el CMOS tiene
o no una ventaja en cuanto a la disipaciónde potencia en cierta frecuencia de operación.
F. PD AUMENTA CON LA FRECUENCIA
G. FACTORDE CARGA
Al igual que N-MOS y P-MOS, los CMOS tienen una resistencia de entrada extremadamente grande
(10*12Ω) que casi no consume corriente de la fuente de señales, cada entrada CMOS representa
comúnmente una carga a tierra de 5 pF. Debido a su capacitancia de entrada se limita el número de
entradas CMOS que se pueden manejar con una sola salida CMOS. Así pues, el factor de carga de
CMOS depende del máximo retardo permisible en la propagación. Comúnmente este factor de
carga es de 50 para bajas frecuencias (<1 MHz). Por supuesto para altas frecuencias, el factor de
carga disminuye.
La salida CMOS tiene que cargar y descargar la combinación en paralelo de cada capacitancia de
entrada, de manera que el tiempo de conmutación de salida aumente en proporción al número de
cargas conducidas, cada carga CMOS aumenta el retardo en la conducción de la propagación del
circuito por 3 ns.
Así podemos llegar a la conclusión de que el factor de carga de CMOS depende del máximo retardo
permisible en la propagación
G) VELOCIDAD DE CONMUTACIÓN
Los CMOS, al igual que N-MOS y P-MOS, tiene que conducir capacitancias de carga
relativamente grandes, su velocidad de conmutación es más rápida debido a su baja
resistencia de salida en cada estado. Recordemos que una salida N-MOS tiene que cargar
la capacitancia de carga a través de una resistencia relativamente grande (100 k Ω). En el
circuito CMOS, la resistencia de salida en el estado ALTO es el valor RON del P-MOSFET,
el cual es generalmente de 1 k Ω o menor. Esto permite una carga más rápida de la
capacitancia de carga.
Los valores de velocidad de conmutación dependen del voltaje de alimentación que se
emplee, por ejemplo en una a compuerta NAND de la serie 4000 el tiempo de propagación
es de 50 ns para VDD = 5 V y 25ns para VDD = 10 V. Como podemos ver, mientras VDD
sea mayor podemos operar en frecuencias más elevadas. Por supuesto, mientras más
grande sea VDD se producirá una mayor disipación de potencia.
Una compuerta NAND de las series 74HC o 7411CT tiene un tpd promedio alrededor de 8
ns cuando funciona con un VDD = 5V. Esta velocidad es comparable con la de la serie
74LS.
I) ENTRADAS CMOS.
Las entradas CMOS nunca deben dejarse desconectadas, ya que son muy sensibles a
la electricidad estática y al ruido, los cuales pueden fácilmente activar los canales MOSFET
P y N en el estado conductor, produciendo una mayor disipación de potencia y posible
sobrecalentamiento. Tienen que estar conectadas a un nivel fijo de voltaje alto o bajo (0 V o
VDD) o bien a otra entrada. Esta regla se aplica aún a las entradas de otras compuertas
lógicas que no se utilizan en el mismo encapsulado.
J) SUSCEPTIBILIDAD A LA CARGA ESTÁTICAS
Las familias lógicas MOS son especialmente susceptibles a daños por carga electrostática.
Esto es consecuencia directa de la alta impedancia de entrada de estos CI. Una pequeña
carga electrostática que circule por estas altas impedancias puede dar origen a voltajes
peligrosos. Los CMOS están protegidos contra daño por carga estática mediante la
inclusión en sus entradas de diodos zéner de protección.
Diseñados para conducir y limitar la magnitud del voltaje de entrada a niveles muy inferiores
a los necesarios para provocar daño. Si bien los zéner por lo general cumplen con su
finalidad, algunas veces no comienzan a conducir con la rapidez necesaria para evitar que
el CI sufra daños. Por consiguiente, sigue siendo buena idea observar las precauciones de
manejo presentadas antes para todos los CI.
I2L( Lógica de inyección integrada)
La lógica de inyección integrada (en inglés integrated injection logic, IIL, I2L o I2L) es
una familia de circuitos digitales construidos con transistores de juntura bipolar de colector
múltiple (BJT). Cuando se introdujo su velocidad era comparable a los TTL además de que
casi eran de tan baja potencia como los CMOS, Volviéndose ideal para su uso en circuitos
integrados VLSI. Aunque los niveles lógicos son muy cercanos entre si (Alto: 0.7 V, Bajo:
0.2 V), I2L tenía una alta inmunidad al ruido debido a que operaba por corriente en vez de
voltaje.
Características de las I²L para poder ser usados en IGE
El proceso tecnológico de fabricación debe ser lo más simple posible para que brinde un
rendimiento aceptable. La celda básica (compuerta) debe ser simple y lo más compacta
posible , para poder integrar gran cantidad de ellas en una misma pastilla. El
producto potencia- demora debe ser tal que cuando se opere a una frecuencia razonable no
provoque disipación excesiva.
Celda básica
Consiste en:
Un transistor multicolector NPN
Un transistor PNP
El transistor npn multicolector es vertical, funciona como inversor, mientras que el pnp es
lateral y realiza la inyección de corriente. No se requieren de resistencias elevadas y la
base del npnmulticolector es común al colector del inyector pnp lateral. Como resultado se
obtiene que una puerta I 2L ocupa el área de un solo transistor multiemisor de la Familia
lógica TTL.
Funciones lógicas usando circuitos I 2L
Con los circuitos I²L se puede realizar cualquier función lógica a pesar de actuar como
inversores. Ejemplo funciona NOR: consiste en efectuar una conexión cableada de los
colectores de los transistores npn.
Interfase I²L y TTL
El acoplamiento de un circuito I²L a un circuito TTL se puede realizar al conectar una
resistencia externa en el terminal de salida del circuito integrado I²L, alimentándola con +
5v. Cuando en la salida I²L existe el estado 0, el transistor de salida se encontrará saturado
y le entregará la tensión adecuada aproximadamente 0,1 v a la entrada TTL; sí por el
contrario en la salida I²L existe el estado 1, el transistor estará cortado y en la entrada TTL
aparecerá aproximadamente un nivel de 5v , adecuado para circuitos TTL.
Ventajas y desventajas de los I²L
La ventaja fundamental de los circuitos I²L en comparación con otras familias bipolares es la
pequeña área de silicio que ocupa en el circuito integrado debido a la compacta estructura
que presenta su celda básica. Baja potencia de disipación. Esta potencia es proporcional a
la corriente promedio Icc inyectada por la fuente de alimentación al circuito integrado. Sí se
elige adecuadamente el valor de la resistencia RX se pueden bajar los tiempos de
conmutación así como reducir los valores de potencia disipada.
Lógica I²L
La velocidad de los circuitos I²L aunque no alcanza las velocidades de los circuitos ECL o
Schottky TTL, no es de las peores. Del funcionamiento de los circuitos I²L se puede apreciar
que los niveles lógicos internos al circuito integrado corresponderán a Vce(sat) y Vbe, es
decir, 0,1 y 0,7 aproximadamente .Por esto, los márgenes de ruido son pequeños
comparados con otras familias lógicas. La tecnología IIL fue desplazada finalmente por la
tecnología de los transistores MOS
Familias lógicas de circuitos integrados

Más contenido relacionado

La actualidad más candente

Guía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupcionesGuía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupcionesLuis Zurita
 
Multiplexores y demultiplexores en electrónica digital
Multiplexores y demultiplexores en electrónica digitalMultiplexores y demultiplexores en electrónica digital
Multiplexores y demultiplexores en electrónica digitalIsrael Magaña
 
1.3.1 polarizacion del jfet
1.3.1 polarizacion del jfet1.3.1 polarizacion del jfet
1.3.1 polarizacion del jfetjosefer28051989
 
Tipos de señales de entrada. orcad capture
Tipos de señales de entrada. orcad captureTipos de señales de entrada. orcad capture
Tipos de señales de entrada. orcad capturearlexjoel
 
Aplicaciones de los diodos recortadores
Aplicaciones  de los  diodos recortadoresAplicaciones  de los  diodos recortadores
Aplicaciones de los diodos recortadoresFranklin J.
 
Amplitud modulada am
Amplitud modulada amAmplitud modulada am
Amplitud modulada amralch1978
 
Diferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuencialesDiferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuencialesWilfred Garcia Diomeda
 
Aplicaciones del Circuito TTL
Aplicaciones del Circuito TTLAplicaciones del Circuito TTL
Aplicaciones del Circuito TTLIvan Nietø
 
Sistemas electronicos-de-comunicaciones-frenzel
Sistemas electronicos-de-comunicaciones-frenzelSistemas electronicos-de-comunicaciones-frenzel
Sistemas electronicos-de-comunicaciones-frenzelNoe Reyes
 
TRANSFORMADA DE LAPLACE PARA CIRCUITOS ELÉCTRICOS
TRANSFORMADA DE LAPLACE PARA CIRCUITOS ELÉCTRICOSTRANSFORMADA DE LAPLACE PARA CIRCUITOS ELÉCTRICOS
TRANSFORMADA DE LAPLACE PARA CIRCUITOS ELÉCTRICOSIsrael Magaña
 
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...Jomicast
 
Familia lógica
Familia lógicaFamilia lógica
Familia lógicacristlop
 
Los circuitos integrados
Los circuitos integradosLos circuitos integrados
Los circuitos integradosJomicast
 
Pulsos de reloj de Circuito integrado 555
Pulsos de reloj de Circuito integrado 555Pulsos de reloj de Circuito integrado 555
Pulsos de reloj de Circuito integrado 555Israel Magaña
 

La actualidad más candente (20)

Guía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupcionesGuía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupciones
 
Multiplexores y demultiplexores en electrónica digital
Multiplexores y demultiplexores en electrónica digitalMultiplexores y demultiplexores en electrónica digital
Multiplexores y demultiplexores en electrónica digital
 
1.3.1 polarizacion del jfet
1.3.1 polarizacion del jfet1.3.1 polarizacion del jfet
1.3.1 polarizacion del jfet
 
Familias ttl y cmos
Familias ttl y cmosFamilias ttl y cmos
Familias ttl y cmos
 
Tipos de señales de entrada. orcad capture
Tipos de señales de entrada. orcad captureTipos de señales de entrada. orcad capture
Tipos de señales de entrada. orcad capture
 
Familias Lógicas
Familias LógicasFamilias Lógicas
Familias Lógicas
 
Aplicaciones de los diodos recortadores
Aplicaciones  de los  diodos recortadoresAplicaciones  de los  diodos recortadores
Aplicaciones de los diodos recortadores
 
Amplitud modulada am
Amplitud modulada amAmplitud modulada am
Amplitud modulada am
 
Diferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuencialesDiferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuenciales
 
Familias Lógicas
Familias Lógicas Familias Lógicas
Familias Lógicas
 
Aplicaciones del Circuito TTL
Aplicaciones del Circuito TTLAplicaciones del Circuito TTL
Aplicaciones del Circuito TTL
 
Sistemas electronicos-de-comunicaciones-frenzel
Sistemas electronicos-de-comunicaciones-frenzelSistemas electronicos-de-comunicaciones-frenzel
Sistemas electronicos-de-comunicaciones-frenzel
 
TRANSFORMADA DE LAPLACE PARA CIRCUITOS ELÉCTRICOS
TRANSFORMADA DE LAPLACE PARA CIRCUITOS ELÉCTRICOSTRANSFORMADA DE LAPLACE PARA CIRCUITOS ELÉCTRICOS
TRANSFORMADA DE LAPLACE PARA CIRCUITOS ELÉCTRICOS
 
Familias lógicas digitales
Familias lógicas digitalesFamilias lógicas digitales
Familias lógicas digitales
 
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
 
Informe 4 digitales
Informe 4 digitalesInforme 4 digitales
Informe 4 digitales
 
Familia lógica
Familia lógicaFamilia lógica
Familia lógica
 
Los circuitos integrados
Los circuitos integradosLos circuitos integrados
Los circuitos integrados
 
Pulsos de reloj de Circuito integrado 555
Pulsos de reloj de Circuito integrado 555Pulsos de reloj de Circuito integrado 555
Pulsos de reloj de Circuito integrado 555
 
El transistor jfet
El transistor jfetEl transistor jfet
El transistor jfet
 

Destacado

Cuadro comparativo de las familias logicas
Cuadro comparativo de las familias logicasCuadro comparativo de las familias logicas
Cuadro comparativo de las familias logicasMaiglynA
 
FAMILIAS LÓGICAS DE CIRCUITOS INTEGRADOS.
FAMILIAS LÓGICAS DE CIRCUITOS INTEGRADOS.FAMILIAS LÓGICAS DE CIRCUITOS INTEGRADOS.
FAMILIAS LÓGICAS DE CIRCUITOS INTEGRADOS.Brayan Galan
 
Presentacion Cmos
Presentacion CmosPresentacion Cmos
Presentacion Cmosandyupao
 
Lógica positiva negativa
Lógica positiva negativaLógica positiva negativa
Lógica positiva negativaryder27
 
Familias de circuitos integrados lógicos. Por: Edwin Rodriguez- Jimmy Bohorquez
Familias de circuitos integrados lógicos. Por: Edwin Rodriguez- Jimmy BohorquezFamilias de circuitos integrados lógicos. Por: Edwin Rodriguez- Jimmy Bohorquez
Familias de circuitos integrados lógicos. Por: Edwin Rodriguez- Jimmy BohorquezEdwin RodriG'z
 
Presentacion familias logicas
Presentacion familias logicasPresentacion familias logicas
Presentacion familias logicasSMCangry
 
Cuadro comparativo de familias lógicas
Cuadro comparativo de familias lógicasCuadro comparativo de familias lógicas
Cuadro comparativo de familias lógicasAlfredo Saavedra
 
Cuadro comparativo de familias logicas
Cuadro comparativo de familias logicasCuadro comparativo de familias logicas
Cuadro comparativo de familias logicasGermanGeorge
 
Circuitos integrados
Circuitos integradosCircuitos integrados
Circuitos integradosJimmy Reyes
 
63300 a2-portas logicas
63300 a2-portas logicas63300 a2-portas logicas
63300 a2-portas logicasJordan Miguel
 
Familias lógicas - Dareinys Rivero
Familias lógicas - Dareinys RiveroFamilias lógicas - Dareinys Rivero
Familias lógicas - Dareinys Riverodareinys Rivero
 
Tema 2 sistemas de numeración operaciones y códigos
Tema 2  sistemas de numeración operaciones y códigosTema 2  sistemas de numeración operaciones y códigos
Tema 2 sistemas de numeración operaciones y códigosToni Garcia
 
Circuitos Digitais: Portas Lógicas parte 2
Circuitos Digitais: Portas Lógicas parte 2Circuitos Digitais: Portas Lógicas parte 2
Circuitos Digitais: Portas Lógicas parte 2Elaine Cecília Gatto
 

Destacado (19)

TTL-CMOS
TTL-CMOSTTL-CMOS
TTL-CMOS
 
Familias lógicas
Familias lógicasFamilias lógicas
Familias lógicas
 
Cuadro comparativo de las familias logicas
Cuadro comparativo de las familias logicasCuadro comparativo de las familias logicas
Cuadro comparativo de las familias logicas
 
FAMILIAS LÓGICAS DE CIRCUITOS INTEGRADOS.
FAMILIAS LÓGICAS DE CIRCUITOS INTEGRADOS.FAMILIAS LÓGICAS DE CIRCUITOS INTEGRADOS.
FAMILIAS LÓGICAS DE CIRCUITOS INTEGRADOS.
 
Presentacion Cmos
Presentacion CmosPresentacion Cmos
Presentacion Cmos
 
Lógica positiva negativa
Lógica positiva negativaLógica positiva negativa
Lógica positiva negativa
 
Familias de circuitos integrados lógicos. Por: Edwin Rodriguez- Jimmy Bohorquez
Familias de circuitos integrados lógicos. Por: Edwin Rodriguez- Jimmy BohorquezFamilias de circuitos integrados lógicos. Por: Edwin Rodriguez- Jimmy Bohorquez
Familias de circuitos integrados lógicos. Por: Edwin Rodriguez- Jimmy Bohorquez
 
Presentacion familias logicas
Presentacion familias logicasPresentacion familias logicas
Presentacion familias logicas
 
Mosfet
MosfetMosfet
Mosfet
 
Cuadro comparativo de familias lógicas
Cuadro comparativo de familias lógicasCuadro comparativo de familias lógicas
Cuadro comparativo de familias lógicas
 
Cuadro comparativo de familias logicas
Cuadro comparativo de familias logicasCuadro comparativo de familias logicas
Cuadro comparativo de familias logicas
 
Circuitos integrados
Circuitos integradosCircuitos integrados
Circuitos integrados
 
63300 a2-portas logicas
63300 a2-portas logicas63300 a2-portas logicas
63300 a2-portas logicas
 
Familias lógicas - Dareinys Rivero
Familias lógicas - Dareinys RiveroFamilias lógicas - Dareinys Rivero
Familias lógicas - Dareinys Rivero
 
Portas logicas
Portas logicasPortas logicas
Portas logicas
 
Tema 2 sistemas de numeración operaciones y códigos
Tema 2  sistemas de numeración operaciones y códigosTema 2  sistemas de numeración operaciones y códigos
Tema 2 sistemas de numeración operaciones y códigos
 
Bajo voltaje (lvt, lv, lvc
Bajo voltaje (lvt, lv, lvcBajo voltaje (lvt, lv, lvc
Bajo voltaje (lvt, lv, lvc
 
Sistemas digitais arquitectura computadores
Sistemas digitais arquitectura computadoresSistemas digitais arquitectura computadores
Sistemas digitais arquitectura computadores
 
Circuitos Digitais: Portas Lógicas parte 2
Circuitos Digitais: Portas Lógicas parte 2Circuitos Digitais: Portas Lógicas parte 2
Circuitos Digitais: Portas Lógicas parte 2
 

Similar a Familias lógicas de circuitos integrados

Familia logica
Familia logicaFamilia logica
Familia logicadariox991
 
Cuadro de comparación de familias lógicas gilber
Cuadro de comparación de familias lógicas   gilberCuadro de comparación de familias lógicas   gilber
Cuadro de comparación de familias lógicas gilberGilber Briceño
 
Familas logicas de circuitos integrados
Familas logicas de circuitos integradosFamilas logicas de circuitos integrados
Familas logicas de circuitos integradosJULIETHOJEDA
 
FAMILIAS DE CIRCUITOS INTEGRADOS LOGICOS
FAMILIAS DE CIRCUITOS INTEGRADOS LOGICOSFAMILIAS DE CIRCUITOS INTEGRADOS LOGICOS
FAMILIAS DE CIRCUITOS INTEGRADOS LOGICOSjorgevargasg
 
FAMILIAS LÓGICAS DE C. INTEGRADOS
FAMILIAS LÓGICAS DE C. INTEGRADOSFAMILIAS LÓGICAS DE C. INTEGRADOS
FAMILIAS LÓGICAS DE C. INTEGRADOSJulian Hincapie
 
Electrónica digital: Familias lógicas de circuitos integrados
Electrónica digital: Familias lógicas de circuitos integrados Electrónica digital: Familias lógicas de circuitos integrados
Electrónica digital: Familias lógicas de circuitos integrados SANTIAGO PABLO ALBERTO
 
Circuitos Integrados
Circuitos IntegradosCircuitos Integrados
Circuitos Integradossicevi
 
Revista "La Ciencia de la Ingeniería al descubierto."
Revista "La Ciencia de la Ingeniería al descubierto."Revista "La Ciencia de la Ingeniería al descubierto."
Revista "La Ciencia de la Ingeniería al descubierto."PamelaSalazar32
 
Familia De Circuitos Integrados
Familia De Circuitos IntegradosFamilia De Circuitos Integrados
Familia De Circuitos IntegradosSergio Rodriguez
 

Similar a Familias lógicas de circuitos integrados (20)

Familias logicas revista
Familias logicas revistaFamilias logicas revista
Familias logicas revista
 
Segunda Asignacion Familias Logicas Samuel Movilio
Segunda Asignacion Familias Logicas Samuel MovilioSegunda Asignacion Familias Logicas Samuel Movilio
Segunda Asignacion Familias Logicas Samuel Movilio
 
Familias lógicas estudio
Familias lógicas estudioFamilias lógicas estudio
Familias lógicas estudio
 
Familia logica
Familia logicaFamilia logica
Familia logica
 
Cuadro de comparación de familias lógicas gilber
Cuadro de comparación de familias lógicas   gilberCuadro de comparación de familias lógicas   gilber
Cuadro de comparación de familias lógicas gilber
 
Familiaslogicas
FamiliaslogicasFamiliaslogicas
Familiaslogicas
 
FAMILIA DE CIRCUITOS INTEGRADOS LOGICOS
FAMILIA DE CIRCUITOS INTEGRADOS LOGICOSFAMILIA DE CIRCUITOS INTEGRADOS LOGICOS
FAMILIA DE CIRCUITOS INTEGRADOS LOGICOS
 
Tipos De Integrados.
Tipos De Integrados.Tipos De Integrados.
Tipos De Integrados.
 
FAMILIAS DE CIRCUITOS INTEGRADOS LOGICOS
FAMILIAS DE CIRCUITOS INTEGRADOS LOGICOSFAMILIAS DE CIRCUITOS INTEGRADOS LOGICOS
FAMILIAS DE CIRCUITOS INTEGRADOS LOGICOS
 
Familas logicas de circuitos integrados
Familas logicas de circuitos integradosFamilas logicas de circuitos integrados
Familas logicas de circuitos integrados
 
FAMILIAS DE CIRCUITOS INTEGRADOS LOGICOS
FAMILIAS DE CIRCUITOS INTEGRADOS LOGICOSFAMILIAS DE CIRCUITOS INTEGRADOS LOGICOS
FAMILIAS DE CIRCUITOS INTEGRADOS LOGICOS
 
Circuito integrado
Circuito integradoCircuito integrado
Circuito integrado
 
Ctos Integrados
Ctos IntegradosCtos Integrados
Ctos Integrados
 
FAMILIAS LÓGICAS DE C. INTEGRADOS
FAMILIAS LÓGICAS DE C. INTEGRADOSFAMILIAS LÓGICAS DE C. INTEGRADOS
FAMILIAS LÓGICAS DE C. INTEGRADOS
 
Electrónica digital: Familias lógicas de circuitos integrados
Electrónica digital: Familias lógicas de circuitos integrados Electrónica digital: Familias lógicas de circuitos integrados
Electrónica digital: Familias lógicas de circuitos integrados
 
Familias logicas
Familias logicasFamilias logicas
Familias logicas
 
Circuitos Integrados
Circuitos IntegradosCircuitos Integrados
Circuitos Integrados
 
Revista "La Ciencia de la Ingeniería al descubierto."
Revista "La Ciencia de la Ingeniería al descubierto."Revista "La Ciencia de la Ingeniería al descubierto."
Revista "La Ciencia de la Ingeniería al descubierto."
 
Familia De Circuitos Integrados
Familia De Circuitos IntegradosFamilia De Circuitos Integrados
Familia De Circuitos Integrados
 
Las familias logicas
Las familias logicasLas familias logicas
Las familias logicas
 

Último

Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.Alejandrino Halire Ccahuana
 
Heinsohn Privacidad y Ciberseguridad para el sector educativo
Heinsohn Privacidad y Ciberseguridad para el sector educativoHeinsohn Privacidad y Ciberseguridad para el sector educativo
Heinsohn Privacidad y Ciberseguridad para el sector educativoFundación YOD YOD
 
Éteres. Química Orgánica. Propiedades y reacciones
Éteres. Química Orgánica. Propiedades y reaccionesÉteres. Química Orgánica. Propiedades y reacciones
Éteres. Química Orgánica. Propiedades y reaccionesLauraColom3
 
CLASE - La visión y misión organizacionales.pdf
CLASE - La visión y misión organizacionales.pdfCLASE - La visión y misión organizacionales.pdf
CLASE - La visión y misión organizacionales.pdfJonathanCovena1
 
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptxTIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptxlclcarmen
 
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...JAVIER SOLIS NOYOLA
 
MAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grandeMAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grandeMarjorie Burga
 
Dinámica florecillas a María en el mes d
Dinámica florecillas a María en el mes dDinámica florecillas a María en el mes d
Dinámica florecillas a María en el mes dstEphaniiie
 
Cuaderno de trabajo Matemática 3 tercer grado.pdf
Cuaderno de trabajo Matemática 3 tercer grado.pdfCuaderno de trabajo Matemática 3 tercer grado.pdf
Cuaderno de trabajo Matemática 3 tercer grado.pdfNancyLoaa
 
Sesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docxSesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docxMaritzaRetamozoVera
 
2024 - Expo Visibles - Visibilidad Lesbica.pdf
2024 - Expo Visibles - Visibilidad Lesbica.pdf2024 - Expo Visibles - Visibilidad Lesbica.pdf
2024 - Expo Visibles - Visibilidad Lesbica.pdfBaker Publishing Company
 
Ley 21.545 - Circular Nº 586.pdf circular
Ley 21.545 - Circular Nº 586.pdf circularLey 21.545 - Circular Nº 586.pdf circular
Ley 21.545 - Circular Nº 586.pdf circularMooPandrea
 
proyecto de mayo inicial 5 añitos aprender es bueno para tu niño
proyecto de mayo inicial 5 añitos aprender es bueno para tu niñoproyecto de mayo inicial 5 añitos aprender es bueno para tu niño
proyecto de mayo inicial 5 añitos aprender es bueno para tu niñotapirjackluis
 
CALENDARIZACION DE MAYO / RESPONSABILIDAD
CALENDARIZACION DE MAYO / RESPONSABILIDADCALENDARIZACION DE MAYO / RESPONSABILIDAD
CALENDARIZACION DE MAYO / RESPONSABILIDADauxsoporte
 
PLAN DE REFUERZO ESCOLAR primaria (1).docx
PLAN DE REFUERZO ESCOLAR primaria (1).docxPLAN DE REFUERZO ESCOLAR primaria (1).docx
PLAN DE REFUERZO ESCOLAR primaria (1).docxlupitavic
 
Caja de herramientas de inteligencia artificial para la academia y la investi...
Caja de herramientas de inteligencia artificial para la academia y la investi...Caja de herramientas de inteligencia artificial para la academia y la investi...
Caja de herramientas de inteligencia artificial para la academia y la investi...Lourdes Feria
 
Estrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónEstrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónLourdes Feria
 
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdfSELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdfAngélica Soledad Vega Ramírez
 
Ecosistemas Natural, Rural y urbano 2021.pptx
Ecosistemas Natural, Rural y urbano  2021.pptxEcosistemas Natural, Rural y urbano  2021.pptx
Ecosistemas Natural, Rural y urbano 2021.pptxolgakaterin
 

Último (20)

Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
Lecciones 05 Esc. Sabática. Fe contra todo pronóstico.
 
Heinsohn Privacidad y Ciberseguridad para el sector educativo
Heinsohn Privacidad y Ciberseguridad para el sector educativoHeinsohn Privacidad y Ciberseguridad para el sector educativo
Heinsohn Privacidad y Ciberseguridad para el sector educativo
 
Presentacion Metodología de Enseñanza Multigrado
Presentacion Metodología de Enseñanza MultigradoPresentacion Metodología de Enseñanza Multigrado
Presentacion Metodología de Enseñanza Multigrado
 
Éteres. Química Orgánica. Propiedades y reacciones
Éteres. Química Orgánica. Propiedades y reaccionesÉteres. Química Orgánica. Propiedades y reacciones
Éteres. Química Orgánica. Propiedades y reacciones
 
CLASE - La visión y misión organizacionales.pdf
CLASE - La visión y misión organizacionales.pdfCLASE - La visión y misión organizacionales.pdf
CLASE - La visión y misión organizacionales.pdf
 
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptxTIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
TIPOLOGÍA TEXTUAL- EXPOSICIÓN Y ARGUMENTACIÓN.pptx
 
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
LABERINTOS DE DISCIPLINAS DEL PENTATLÓN OLÍMPICO MODERNO. Por JAVIER SOLIS NO...
 
MAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grandeMAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grande
 
Dinámica florecillas a María en el mes d
Dinámica florecillas a María en el mes dDinámica florecillas a María en el mes d
Dinámica florecillas a María en el mes d
 
Cuaderno de trabajo Matemática 3 tercer grado.pdf
Cuaderno de trabajo Matemática 3 tercer grado.pdfCuaderno de trabajo Matemática 3 tercer grado.pdf
Cuaderno de trabajo Matemática 3 tercer grado.pdf
 
Sesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docxSesión de aprendizaje Planifica Textos argumentativo.docx
Sesión de aprendizaje Planifica Textos argumentativo.docx
 
2024 - Expo Visibles - Visibilidad Lesbica.pdf
2024 - Expo Visibles - Visibilidad Lesbica.pdf2024 - Expo Visibles - Visibilidad Lesbica.pdf
2024 - Expo Visibles - Visibilidad Lesbica.pdf
 
Ley 21.545 - Circular Nº 586.pdf circular
Ley 21.545 - Circular Nº 586.pdf circularLey 21.545 - Circular Nº 586.pdf circular
Ley 21.545 - Circular Nº 586.pdf circular
 
proyecto de mayo inicial 5 añitos aprender es bueno para tu niño
proyecto de mayo inicial 5 añitos aprender es bueno para tu niñoproyecto de mayo inicial 5 añitos aprender es bueno para tu niño
proyecto de mayo inicial 5 añitos aprender es bueno para tu niño
 
CALENDARIZACION DE MAYO / RESPONSABILIDAD
CALENDARIZACION DE MAYO / RESPONSABILIDADCALENDARIZACION DE MAYO / RESPONSABILIDAD
CALENDARIZACION DE MAYO / RESPONSABILIDAD
 
PLAN DE REFUERZO ESCOLAR primaria (1).docx
PLAN DE REFUERZO ESCOLAR primaria (1).docxPLAN DE REFUERZO ESCOLAR primaria (1).docx
PLAN DE REFUERZO ESCOLAR primaria (1).docx
 
Caja de herramientas de inteligencia artificial para la academia y la investi...
Caja de herramientas de inteligencia artificial para la academia y la investi...Caja de herramientas de inteligencia artificial para la academia y la investi...
Caja de herramientas de inteligencia artificial para la academia y la investi...
 
Estrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónEstrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcción
 
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdfSELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
 
Ecosistemas Natural, Rural y urbano 2021.pptx
Ecosistemas Natural, Rural y urbano  2021.pptxEcosistemas Natural, Rural y urbano  2021.pptx
Ecosistemas Natural, Rural y urbano 2021.pptx
 

Familias lógicas de circuitos integrados

  • 1. Familias lógicas de circuitos integrados Gustavo Hernando Avella Aguirre Quevin Barrera Institución Educativa Braulio González Modalidad electrónica Yopal 23 de marzo de 2015
  • 2. Introducción: El presente trabajo esta hecho con la finalidad de comprender en líneas generales el funcionamiento de las familias lógicas cmos y ttl, para ello es bueno comprender que desde el comienzo, el proceso de miniaturización de la electrónica, iniciado en la década de los 50 con la utilización del transistor, continuó con un segundo salto cualitativo en la década siguiente (años 60) mediante la integración de sub circuitos completos en un mismo substrato de silicio ( chip): sub circuitos correspondientes a módulos digitales tales como puertas booleanas, biestables o bloques combinacionales o secuenciales. Los circuitos digitales son sumamente apropiados para su inserción en circuitos integrados: de un lado, la ausencia de autoinducciones y el poder prescindir, asimismo, de condensadores reduce los elementos a integrar a transistores y resistencias y a las conexiones de estos entre sí; de otro, la propia modularidad de los sistemas digitales precisa de un número reducido de tipos de puertas lógicas, e incluso, basta con un solo tipo de ellas (puertas Nand o Nor). Por ello, los circuitos integrados invadieron muy pronto el campo digital; en unos pocos años resultó anacrónico y antieconómico construir las puertas booleanas (lógicas) con componentes discretos, una vez que se disponía de una gran variedad de puertas lógicas y de una amplia serie de funciones de gran complejidad construidas dentro de un circuito integrado. En el presente trabajo se desarrolla una breve explicación referencial, en cuanto a la evolución histórica de las familias lógicas, así como también su esquema general- diagramas, características, cuadros comparativos que nos reflejen las diferentes desventajas y ventajas de cada tipo de familia, analizando el triestado y sus consideraciones, la potencia disipada, la velocidad, el "Fan In" y el "Fan Out" y finalmente su margen deruido, específicamente de; las familias CMOS y TTL. En primer lugar, las puertas bipolares que condujeron a la gran familia TTL (cuya amplia difusión consolidó la lógica integrada); luego las tecnologías MOS, hasta llegar a la predominante HCMOS; la mezcla BiCMOS (bipolar-CMOS) que resulta muy apropiada para circuitos «interbús» (en medio de los buses); y la derivación actual hacia series de bajo voltaje (pasando de la alimentación habitual de 5 V a sólo 3 V).
  • 3. Familias lógicas de circuitos integrados TTL(lógicas de transistores) TTL es la sigla en inglés de transistor-transistor logic, es decir, «lógica transistor a transistor». Es una familia lógica o lo que es lo mismo, una tecnología de construcción de circuitos electrónicos digitales. En los componentes fabricados con tecnología TTL los elementos de entrada y salida del dispositivo son transistores bipolares. Características Su tensión de alimentación característica se halla comprendida entre los 4,75V y los 5,25V (como se ve, un rango muy estrecho). Normalmente TTL trabaja con 5V.  Los niveles lógicos vienen definidos por el rango de tensión comprendida entre 0,0V y 0,8V para el estado L (bajo) y los 2,4V y Vcc para el estado H (alto).  La velocidad de transmisión entre los estados lógicos es su mejor base, si bien esta característica le hace aumentar su consumo siendo su mayor enemigo. Motivo por el cual han aparecido diferentes versiones de TTL como FAST, LS, S, etc y últimamente los CMOS: HC, HCT y HCTLS. En algunos casos puede alcanzar poco más de los 250 MHz.  Las señales de salida TTL se degradan rápidamente si no se transmiten a través de circuitos adicionales de transmisión (no pueden viajar más de 2 m por cable sin graves pérdidas). 
  • 4. Historia Aunque la tecnología TTL tiene su origen en los estudios de Sylvania, fue Signetics la compañía que la popularizó por su mayor velocidad e inmunidad al ruido que su predecesora DTL, ofrecida por Fairchild Semiconductor y Texas Instruments, principalmente. Texas Instruments inmediatamente pasó a fabricar TTL,con su familia 74xx que se convertiría en un estándar de la industria. Familias Los circuitos de tecnología TTL se prefijan normalmente con el número 74 (54 en las series militares e industriales). A continuación un código de una o varias cifras que representa la familia y posteriormente uno de 2 a 4 con el modelo del circuito. Con respecto a las familias cabe distinguir:  TTL: serie estándar.  TTL-L (low power): serie de bajo consumo.  TTL-S (schottky): serie rápida (usa diodos Schottky).  TTL-AS (advanced schottky): versión mejorada de la serie anterior.  TTL-LS (low power schottky): combinación de las tecnologías L y S (es la familia más extendida).  TTL-ALS (advanced low power schottky): versión mejorada de la serie LSS.  TTL-F (FAST : fairchild advanced schottky).  TTL-AF (advanced FAST): versión mejorada de la serie F.  TTL-HCT (high speed C-MOS): Serie HC dotada de niveles lógicos compatibles con TTL.  TTL-G (GHz C-MOS): GHz (From lbkj) ECL(lógica de acoplamiento de emisor)
  • 5. La familia ECL, Lógica Acoplada en Emisor (emmiter-coupled logic) son unos circuitos integrados digitales los cuales usan transistores bipolares, pero a diferencia de los TTL en los ECL se evita la saturación de los transistores, esto da lugar a un incremento en lavelocidad total de conmutación. La familia ECL opera bajo el principio de la conmutación de corriente, por el cual una corriente de polarización fija menor que la corriente del colector de saturación es conmutada del colector de un transistor al otro. Este tipo de configuraciones se les conoce también como la lógica de modo de corriente (CML; current- mode logic).  Fundamento de las ECL El funcionamiento de los circuitos ECL se basa en el mismo del amplificador diferencial. Los transistores no se saturan, la operación normal es en zona activa, lo que constituye una de las razones que hace que estos circuitos sean los mas veloces de los circuitos integrados digitales.  La configuración de una ECL Está basada en el amplificador diferencial, denominado así porque su salida es proporcional a la diferencia entre dos tensiones de entrada V1 y V2. Este circuito se utiliza
  • 6. principalmente en sistemas analógicos, pero también tiene propiedades digitales, llegando a ser la base de construcción de la lógica de emisor acoplado o ECL (en algunos casos nos la podemos encontrar como lógica de modo corriente o CML), como lo muestra el circuito. Al aumentar el número de entradas, es necesario poner dos seguidores de emisor para igualar niveles de tensión de entrada y salida. Si V1 es igual que V2 se tendrá que, por simetría del circuito, las corrientes de los transistores son iguales. Sin embargo, si V1 sobrepasa a V2 en aproximadamente 0,1 voltio, el transistor T1 estará en conducción y T2 en corte; e inversamente, si V1 es menor que V2 en 0,1 voltio, entonces T2conducirá y T1 estará en corte. La corriente de emisor se mantiene prácticamente constante, y se transfiere o conmuta del transistor T1 al T2 cuando la tensión V1 varía desde 0,1 V, por encima de la tensión de referencia V2, hasta 0,1 voltios por debajo de esta tensión. Excepto dentro de un margen muy estrecho de variación de la tensión de entrada V1, a la salida S sólo puede tener uno de dos posibles valores y, por tanto, actúa como circuito digital. Los dos niveles lógicos pueden deducirse fácilmente. Si T2 está en corte, la tensión de salida será igual a la de alimentación y se estará a nivel lógico 1. Cuando T2 está en conducción, los valores de las resistencias calculados previamente harán que el transistor se encuentre en su zona activa, es decir, T2estará en su región activa cuando la unión colector-base esté polarizada inversamente. Entonces, la tensión de salida será la de alimentación menos la caída de tensión en la resistencia de colector, obteniendo de esta manera el estado lógico 0. Puesto que en el amplificador diferencial ningún transistor está dispuesto a llegar a saturación, se elimina el tiempo de almacenamiento y, por tanto, la lógica ECL se convierte en la más rápida de las familias lógicas. Podemos conseguir retardos de propagación inferiores a 0,5 nanosegundos por puerta. Lógica cableada con circuitos ECL Al igual que en las otras familias resulta conveniente obtener un nivel adicional de lógica a través de la unión de varias salidas de compuertas ECL. Cuando dos o mas salidas de estas compuertas se unen, en el punto de las mismas se realiza la función OR de las salidas unidas.  Ventajas de la familia ECL Son los circuitos más veloces y pueden alcanzar tiempos de demora de hasta 1ns. No existen picos de corrientes en los transistores como sucede en la familia lógica TTL. Se dispone de salidas complementadas, lo que le brinda mayor versatilidad.
  • 7. El nivel de 1 lógica es prácticamente independiente del factor de carga. Buen factor de carga N= 15  Desventajasde la familia ECL Pequeños valores de los márgenes de ruidos. Altos valores de potencia del orden de 40 mW. No son compatibles con los circuitos TTL. Ocupan gran área en los circuitos integrados Aplicación de las ECL En la construcción de diferentes tipos de compuertas que requieren de las características de las ECL. Ejemplo Puerta OR/NOR de dos entradas y su representación esquemática, en una familia ECL MOS (semiconductor de óxido de metal) Las familias MOS son aquellas que basan su funcionamiento en los transistores de efecto campo o MOSFET. Estos transistores se pueden clasificar en dos tipos, según el canal utilizado: NMOS y PMOS. En la figura 7.14 se muestran su estructura y varios símbolos:
  • 8. La tecnología MOS se usa preferentemente para circuitos LSI/VLSI. LSI integración en alta escala, comprende los circuitos integrados de 100 a 1000 compuertas, ejemplo de esto son las memorias, unidades aritmeticas y lógicas, microprocesadores de 8 y 16 bits. Los VLSI integración de muy alta escala comprende los CI que contienen más de 1000 compuertas, ejemplo de esto son los microprocesadores de 32 bits, microcontroladores, sistemas de adquisición de datos. La razón principal de que se utilicen circuitos LSI/VLSI, es el hecho de que un transistor o puerta MOS ocupa solo aproximadamente una décima parte de la superficie de pastilla que necesita un dispositivo equivalente TTL. Adicionalmente, los circuitos MOS frecuentemente tienen un consumo de potencia sustancialmente menor que sus equivalentes bipolares, permitiendo una densidad de componentes alta sin disipaciónde calor excesiva. La principal desventaja de los circuitos MOS en comparación con los bipolares es unos mayores retardos en la propagación de señales, esto es, menores frecuencias de funcionamiento consecuencia de lo relativamente alta capacidad de entrada (puerta- sustrato) de las transistores MOS. CMOS:(semiconductor de oxido de metal complementario) En el circuito CMOS de la figura (f), el estado de la salida es igual a la entrada sólo si la entrada B1 está en nivel alto (1). Cuando la entrada B1 está en nivel bajo (0), la salida se encuentra en nivel de impedancia alta (Z) y es independiente del nivel de entrada A1. En el funcionamiento del circuito interno de la figura (f), en el estado de entrada B1=0 conduce el transistor QP1 (canal P) y la activación de este elemento hace conducir a QN3 (canal N);
  • 9. por lo tanto el drenador QN3 queda a un potencial de 0 V y esto sitúa al transistor QN5 en estado de corte. El potencial de 0 V en la puerta del transistor QP3 hace conducir a éste, colocando al transistor QP5 en estado de corte. En este estado de la entrada de control, los transistores de salida QP5 y QN5 están en corte y el terminal de salida queda en estado de alta impedancia o tercer estado. Cuando la entrada B1 está en nivel bajo (1), el estado de salida es igual de la entrada, tal como se deduce del funcionamiento del circuito. Si la compuerta tiene estado de entrada A1=1, conduce el transistor QP5 y QN5 entra en corte, lo cual hace la salida C1 igual a 1. Cuando A1=0, conduce el transistor QN5 y QP5 entra en corte, lo cual hace la salida C1 igual a 0. Figura (f) Circuito de tres estados CMOS Características de las series CMOS Existen varias series en la familia CMOS de circuitos integrados digitales, estudiaremos las principales características de cada una. ·) Series 4000/14000 Las primeras series CMOS fueron la serie 4000, que fue introducida por RCA y la serie14000 por Motorola. La serie original es la 4000A; la 4000B representa mejora con respecto a la primera y tiene mayor capacidad de corriente en sus salidas. A pesar de la aparición de la nueva serie CMOS, las series 4000 siguen teniendo uso muy difundido. La serie 4000A es la línea más usada de Circuitos Integrados digitales CMOS, contiene algunas funciones disponibles en la serie TTL 7400 y está en expansión constante. Algunas características más importantes de esta familia lógica son: a) La disipación de potencia de estado estático de los circuitos lógicos CMOS es muy baja. b) Los niveles lógicos de voltaje CMOS son 0 V para 0 lógico y VDD para 1 lógico. El suministro VDD puede estar en el rango 3 V a 15 V para la serie 4000. La velocidad de conmutación de la familia CMOS 4000A varía con el voltaje de la fuente.(consultar el apartado de los niveles de voltaje). c) Todas las entradas CMOS deben estar conectadas a algún nivel de voltaje. ·) Serie 74C
  • 10. Esta serie CMOS su característica principal es que es compatible terminal por terminal y función por función, con los dispositivos TTL que tienen el mismo número (muchas de las funciones TTL, aunque no todas, también se encuentran en esta serie CMOS). Esto hace posible remplazar algunos circuitos TTL por un diseño equivalente CMOS. Por ejemplo, 74C74 contiene dos flip-flops tipo D disparados por flanco y tiene la misma configuración de terminales que el CI TTL 7474, que también ofrece dos flipflops tipo D disparados por flanco. El resto de las características son iguales a la serie 74C. Las series HC/ HCT tienen como característica principal su alta velocidad. ·) Serie 74HC (CMOS de alta velocidad) Esta es una versión mejor de la serie 74C. La principal mejora radica en un aumento de diez veces en la velocidad de conmutación (comparable con la de los dispositivos de la serie 74LS de TIL). Otra mejora es una mayor capacidad de corriente en las salidas. La serie 74HC son los CMOS de alta velocidad, tienen un aumento de 10 veces la velocidad de conmutación. La serie 74HCT es también de alta velocidad, y también es compatible en lo que respecta a los voltajes con los dispositivos TTL. ·) Serie 74HCT Esta serie también es una serie CMOS de alta velocidad, y está diseñada para ser compatible en lo que respecta a los voltajes con los dispositivos TTL, es decir, las entradas pueden provenir de salidas TTL (esto no es cierto para las demás series CMOS.) Característicascomunesa todos los dispositivosCMOS A. Cuando se emplean dispositivos CMOS y TTL, juntos, es usual que el voltaje de alimentación sea de 5 V para que una sola fuente de alimentación de 5 V proporcione VDD para los dispositivos CMOS y VCC para los TTL. Si los dispositivos CMOS funcionan con un voltaje superior a 5V para trabajar junto con TTL se deben de tomar medidas especiales. B. VOLTAJEDE ALIMENTACIÓN: Las series 4000 y 74C funcionan con valores de VDD, que van de 3 a 15 V, por lo que la regulación del voltaje no es un aspecto crítico. Las series 74HC y 74RCT funcionan con un menor margen de 2 a 6 V. Cuando las salidas CMOS manejan sólo entradas CMOS, los niveles de voltaje de la salida pueden estar muy cercanos a 0V para el estado bajo, y a VDD para el estado alto. Esto es el resultado directo de la alta resistencia de entrada de los dispositivos CMOS, que extrae muy poca corriente de la salida a la que está conectada.
  • 11. Los requerimientos de voltaje en la entrada para dos estados lógicos se expresa como un porcentaje del voltaje de alimentación, tal y como se expresa en la tabla adjunta. De esta forma, cuando un CMOS funciona con VDD = 5 V, acepta voltaje de entrada menor que VIL(máx) = 1.5 V como BAJO, y cualquier voltaje de entrada mayor que VIH (mín) = 3.5 V como ALTO. C. NIVELES DE VOLTAJE Se denomina ruido a "cualquier perturbación involuntaria que puede originar un cambio no deseado en la salida del circuito." El ruido puede generarse externamente por la presencia de escobillas en motores o interruptores, por acoplo por conexiones o líneas de tensión cercanas o por picos de la corriente de alimentación. Los circuitos lógicos deben tener cierta inmunidad al ruido la cual es definida como "la capacidad para tolerar fluctuaciones en la tensión no deseadas en sus entradas sin que cambie el estado de salida". Los fabricantes establecen un margen de seguridad para no sobrepasar los valores críticos de tensión conocido como MARGEN DE RUIDO. En la Figura (g), tenemos los valores críticos de las tensiones de entrada y salida de una puerta lógica y los márgenes de ruido a nivel alto y bajo.
  • 12. Figura (g) Si la tensión de entrada mínima a nivel alto de una puerta tiene como valor VIHmín, la tensión mínima de salida a nivel alto debe ser igual o superior a VIH mín. Pero para evitar la influencia de ruidos que afecten a la siguiente puerta, no se permitirá una tensión de salida inferior a VIHmín más el margen de ruido a nivel alto (VNIH): VOH mín = VIH mín + VNIH Para determinar el valor de VOLmáx aplicamos el mismo criterio pero utilizando el margen de ruido a nivel bajo (VNIL): Los márgenes de ruido son los mismos en ambos estados y dependen de VDD. En VDD = 5 V, los márgenes de ruido son 1.5 V. Observamos una mayor inmunidad al ruido que las TTL, siendo CMOS una atractiva alternativa para aplicaciones que están expuestas a un medio con mucho ruido. Evidentemente, los márgenes ruido pueden mejorarse utilizando un valor mayor de VDD a expensas de un mayor consumo de potencia debido al mayor voltaje de alimentación. Supongamos que trabajamos a un nivel bajo de VOL = 0?4 V con VIL máx = 0?8 V. En estas condiciones tendremos un margen de ruido para nivel bajo de: VNIL = 0?8 ? 0?4 = 0?4. D. INMUNIDAD AL RUIDO La potencia disipada, es la media de potencia disipada a nivel alto y bajo. Se traduce en la potencia media que la puerta va a consumir. Tal y como comentamos, uno de los principales motivos del empleo de la lógica CMOS es su "muy bajo consumo de potencia". Cuando un circuito lógico CMOS se encuentra en estático (sin cambiar) o en reposo, su disipación de potencia es extremadamente baja, aumentando conforme aumenta la velocidad de conmutación. Esto lo podemos observar examinando cada uno de los circuitos de las Figuras anteriormente explicadas independientemente del estado de la salida, hay una muy alta resistencia entre el terminal VDD y masa, debido a que siempre hay un. MOSFET apagado en la trayectoria de la corriente. Por este motivo, se produce una disipación de potencia dc típica del CMOS de sólo 2.5 nW por compuerta cuando VDD = 5 V; aún en VDD = 10 aumentaría sólo 10 nW. Con estos valores de PD es fácil observar por qué la familia CMOS se usa ampliamente en aplicaciones donde el consumo de potencia es de interés primordial. E. DISIPACIÓN DE POTENCIA
  • 13. En la siguiente gráfica, podemos observar como la disipación de potencia en función de la frecuencia de una compuerta TTL es constante dentro del rango de operación. En cambio, en la compuerta CMOS depende de al frecuencia. La disipación de potencia de un CI CMOS será muy baja mientras esté en una condición dc. Desafortunadamente, PD siempre crecerá en proporción a la frecuencia en la cual los circuitos cambian de estado. Cada vez que una salida CMOS pasa de BAJO a ALTO, tiene que suministrarse una corriente de carga con oscilación momentánea a la capacitancia de carga. Esta capacitancia consta de las capacitancias de entrada de las cargas combinadas que se conducen y de la capacitancia de salida propia del dispositivo. Estas breves espigas de corriente son suministradas por VDD y pueden tener una amplitud regular de 5 mA y una duración de 20 a 30 ns. Es obvio, que cuando la frecuencia de conmutación aumente, habrá más de estas espigas de corriente por segundo y el consumo de corriente promedio de VDD aumentará. De este modo, en frecuencias más altas, CMOS comienza a perder algunas de sus ventajas sobre otras familias lógicas. Como regla general, una compuerta CMOS tendrá el mismo PD en promedio que una compuerta 74LS en frecuencias alrededor de cerca dc 2 a 3 MHz. Para CI MSI, la situación es más compleja que la que se expresa aquí y un diseñador lógico debe realizar un análisis detallado para determinar si el CMOS tiene o no una ventaja en cuanto a la disipaciónde potencia en cierta frecuencia de operación. F. PD AUMENTA CON LA FRECUENCIA G. FACTORDE CARGA Al igual que N-MOS y P-MOS, los CMOS tienen una resistencia de entrada extremadamente grande (10*12Ω) que casi no consume corriente de la fuente de señales, cada entrada CMOS representa comúnmente una carga a tierra de 5 pF. Debido a su capacitancia de entrada se limita el número de entradas CMOS que se pueden manejar con una sola salida CMOS. Así pues, el factor de carga de CMOS depende del máximo retardo permisible en la propagación. Comúnmente este factor de carga es de 50 para bajas frecuencias (<1 MHz). Por supuesto para altas frecuencias, el factor de carga disminuye.
  • 14. La salida CMOS tiene que cargar y descargar la combinación en paralelo de cada capacitancia de entrada, de manera que el tiempo de conmutación de salida aumente en proporción al número de cargas conducidas, cada carga CMOS aumenta el retardo en la conducción de la propagación del circuito por 3 ns. Así podemos llegar a la conclusión de que el factor de carga de CMOS depende del máximo retardo permisible en la propagación G) VELOCIDAD DE CONMUTACIÓN Los CMOS, al igual que N-MOS y P-MOS, tiene que conducir capacitancias de carga relativamente grandes, su velocidad de conmutación es más rápida debido a su baja resistencia de salida en cada estado. Recordemos que una salida N-MOS tiene que cargar la capacitancia de carga a través de una resistencia relativamente grande (100 k Ω). En el circuito CMOS, la resistencia de salida en el estado ALTO es el valor RON del P-MOSFET, el cual es generalmente de 1 k Ω o menor. Esto permite una carga más rápida de la capacitancia de carga. Los valores de velocidad de conmutación dependen del voltaje de alimentación que se emplee, por ejemplo en una a compuerta NAND de la serie 4000 el tiempo de propagación es de 50 ns para VDD = 5 V y 25ns para VDD = 10 V. Como podemos ver, mientras VDD sea mayor podemos operar en frecuencias más elevadas. Por supuesto, mientras más grande sea VDD se producirá una mayor disipación de potencia. Una compuerta NAND de las series 74HC o 7411CT tiene un tpd promedio alrededor de 8 ns cuando funciona con un VDD = 5V. Esta velocidad es comparable con la de la serie 74LS. I) ENTRADAS CMOS. Las entradas CMOS nunca deben dejarse desconectadas, ya que son muy sensibles a la electricidad estática y al ruido, los cuales pueden fácilmente activar los canales MOSFET P y N en el estado conductor, produciendo una mayor disipación de potencia y posible sobrecalentamiento. Tienen que estar conectadas a un nivel fijo de voltaje alto o bajo (0 V o VDD) o bien a otra entrada. Esta regla se aplica aún a las entradas de otras compuertas lógicas que no se utilizan en el mismo encapsulado. J) SUSCEPTIBILIDAD A LA CARGA ESTÁTICAS Las familias lógicas MOS son especialmente susceptibles a daños por carga electrostática. Esto es consecuencia directa de la alta impedancia de entrada de estos CI. Una pequeña carga electrostática que circule por estas altas impedancias puede dar origen a voltajes peligrosos. Los CMOS están protegidos contra daño por carga estática mediante la inclusión en sus entradas de diodos zéner de protección. Diseñados para conducir y limitar la magnitud del voltaje de entrada a niveles muy inferiores a los necesarios para provocar daño. Si bien los zéner por lo general cumplen con su finalidad, algunas veces no comienzan a conducir con la rapidez necesaria para evitar que el CI sufra daños. Por consiguiente, sigue siendo buena idea observar las precauciones de manejo presentadas antes para todos los CI.
  • 15. I2L( Lógica de inyección integrada) La lógica de inyección integrada (en inglés integrated injection logic, IIL, I2L o I2L) es una familia de circuitos digitales construidos con transistores de juntura bipolar de colector múltiple (BJT). Cuando se introdujo su velocidad era comparable a los TTL además de que casi eran de tan baja potencia como los CMOS, Volviéndose ideal para su uso en circuitos integrados VLSI. Aunque los niveles lógicos son muy cercanos entre si (Alto: 0.7 V, Bajo: 0.2 V), I2L tenía una alta inmunidad al ruido debido a que operaba por corriente en vez de voltaje.
  • 16. Características de las I²L para poder ser usados en IGE El proceso tecnológico de fabricación debe ser lo más simple posible para que brinde un rendimiento aceptable. La celda básica (compuerta) debe ser simple y lo más compacta posible , para poder integrar gran cantidad de ellas en una misma pastilla. El producto potencia- demora debe ser tal que cuando se opere a una frecuencia razonable no provoque disipación excesiva. Celda básica Consiste en: Un transistor multicolector NPN Un transistor PNP El transistor npn multicolector es vertical, funciona como inversor, mientras que el pnp es lateral y realiza la inyección de corriente. No se requieren de resistencias elevadas y la base del npnmulticolector es común al colector del inyector pnp lateral. Como resultado se obtiene que una puerta I 2L ocupa el área de un solo transistor multiemisor de la Familia lógica TTL. Funciones lógicas usando circuitos I 2L
  • 17. Con los circuitos I²L se puede realizar cualquier función lógica a pesar de actuar como inversores. Ejemplo funciona NOR: consiste en efectuar una conexión cableada de los colectores de los transistores npn. Interfase I²L y TTL El acoplamiento de un circuito I²L a un circuito TTL se puede realizar al conectar una resistencia externa en el terminal de salida del circuito integrado I²L, alimentándola con + 5v. Cuando en la salida I²L existe el estado 0, el transistor de salida se encontrará saturado y le entregará la tensión adecuada aproximadamente 0,1 v a la entrada TTL; sí por el contrario en la salida I²L existe el estado 1, el transistor estará cortado y en la entrada TTL aparecerá aproximadamente un nivel de 5v , adecuado para circuitos TTL. Ventajas y desventajas de los I²L La ventaja fundamental de los circuitos I²L en comparación con otras familias bipolares es la pequeña área de silicio que ocupa en el circuito integrado debido a la compacta estructura que presenta su celda básica. Baja potencia de disipación. Esta potencia es proporcional a la corriente promedio Icc inyectada por la fuente de alimentación al circuito integrado. Sí se elige adecuadamente el valor de la resistencia RX se pueden bajar los tiempos de conmutación así como reducir los valores de potencia disipada.
  • 18. Lógica I²L La velocidad de los circuitos I²L aunque no alcanza las velocidades de los circuitos ECL o Schottky TTL, no es de las peores. Del funcionamiento de los circuitos I²L se puede apreciar que los niveles lógicos internos al circuito integrado corresponderán a Vce(sat) y Vbe, es decir, 0,1 y 0,7 aproximadamente .Por esto, los márgenes de ruido son pequeños comparados con otras familias lógicas. La tecnología IIL fue desplazada finalmente por la tecnología de los transistores MOS