SlideShare una empresa de Scribd logo
1 de 15
Descargar para leer sin conexión
Convertidores Analógico-
Digital (ADC’s)
Procesamiento Digital de Señales
Catedrático: Agustín Camarillo
Alumna: Yolanda Mora Campos
7mo. Sem. Ing. Telecomunicaciones
Yolanda Mora Campos Página 2
Contenido
Introducción........................................................................................................................................ 3
Diagrama de un convertidor A/D........................................................................................................ 3
Funcionamiento .................................................................................................................................. 4
Ejemplo de resolución......................................................................................................................... 4
Tipos de convertidores A/D................................................................................................................. 5
A/D Escalera .................................................................................................................................... 5
Diagrama Escalera....................................................................................................................... 6
Analizando el diagrama:...................................................................................................................... 6
Funcionamiento .......................................................................................................................... 6
A/D Seguimiento ................................................................................................................................. 7
A/D Aproximaciones sucesivas............................................................................................................ 8
Simple rampa ...................................................................................................................................... 9
Doble Rampa..................................................................................................................................... 11
Tensión frecuencia............................................................................................................................ 12
Referencias........................................................................................................................................ 15
Yolanda Mora Campos Página 3
Introducción
Un convertidor analógico-digital, (ADC: "Analog-to-Digital Converter") es un
dispositivo electrónico capaz de convertir una entrada analógica de voltaje en un
valor binario, Se utiliza en equipos electrónicos como computadoras, grabadores de sonido
y de vídeo, y equipos de telecomunicaciones. La señal analógica, que varía de forma
continua en el tiempo, se conecta a la entrada del dispositivo y se somete a un muestreo a
una velocidad fija, obteniéndose así una señal digital a la salida del mismo.
Diagrama de un convertidor A/D
A nivel de elemento de circuito, el A/D se caracteriza por:
 Una entrada analógica
 Una salida Digital
 Varias señales de control y alimentación.
Las señales de control más importantes y características son:
 SC (Start Conversion)
 EOC (End Of Conversion).
La primera es una entrada que requiere el circuito para que comience la conversión que
durará un tiempo que a veces es conocido de antemano y otras veces no.
La señal EOC es la que indica al circuito o microprocesador donde están entrando las
señales digitales, cuándo ha terminado la conversión. Es por tanto una señal de salida.
El elemento de salida del A/D es un registro donde se almacena el dato. Este permanecerá
almacenado o cambiará controlado por unas entradas de Enable y Chip Select del registro.
El funcionamiento de un A/D es muy simple:
Inicia la conversión
cuando la señal SC=1
El A/D comienza la
conversión
El A/D avisa cuándo termina
la conversión mediante una
bajada a 0 del EOC.
ADC
Vin
SC EOC
Salida
digital
Yolanda Mora Campos Página 4
Funcionamiento
Los ADC, tienen dos señales de entrada, las cuales son llamadas como: Vref + y Vref -, estas
entradas determinan el rango en el cual se va a convertir una señal de entrada.
También existe un parámetro llamado resolución, la cual puede ser calculada si se conoce
el valor máximo que la entrada de información utiliza y la cantidad máxima de la salida en
dígitos binarios.
Ejemplo de resolución
Utilizaremos el ADC0804 con la siguiente característica:
Convierte una muestra analógica de entre 0 y 5 V.
La resolución será:
 Resolución= valor analógico/ (28
)
 Resolución= 5 V. / 256
 Resolución= 0.0195 V. ó 19.5 mV.
 Resolución= LSB
Explicado sería:
Por cada 19.5 mV. Que aumente la tensión entre las entradas Vref + y Vref – que se
encuentran a la entrada del convertidor, éste aumentará en 1 su salida. (Sumándose en
forma binaria bit a bit).
Ejemplo:
Entrada Salida
0 V. 00000000
0.02 V. 00000001
0.04 V. 00000010
1 V 00110011
(5 V-LSB) 11111111
Yolanda Mora Campos Página 5
Tipos de convertidores A/D.
Se dividen en los siguientes tipos:
No son los únicos, pero si son los más típicos.
A/D Escalera
Consta de un D/A en el que la entrada es un contador. La entrada RST al contador es la
de inicio de cuenta. El amplificador es un circuito comparador. Su funcionamiento no es
el de un amplificador lineal, sino que está fabricado para comparar V+ con V- como lo
hace un amplificador operacional, llevando al amplificador a saturación positiva o negativa.
Tiene con él dos diferencias:
En primer lugar es más rápido y además trabaja en niveles compatibles con TTL. Es decir
su forma de trabajo es:
 Si V + > V- sat. positiva y Vo = 5 V.
 Si V + < V- sat. negativa y Vo =0 V.
A/D
Realimentados
Escalera
Seguimiento
Aproximaciones
Sucesivas
Integradores
Simple Rampa
Doble Rampa
Tensión
Frecuencia
Paralelo
Yolanda Mora Campos Página 6
Diagrama Escalera
EOC
Vin
3 1
2 Reloj
Analizando el diagrama:
 La entrada es analógica
 La salida digital se toma a partir de la salida del contador
 La señal de control SC es RST, que pone a 0 el contador
 La señal EOC es la EC que da un flanco descendente cuando termina la conversión
Funcionamiento
Con la señal RST el contador se cambia a 0, así la entrada del D/A tiene el mismo valor al
igual que la salida. Entonces V- =0, pero V+ = Vin debe ser mayor que 0, por lo que Vin >
V- y el amplificador se satura positivamente por lo que la salida Vo = 5 V. = EOC.
Dada esta situación se habilita la puerta AND permitiendo el paso de un pulso que obliga al
contador a contar.
En su salida tendrá un LSB, que saldrá en analógico a la salida del D/A. Y si su valor es
menos que Vin, la salida del amplificador seguirá siendo 5 V. y el contador contará otra
vez, así hasta que V- > Vin.
El tiempo máximo cuando el contador recorre todos los estados es:
Vo D/A
Contador
Yolanda Mora Campos Página 7
A/D Seguimiento
En este circuito, la puerta se sustituye por el efecto de un contador ascendente descendente.
Es especialmente útil cuando la señal a medir no evoluciona muy rápido y queremos saber
de forma continuada el valor de VIN. es decir lee continuamente. En el circuito anterior,
cada vez que se quería hacer una lectura había que empezar por el principio. Aquí, una vez
que se ha alcanzado el valor aproximado a la señal VIN el contador solo aumenta o
disminuye sobre este valor. Hace un seguimiento del señal. La señal SC, por tanto, es sólo
una RST que se conecta a la señal de alimentación para comenzar. Una vez que está
contando no se necesita esta señal ya que la cuenta es ininterrumpida. La forma de obtener
la señal SC será entonces:
Cuando se empieza a contar la cuenta se hace en sentido creciente y la salida del
amplificador estará en saturación positiva hasta que la señal de entrada VIN sea menor que
la salida del D/A. En ese momento, la cuenta se hace decreciente para ajustar el valor. Este
desajuste puede ocurrir por dos causas: o bien la VIN está entre dos valores de salida del
D/A que tiene valores discretos (Valor de la entrada digital x VREF = Salida analógica), o
bien se debe a modificaciones de VIN. Este tipo de circuito es el que se utilizaría para medir
temperatura permanentemente unida a un panel digital. La salida va variando arriba o abajo
según como sea la lectura.
Yolanda Mora Campos Página 8
A/D Aproximaciones sucesivas
En este circuito, se sustituye el contador por un registro de aproximaciones sucesivas
(RAS). La idea de este circuito es lograr llegar al valor final, sin tener que recorrer todos
los anteriores. Para ello, se pretende conocer en cada ciclo de reloj el valor de un bit. En
primer lugar el valor del bit más significativo Dn-1, después el Dn-2 y así sucesivamente.
El método consiste en colocar en primer lugar en el registro el valor LHH...H. Si la VIN es
superior a la salida del D/A en ese caso, el amplificador lo detectará dando saturación
positiva y un 1 en salida. Por tanto para alcanzar el valor deseado tendré que incrementar el
bit de mayor peso, es decir darle el valor H. Si por el contrario, el amplificador hubiese
dado a la salida un 0, el bit estaría en su valor correcto.
Una vez conocido el valor de Dn-1 introducimos como dato digital el siguiente: Dn-1
LHH...H y comparamos la salida del D/A con VIN como se hizo en el caso anterior. De
esta manera conseguimos saber también el valor de Dn-2. Repitiendo este proceso en el
tiempo conseguimos obtener el valor buscado. La principal ventaja que presenta este
dispositivo frente a otros es que se necesita un ciclo de reloj por cada bit. Por ello, para 12
bits sólo son necesarios 12 ciclos de reloj.
Yolanda Mora Campos Página 9
La base de este A/D es un R.A.S. que esté diseñado a partir de un registro de
desplazamiento cuyo funcionamiento sea el siguiente:
Tn representa el ciclo de reloj. Como se observa el dato está disponible en el ciclo de reloj
n+1, uno más que el número de bits del dato de salida. Si VIN > V0DAC entonces la
saturación del comparador será positiva y a la salida de éste tendremos V0 = 5V (un 1
lógico para TTL). Si VIN < V0DAC entonces la saturación será negativa y v0 = 0V (un 0
lógico en TTL). Con esto vemos que la salida del comparador, cuando evaluamos un bit,
coincide con el valor correcto de éste. Por tanto, la salida del comparador debe utilizarse
como entrada del registro de desplazamiento antes indicado.
Simple rampa
Se hace la conversión en un sólo paso. Disponemos de un integrador y la tensión VIN debe
ser positiva (unipolar). Cuando SC=1, entonces:
1. Se cierra el interruptor cortocircuitando el condensador C, de manera que se
descarga a través de la RON del interruptor.
Yolanda Mora Campos Página 10
2. Se resetea el contador colocándolo a cero.
3. La unidad de control permite que la señal de reloj llegue al contador. Para ello
coloca a 1 la tercera entrada de la puerta AND.
Tras estos pasos el integrador comienza en cero y como VIN es positivo, la salida del
amplificador estará en saturación positiva. Con ello, a la salida del comparador tendremos
un 1 lógico, lo cual permitirá que la señal de reloj CLK alcance al contador. A medida que
se carga el condensador aumenta el valor de salida del integrador VI. Esto continua igual
hasta que en un momento determinado VIN es mayor o igual que VI lo que hace que el
comparador se sature negativamente, y por tanto, VC = 0. En ese momento el resultado de
la puerta NAND es un uno lógico, con lo cual impedimos que la señal CLK llegue al
contador, terminando así el proceso de conversión.
Lo que se ha hecho ha sido convertir VIN en una magnitud de tiempo t y ese tiempo lo
evaluamos con un contador:
t = nº de pulsos/fclk = nTclk
Yolanda Mora Campos Página 11
Doble Rampa
El sistema funciona en dos partes en el tiempo proporcionando dos rampas distintas.
1. La entrada es la señal analógica VA que se desea digitalizar. Dura un tiempo fijo tF.
2. Tiene como entrada -VREF y el tiempo es variable. Se supone VA>0.
Durante el primer período de tiempo la salida será:
Ya que el condensador está descargado al comenzar la conversión mediante el interruptor
que tiene en paralelo.
En el segundo tramo, al conmutar la entrada ésta se hace negativa lo que implica una
pendiente positiva. Sin considerar las condiciones iniciales la salida sería:
Y teniendo en cuenta las condiciones iniciales:
La condición de final de segunda rampa se tendrá cuando la salida sea nula
Yolanda Mora Campos Página 12
Se puede encontrar una expresión de esta ecuación en la que, eliminando el tiempo, se
introduzcan los pulsos de reloj. Si f es la frecuencia de reloj, su período será la inversa de la
frecuencia y se puede escribir:
Este convertidor es útil ya que además de tener una dependencia baja de la salida con la
entrada, permite conseguir alta resolución (24 bits o algo más). Sin embargo esta alta
resolución puede presentar problemas de deriva o offset que se resuelva mediante una
tercera rampa (7109). Su idea básica es medir la deriva en la primera fase poniendo la
entrada a cero y añadiendo esta deriva mediante un sumador en el resto del circuito. Se
añade, por tanto, un tiempo previo al primero que es un ajuste de cero del A/D. Por otra
parte, si VA<0 se necesitará que VREF sea positiva. El 7109 permite ambos signos en la
entrada mediante un selector del signo de la tensión de referencia dependiendo del de la
entrada.
Otra ventaja de este circuito es el bajo consumo por estar fabricado en tecnología CMOS.
Son también bastante inmunes al ruido sobre todo al de alta frecuencia. Si, por ejemplo, se
quiere convertir una señal continua, si se observa ésta detenidamente se verá que no tiene
un único valor sino que oscila dentro de una banda de valores (tiene ruido).
Tensión frecuencia
En este tipo de convertidor se realiza una conversión de la señal analógica de entrada a
frecuencia, midiéndose después el valor de la misma (antes la convertíamos en tiempo).
Este circuito, por tanto, tendrá dos partes bien distintas: la primera convierte la señal a
frecuencia y la segunda mide esa frecuencia.
Está formada por un integrador y un comparador. El control detecta cuando VI es igual a
VREF y en ese momento cortocircuita, momentáneamente, el condensador, comenzando así
otro período de integración. El valor de VI será:
Yolanda Mora Campos Página 13
Para t = T (tiempo de integración) VI = -VREF , sustituyendo en la expresión anterior:
El comportamiento, por tanto, de VREF y de V0 se aprecia en la siguiente figura:
Una de las principales ventajas que presenta este convertidor es que posee una alta
capacidad de aislamiento, debido a que la salida ya es digital y con un opto-acoplador, se
consigue un aislamiento completo y total. Por ello, si colocamos a la salida de nuestro
convertidor tensión-frecuencia un opto-acoplador obtendremos un convertidor A/D con
aislamiento.
La segunda parte de este convertidor será un frecuencímetro. Básicamente consiste en
contar el número de pulsos que llegan a partir de un patrón de tiempo. Por tanto el
convertidor completo será:
Yolanda Mora Campos Página 14
La salida del contador será la salida del convertidor. En el tiempo tendremos:
Durante el tiempo TA el SAMPLE/HOLD estará en muestreo y durante TH estará en
mantenimiento y Vc vale 1, permitiendo que los pulsos lleguen al contador. Durante TH se
habrán contado n pulsos, siendo n = TH/T y como sabemos el valor de F=1/T
Como se aprecia el número de pulsos es proporcional a VIN. Se trata de un circuito de bajo
coste muy interesante para el caso de aislamiento. También es interesante para el caso de
transmisión de información a larga distancia dado que la salida ya se encuentra digitalizada
y, por ejemplo, se puede multiplexar varias de ellas a través un multiplexor digital.
A/D Paralelo
Se trata de un convertidor excepcionalmente rápido pero muy complejo desde el punto de
vista del circuito. Su estructura tiene dos partes. En el primer nivel aparecen un conjunto de
comparadores.
En donde, si el codificador tiene a la salida n niveles, necesitamos 2n
comparadores a la
entrada (para 8 bits se necesitan 256 comparadores).
Yolanda Mora Campos Página 15
Las tensiones de referencia son todas múltiplos de la tensión del LSB. Por ejemplo, si
tenemos 8 bits, con una tensión de 10 V, el LSB será:
El funcionamiento de este comparador es simple: todos aquellos comparadores en los que
VIN sea mayor que su tensión de referencia estará en saturación positiva mientras que los
demás no. El segundo nivel es un codificador que convierte las 2n
entradas en n salidas.
Ahora conseguimos que la conversión sea instantánea. Sus principales aplicaciones son en
vídeo.
Referencias
J.I.Escudero, M.Parada, F.Simón
http://www.dte.us.es/ing_inf/ins_elec/temario/Tema%208.%20Convertidores%20A-D.pdf

Más contenido relacionado

La actualidad más candente

Ejercicios resueltos adc_dac
Ejercicios resueltos adc_dacEjercicios resueltos adc_dac
Ejercicios resueltos adc_dacCesar Gil Arrieta
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionalesKaren ßibiana
 
8 2 convertidor-analogico_-digital (1)
8 2 convertidor-analogico_-digital (1)8 2 convertidor-analogico_-digital (1)
8 2 convertidor-analogico_-digital (1)henry1860
 
Codificación Convolucional, Decodificador de Viterbi y Turbo Código
Codificación Convolucional, Decodificador de Viterbi y Turbo CódigoCodificación Convolucional, Decodificador de Viterbi y Turbo Código
Codificación Convolucional, Decodificador de Viterbi y Turbo CódigoOscar Javier Jimenez Revelo
 
1.0.1 conversión analógico - digital -1
1.0.1   conversión analógico - digital -11.0.1   conversión analógico - digital -1
1.0.1 conversión analógico - digital -1Guillermo Viaje
 
Taller adc - resuelto
Taller adc - resueltoTaller adc - resuelto
Taller adc - resueltodiegopccali
 
Dispositivos electronicos cat
Dispositivos electronicos catDispositivos electronicos cat
Dispositivos electronicos catRamiroRodriguez78
 
Informe tele
Informe teleInforme tele
Informe telediiegollp
 
Codificación y modulación
Codificación y modulaciónCodificación y modulación
Codificación y modulaciónFabian Duitama
 

La actualidad más candente (18)

Convertidores - PEAD
Convertidores - PEADConvertidores - PEAD
Convertidores - PEAD
 
Ejercicios resueltos adc_dac
Ejercicios resueltos adc_dacEjercicios resueltos adc_dac
Ejercicios resueltos adc_dac
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionales
 
Sistema pwm
Sistema pwmSistema pwm
Sistema pwm
 
Pcm
PcmPcm
Pcm
 
Cuantificación
CuantificaciónCuantificación
Cuantificación
 
Universidad tecnologica equinoccial
Universidad tecnologica equinoccialUniversidad tecnologica equinoccial
Universidad tecnologica equinoccial
 
8 2 convertidor-analogico_-digital (1)
8 2 convertidor-analogico_-digital (1)8 2 convertidor-analogico_-digital (1)
8 2 convertidor-analogico_-digital (1)
 
Codificación Convolucional, Decodificador de Viterbi y Turbo Código
Codificación Convolucional, Decodificador de Viterbi y Turbo CódigoCodificación Convolucional, Decodificador de Viterbi y Turbo Código
Codificación Convolucional, Decodificador de Viterbi y Turbo Código
 
1.0.1 conversión analógico - digital -1
1.0.1   conversión analógico - digital -11.0.1   conversión analógico - digital -1
1.0.1 conversión analógico - digital -1
 
Unidad 1 fundamentos de circuitos logicos
Unidad 1 fundamentos de circuitos logicosUnidad 1 fundamentos de circuitos logicos
Unidad 1 fundamentos de circuitos logicos
 
Codificación de datos
Codificación de datosCodificación de datos
Codificación de datos
 
Pcm
PcmPcm
Pcm
 
Taller adc - resuelto
Taller adc - resueltoTaller adc - resuelto
Taller adc - resuelto
 
Dispositivos electronicos cat
Dispositivos electronicos catDispositivos electronicos cat
Dispositivos electronicos cat
 
Informe tele
Informe teleInforme tele
Informe tele
 
Pead conversores
Pead   conversoresPead   conversores
Pead conversores
 
Codificación y modulación
Codificación y modulaciónCodificación y modulación
Codificación y modulación
 

Destacado

Unidad 4 lenguaje hdl pe RUBI
Unidad 4 lenguaje hdl pe RUBIUnidad 4 lenguaje hdl pe RUBI
Unidad 4 lenguaje hdl pe RUBIJhonatan Pat
 
Componentes auxiliares
Componentes auxiliaresComponentes auxiliares
Componentes auxiliareswandagr
 
Convertidores pead
Convertidores peadConvertidores pead
Convertidores peadToño Puc
 
Circuitos secuenciales
Circuitos secuencialesCircuitos secuenciales
Circuitos secuencialesNuma Abreu
 
PresentacióN Montaje Del Adc0804 1 5 Diapositivas
PresentacióN Montaje Del Adc0804 1 5 DiapositivasPresentacióN Montaje Del Adc0804 1 5 Diapositivas
PresentacióN Montaje Del Adc0804 1 5 Diapositivasmaximomorales
 
Electrónica Analógica
Electrónica AnalógicaElectrónica Analógica
Electrónica Analógicadanniq02
 

Destacado (8)

Unidad 4 lenguaje hdl pe RUBI
Unidad 4 lenguaje hdl pe RUBIUnidad 4 lenguaje hdl pe RUBI
Unidad 4 lenguaje hdl pe RUBI
 
Informe tecnico convertidores unidad 3
Informe tecnico convertidores unidad 3Informe tecnico convertidores unidad 3
Informe tecnico convertidores unidad 3
 
Unidad 4 lenguajes hdl
Unidad 4 lenguajes hdlUnidad 4 lenguajes hdl
Unidad 4 lenguajes hdl
 
Componentes auxiliares
Componentes auxiliaresComponentes auxiliares
Componentes auxiliares
 
Convertidores pead
Convertidores peadConvertidores pead
Convertidores pead
 
Circuitos secuenciales
Circuitos secuencialesCircuitos secuenciales
Circuitos secuenciales
 
PresentacióN Montaje Del Adc0804 1 5 Diapositivas
PresentacióN Montaje Del Adc0804 1 5 DiapositivasPresentacióN Montaje Del Adc0804 1 5 Diapositivas
PresentacióN Montaje Del Adc0804 1 5 Diapositivas
 
Electrónica Analógica
Electrónica AnalógicaElectrónica Analógica
Electrónica Analógica
 

Similar a Convertidores analógicos

Investigación documental 3 u
Investigación documental 3 uInvestigación documental 3 u
Investigación documental 3 uIrving Che
 
Conversor análogo
Conversor análogoConversor análogo
Conversor análogotecautind
 
Conversores Análogo-Digital y Digital-Análogo
Conversores Análogo-Digital y Digital-AnálogoConversores Análogo-Digital y Digital-Análogo
Conversores Análogo-Digital y Digital-AnálogoDavid Puc Poot
 
DiapositivasPEAD_U3converidores
DiapositivasPEAD_U3converidoresDiapositivasPEAD_U3converidores
DiapositivasPEAD_U3converidoresJoseph Mejia
 
Conversores j3 salomon
Conversores j3 salomonConversores j3 salomon
Conversores j3 salomons_alomon
 
Microcontroladores: conversor análogo/digital
Microcontroladores: conversor análogo/digitalMicrocontroladores: conversor análogo/digital
Microcontroladores: conversor análogo/digitalSANTIAGO PABLO ALBERTO
 
electronica de potencia
electronica de potencia electronica de potencia
electronica de potencia Marco Solano
 
Circuitos analogico digital-digital-analogico
Circuitos analogico digital-digital-analogicoCircuitos analogico digital-digital-analogico
Circuitos analogico digital-digital-analogicoCesar Blanco Castro
 
Dispositivos analogico digital-digital-analogico
Dispositivos analogico digital-digital-analogicoDispositivos analogico digital-digital-analogico
Dispositivos analogico digital-digital-analogicoIsrael Lopez Luna
 
Informe tecnico unidad3
Informe tecnico   unidad3Informe tecnico   unidad3
Informe tecnico unidad3Ricardo Ayala
 
CAD conversion analogico digital
CAD conversion analogico digitalCAD conversion analogico digital
CAD conversion analogico digitalCarol Cajal
 

Similar a Convertidores analógicos (20)

Convertidores analógicos
Convertidores analógicosConvertidores analógicos
Convertidores analógicos
 
Convertidores ad
Convertidores adConvertidores ad
Convertidores ad
 
Convertidores ad
Convertidores adConvertidores ad
Convertidores ad
 
Investigación documental 3 u
Investigación documental 3 uInvestigación documental 3 u
Investigación documental 3 u
 
Conversor análogo
Conversor análogoConversor análogo
Conversor análogo
 
Exposicion lunes
Exposicion lunesExposicion lunes
Exposicion lunes
 
Conversores Análogo-Digital y Digital-Análogo
Conversores Análogo-Digital y Digital-AnálogoConversores Análogo-Digital y Digital-Análogo
Conversores Análogo-Digital y Digital-Análogo
 
Convertidores A/D-D/A
Convertidores A/D-D/AConvertidores A/D-D/A
Convertidores A/D-D/A
 
Cad
CadCad
Cad
 
aproximaciones_sucesivas
aproximaciones_sucesivasaproximaciones_sucesivas
aproximaciones_sucesivas
 
P5 adc i_ruiz_guano
P5 adc i_ruiz_guanoP5 adc i_ruiz_guano
P5 adc i_ruiz_guano
 
DiapositivasPEAD_U3converidores
DiapositivasPEAD_U3converidoresDiapositivasPEAD_U3converidores
DiapositivasPEAD_U3converidores
 
Conversores j3 salomon
Conversores j3 salomonConversores j3 salomon
Conversores j3 salomon
 
Microcontroladores: conversor análogo/digital
Microcontroladores: conversor análogo/digitalMicrocontroladores: conversor análogo/digital
Microcontroladores: conversor análogo/digital
 
electronica de potencia
electronica de potencia electronica de potencia
electronica de potencia
 
Circuitos analogico digital-digital-analogico
Circuitos analogico digital-digital-analogicoCircuitos analogico digital-digital-analogico
Circuitos analogico digital-digital-analogico
 
Dispositivos analogico digital-digital-analogico
Dispositivos analogico digital-digital-analogicoDispositivos analogico digital-digital-analogico
Dispositivos analogico digital-digital-analogico
 
Informe tecnico unidad3
Informe tecnico   unidad3Informe tecnico   unidad3
Informe tecnico unidad3
 
Tele 2 lab1
Tele 2 lab1Tele 2 lab1
Tele 2 lab1
 
CAD conversion analogico digital
CAD conversion analogico digitalCAD conversion analogico digital
CAD conversion analogico digital
 

Más de Yolanda Mora

Investigación de tecnologías de sistemas distribuidos
Investigación de tecnologías de sistemas distribuidosInvestigación de tecnologías de sistemas distribuidos
Investigación de tecnologías de sistemas distribuidosYolanda Mora
 
Cronología de la evolución de los procesadores con tecnología de multiprogram...
Cronología de la evolución de los procesadores con tecnología de multiprogram...Cronología de la evolución de los procesadores con tecnología de multiprogram...
Cronología de la evolución de los procesadores con tecnología de multiprogram...Yolanda Mora
 
Estructura del sistema de archivos de linux
Estructura del sistema de archivos de linuxEstructura del sistema de archivos de linux
Estructura del sistema de archivos de linuxYolanda Mora
 
Tecnologia de redes
Tecnologia de redesTecnologia de redes
Tecnologia de redesYolanda Mora
 
Valores éticos del ingeniero en telecomunicaciones
Valores éticos del ingeniero en telecomunicacionesValores éticos del ingeniero en telecomunicaciones
Valores éticos del ingeniero en telecomunicacionesYolanda Mora
 
Propiedades de la convolución
Propiedades de la convoluciónPropiedades de la convolución
Propiedades de la convoluciónYolanda Mora
 

Más de Yolanda Mora (10)

Investigación de tecnologías de sistemas distribuidos
Investigación de tecnologías de sistemas distribuidosInvestigación de tecnologías de sistemas distribuidos
Investigación de tecnologías de sistemas distribuidos
 
Hardware de red
Hardware de redHardware de red
Hardware de red
 
Cronología de la evolución de los procesadores con tecnología de multiprogram...
Cronología de la evolución de los procesadores con tecnología de multiprogram...Cronología de la evolución de los procesadores con tecnología de multiprogram...
Cronología de la evolución de los procesadores con tecnología de multiprogram...
 
Estructura del sistema de archivos de linux
Estructura del sistema de archivos de linuxEstructura del sistema de archivos de linux
Estructura del sistema de archivos de linux
 
Tecnologia de redes
Tecnologia de redesTecnologia de redes
Tecnologia de redes
 
Valores éticos del ingeniero en telecomunicaciones
Valores éticos del ingeniero en telecomunicacionesValores éticos del ingeniero en telecomunicaciones
Valores éticos del ingeniero en telecomunicaciones
 
Gentoo
GentooGentoo
Gentoo
 
E commerce
E commerceE commerce
E commerce
 
Filtro de bessel
Filtro de besselFiltro de bessel
Filtro de bessel
 
Propiedades de la convolución
Propiedades de la convoluciónPropiedades de la convolución
Propiedades de la convolución
 

Último

NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARONARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFAROJosé Luis Palma
 
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...Carlos Muñoz
 
MAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grandeMAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grandeMarjorie Burga
 
Clasificaciones, modalidades y tendencias de investigación educativa.
Clasificaciones, modalidades y tendencias de investigación educativa.Clasificaciones, modalidades y tendencias de investigación educativa.
Clasificaciones, modalidades y tendencias de investigación educativa.José Luis Palma
 
RAIZ CUADRADA Y CUBICA PARA NIÑOS DE PRIMARIA
RAIZ CUADRADA Y CUBICA PARA NIÑOS DE PRIMARIARAIZ CUADRADA Y CUBICA PARA NIÑOS DE PRIMARIA
RAIZ CUADRADA Y CUBICA PARA NIÑOS DE PRIMARIACarlos Campaña Montenegro
 
DECÁGOLO DEL GENERAL ELOY ALFARO DELGADO
DECÁGOLO DEL GENERAL ELOY ALFARO DELGADODECÁGOLO DEL GENERAL ELOY ALFARO DELGADO
DECÁGOLO DEL GENERAL ELOY ALFARO DELGADOJosé Luis Palma
 
La triple Naturaleza del Hombre estudio.
La triple Naturaleza del Hombre estudio.La triple Naturaleza del Hombre estudio.
La triple Naturaleza del Hombre estudio.amayarogel
 
GLOSAS Y PALABRAS ACTO 2 DE ABRIL 2024.docx
GLOSAS  Y PALABRAS ACTO 2 DE ABRIL 2024.docxGLOSAS  Y PALABRAS ACTO 2 DE ABRIL 2024.docx
GLOSAS Y PALABRAS ACTO 2 DE ABRIL 2024.docxAleParedes11
 
Resolucion de Problemas en Educacion Inicial 5 años ED-2024 Ccesa007.pdf
Resolucion de Problemas en Educacion Inicial 5 años ED-2024 Ccesa007.pdfResolucion de Problemas en Educacion Inicial 5 años ED-2024 Ccesa007.pdf
Resolucion de Problemas en Educacion Inicial 5 años ED-2024 Ccesa007.pdfDemetrio Ccesa Rayme
 
Estrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónEstrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónLourdes Feria
 
RETO MES DE ABRIL .............................docx
RETO MES DE ABRIL .............................docxRETO MES DE ABRIL .............................docx
RETO MES DE ABRIL .............................docxAna Fernandez
 
Informatica Generalidades - Conceptos Básicos
Informatica Generalidades - Conceptos BásicosInformatica Generalidades - Conceptos Básicos
Informatica Generalidades - Conceptos BásicosCesarFernandez937857
 
Planificacion Anual 4to Grado Educacion Primaria 2024 Ccesa007.pdf
Planificacion Anual 4to Grado Educacion Primaria   2024   Ccesa007.pdfPlanificacion Anual 4to Grado Educacion Primaria   2024   Ccesa007.pdf
Planificacion Anual 4to Grado Educacion Primaria 2024 Ccesa007.pdfDemetrio Ccesa Rayme
 
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptxACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptxzulyvero07
 
cortes de luz abril 2024 en la provincia de tungurahua
cortes de luz abril 2024 en la provincia de tungurahuacortes de luz abril 2024 en la provincia de tungurahua
cortes de luz abril 2024 en la provincia de tungurahuaDANNYISAACCARVAJALGA
 
PRIMER SEMESTRE 2024 ASAMBLEA DEPARTAMENTAL.pptx
PRIMER SEMESTRE 2024 ASAMBLEA DEPARTAMENTAL.pptxPRIMER SEMESTRE 2024 ASAMBLEA DEPARTAMENTAL.pptx
PRIMER SEMESTRE 2024 ASAMBLEA DEPARTAMENTAL.pptxinformacionasapespu
 
Neurociencias para Educadores NE24 Ccesa007.pdf
Neurociencias para Educadores  NE24  Ccesa007.pdfNeurociencias para Educadores  NE24  Ccesa007.pdf
Neurociencias para Educadores NE24 Ccesa007.pdfDemetrio Ccesa Rayme
 
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdfSELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdfAngélica Soledad Vega Ramírez
 
el CTE 6 DOCENTES 2 2023-2024abcdefghijoklmnñopqrstuvwxyz
el CTE 6 DOCENTES 2 2023-2024abcdefghijoklmnñopqrstuvwxyzel CTE 6 DOCENTES 2 2023-2024abcdefghijoklmnñopqrstuvwxyz
el CTE 6 DOCENTES 2 2023-2024abcdefghijoklmnñopqrstuvwxyzprofefilete
 

Último (20)

NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARONARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
 
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
Plan Refuerzo Escolar 2024 para estudiantes con necesidades de Aprendizaje en...
 
MAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grandeMAYO 1 PROYECTO día de la madre el amor más grande
MAYO 1 PROYECTO día de la madre el amor más grande
 
Clasificaciones, modalidades y tendencias de investigación educativa.
Clasificaciones, modalidades y tendencias de investigación educativa.Clasificaciones, modalidades y tendencias de investigación educativa.
Clasificaciones, modalidades y tendencias de investigación educativa.
 
RAIZ CUADRADA Y CUBICA PARA NIÑOS DE PRIMARIA
RAIZ CUADRADA Y CUBICA PARA NIÑOS DE PRIMARIARAIZ CUADRADA Y CUBICA PARA NIÑOS DE PRIMARIA
RAIZ CUADRADA Y CUBICA PARA NIÑOS DE PRIMARIA
 
Sesión de clase: Defendamos la verdad.pdf
Sesión de clase: Defendamos la verdad.pdfSesión de clase: Defendamos la verdad.pdf
Sesión de clase: Defendamos la verdad.pdf
 
DECÁGOLO DEL GENERAL ELOY ALFARO DELGADO
DECÁGOLO DEL GENERAL ELOY ALFARO DELGADODECÁGOLO DEL GENERAL ELOY ALFARO DELGADO
DECÁGOLO DEL GENERAL ELOY ALFARO DELGADO
 
La triple Naturaleza del Hombre estudio.
La triple Naturaleza del Hombre estudio.La triple Naturaleza del Hombre estudio.
La triple Naturaleza del Hombre estudio.
 
GLOSAS Y PALABRAS ACTO 2 DE ABRIL 2024.docx
GLOSAS  Y PALABRAS ACTO 2 DE ABRIL 2024.docxGLOSAS  Y PALABRAS ACTO 2 DE ABRIL 2024.docx
GLOSAS Y PALABRAS ACTO 2 DE ABRIL 2024.docx
 
Resolucion de Problemas en Educacion Inicial 5 años ED-2024 Ccesa007.pdf
Resolucion de Problemas en Educacion Inicial 5 años ED-2024 Ccesa007.pdfResolucion de Problemas en Educacion Inicial 5 años ED-2024 Ccesa007.pdf
Resolucion de Problemas en Educacion Inicial 5 años ED-2024 Ccesa007.pdf
 
Estrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcciónEstrategia de prompts, primeras ideas para su construcción
Estrategia de prompts, primeras ideas para su construcción
 
RETO MES DE ABRIL .............................docx
RETO MES DE ABRIL .............................docxRETO MES DE ABRIL .............................docx
RETO MES DE ABRIL .............................docx
 
Informatica Generalidades - Conceptos Básicos
Informatica Generalidades - Conceptos BásicosInformatica Generalidades - Conceptos Básicos
Informatica Generalidades - Conceptos Básicos
 
Planificacion Anual 4to Grado Educacion Primaria 2024 Ccesa007.pdf
Planificacion Anual 4to Grado Educacion Primaria   2024   Ccesa007.pdfPlanificacion Anual 4to Grado Educacion Primaria   2024   Ccesa007.pdf
Planificacion Anual 4to Grado Educacion Primaria 2024 Ccesa007.pdf
 
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptxACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
ACUERDO MINISTERIAL 078-ORGANISMOS ESCOLARES..pptx
 
cortes de luz abril 2024 en la provincia de tungurahua
cortes de luz abril 2024 en la provincia de tungurahuacortes de luz abril 2024 en la provincia de tungurahua
cortes de luz abril 2024 en la provincia de tungurahua
 
PRIMER SEMESTRE 2024 ASAMBLEA DEPARTAMENTAL.pptx
PRIMER SEMESTRE 2024 ASAMBLEA DEPARTAMENTAL.pptxPRIMER SEMESTRE 2024 ASAMBLEA DEPARTAMENTAL.pptx
PRIMER SEMESTRE 2024 ASAMBLEA DEPARTAMENTAL.pptx
 
Neurociencias para Educadores NE24 Ccesa007.pdf
Neurociencias para Educadores  NE24  Ccesa007.pdfNeurociencias para Educadores  NE24  Ccesa007.pdf
Neurociencias para Educadores NE24 Ccesa007.pdf
 
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdfSELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
SELECCIÓN DE LA MUESTRA Y MUESTREO EN INVESTIGACIÓN CUALITATIVA.pdf
 
el CTE 6 DOCENTES 2 2023-2024abcdefghijoklmnñopqrstuvwxyz
el CTE 6 DOCENTES 2 2023-2024abcdefghijoklmnñopqrstuvwxyzel CTE 6 DOCENTES 2 2023-2024abcdefghijoklmnñopqrstuvwxyz
el CTE 6 DOCENTES 2 2023-2024abcdefghijoklmnñopqrstuvwxyz
 

Convertidores analógicos

  • 1. Convertidores Analógico- Digital (ADC’s) Procesamiento Digital de Señales Catedrático: Agustín Camarillo Alumna: Yolanda Mora Campos 7mo. Sem. Ing. Telecomunicaciones
  • 2. Yolanda Mora Campos Página 2 Contenido Introducción........................................................................................................................................ 3 Diagrama de un convertidor A/D........................................................................................................ 3 Funcionamiento .................................................................................................................................. 4 Ejemplo de resolución......................................................................................................................... 4 Tipos de convertidores A/D................................................................................................................. 5 A/D Escalera .................................................................................................................................... 5 Diagrama Escalera....................................................................................................................... 6 Analizando el diagrama:...................................................................................................................... 6 Funcionamiento .......................................................................................................................... 6 A/D Seguimiento ................................................................................................................................. 7 A/D Aproximaciones sucesivas............................................................................................................ 8 Simple rampa ...................................................................................................................................... 9 Doble Rampa..................................................................................................................................... 11 Tensión frecuencia............................................................................................................................ 12 Referencias........................................................................................................................................ 15
  • 3. Yolanda Mora Campos Página 3 Introducción Un convertidor analógico-digital, (ADC: "Analog-to-Digital Converter") es un dispositivo electrónico capaz de convertir una entrada analógica de voltaje en un valor binario, Se utiliza en equipos electrónicos como computadoras, grabadores de sonido y de vídeo, y equipos de telecomunicaciones. La señal analógica, que varía de forma continua en el tiempo, se conecta a la entrada del dispositivo y se somete a un muestreo a una velocidad fija, obteniéndose así una señal digital a la salida del mismo. Diagrama de un convertidor A/D A nivel de elemento de circuito, el A/D se caracteriza por:  Una entrada analógica  Una salida Digital  Varias señales de control y alimentación. Las señales de control más importantes y características son:  SC (Start Conversion)  EOC (End Of Conversion). La primera es una entrada que requiere el circuito para que comience la conversión que durará un tiempo que a veces es conocido de antemano y otras veces no. La señal EOC es la que indica al circuito o microprocesador donde están entrando las señales digitales, cuándo ha terminado la conversión. Es por tanto una señal de salida. El elemento de salida del A/D es un registro donde se almacena el dato. Este permanecerá almacenado o cambiará controlado por unas entradas de Enable y Chip Select del registro. El funcionamiento de un A/D es muy simple: Inicia la conversión cuando la señal SC=1 El A/D comienza la conversión El A/D avisa cuándo termina la conversión mediante una bajada a 0 del EOC. ADC Vin SC EOC Salida digital
  • 4. Yolanda Mora Campos Página 4 Funcionamiento Los ADC, tienen dos señales de entrada, las cuales son llamadas como: Vref + y Vref -, estas entradas determinan el rango en el cual se va a convertir una señal de entrada. También existe un parámetro llamado resolución, la cual puede ser calculada si se conoce el valor máximo que la entrada de información utiliza y la cantidad máxima de la salida en dígitos binarios. Ejemplo de resolución Utilizaremos el ADC0804 con la siguiente característica: Convierte una muestra analógica de entre 0 y 5 V. La resolución será:  Resolución= valor analógico/ (28 )  Resolución= 5 V. / 256  Resolución= 0.0195 V. ó 19.5 mV.  Resolución= LSB Explicado sería: Por cada 19.5 mV. Que aumente la tensión entre las entradas Vref + y Vref – que se encuentran a la entrada del convertidor, éste aumentará en 1 su salida. (Sumándose en forma binaria bit a bit). Ejemplo: Entrada Salida 0 V. 00000000 0.02 V. 00000001 0.04 V. 00000010 1 V 00110011 (5 V-LSB) 11111111
  • 5. Yolanda Mora Campos Página 5 Tipos de convertidores A/D. Se dividen en los siguientes tipos: No son los únicos, pero si son los más típicos. A/D Escalera Consta de un D/A en el que la entrada es un contador. La entrada RST al contador es la de inicio de cuenta. El amplificador es un circuito comparador. Su funcionamiento no es el de un amplificador lineal, sino que está fabricado para comparar V+ con V- como lo hace un amplificador operacional, llevando al amplificador a saturación positiva o negativa. Tiene con él dos diferencias: En primer lugar es más rápido y además trabaja en niveles compatibles con TTL. Es decir su forma de trabajo es:  Si V + > V- sat. positiva y Vo = 5 V.  Si V + < V- sat. negativa y Vo =0 V. A/D Realimentados Escalera Seguimiento Aproximaciones Sucesivas Integradores Simple Rampa Doble Rampa Tensión Frecuencia Paralelo
  • 6. Yolanda Mora Campos Página 6 Diagrama Escalera EOC Vin 3 1 2 Reloj Analizando el diagrama:  La entrada es analógica  La salida digital se toma a partir de la salida del contador  La señal de control SC es RST, que pone a 0 el contador  La señal EOC es la EC que da un flanco descendente cuando termina la conversión Funcionamiento Con la señal RST el contador se cambia a 0, así la entrada del D/A tiene el mismo valor al igual que la salida. Entonces V- =0, pero V+ = Vin debe ser mayor que 0, por lo que Vin > V- y el amplificador se satura positivamente por lo que la salida Vo = 5 V. = EOC. Dada esta situación se habilita la puerta AND permitiendo el paso de un pulso que obliga al contador a contar. En su salida tendrá un LSB, que saldrá en analógico a la salida del D/A. Y si su valor es menos que Vin, la salida del amplificador seguirá siendo 5 V. y el contador contará otra vez, así hasta que V- > Vin. El tiempo máximo cuando el contador recorre todos los estados es: Vo D/A Contador
  • 7. Yolanda Mora Campos Página 7 A/D Seguimiento En este circuito, la puerta se sustituye por el efecto de un contador ascendente descendente. Es especialmente útil cuando la señal a medir no evoluciona muy rápido y queremos saber de forma continuada el valor de VIN. es decir lee continuamente. En el circuito anterior, cada vez que se quería hacer una lectura había que empezar por el principio. Aquí, una vez que se ha alcanzado el valor aproximado a la señal VIN el contador solo aumenta o disminuye sobre este valor. Hace un seguimiento del señal. La señal SC, por tanto, es sólo una RST que se conecta a la señal de alimentación para comenzar. Una vez que está contando no se necesita esta señal ya que la cuenta es ininterrumpida. La forma de obtener la señal SC será entonces: Cuando se empieza a contar la cuenta se hace en sentido creciente y la salida del amplificador estará en saturación positiva hasta que la señal de entrada VIN sea menor que la salida del D/A. En ese momento, la cuenta se hace decreciente para ajustar el valor. Este desajuste puede ocurrir por dos causas: o bien la VIN está entre dos valores de salida del D/A que tiene valores discretos (Valor de la entrada digital x VREF = Salida analógica), o bien se debe a modificaciones de VIN. Este tipo de circuito es el que se utilizaría para medir temperatura permanentemente unida a un panel digital. La salida va variando arriba o abajo según como sea la lectura.
  • 8. Yolanda Mora Campos Página 8 A/D Aproximaciones sucesivas En este circuito, se sustituye el contador por un registro de aproximaciones sucesivas (RAS). La idea de este circuito es lograr llegar al valor final, sin tener que recorrer todos los anteriores. Para ello, se pretende conocer en cada ciclo de reloj el valor de un bit. En primer lugar el valor del bit más significativo Dn-1, después el Dn-2 y así sucesivamente. El método consiste en colocar en primer lugar en el registro el valor LHH...H. Si la VIN es superior a la salida del D/A en ese caso, el amplificador lo detectará dando saturación positiva y un 1 en salida. Por tanto para alcanzar el valor deseado tendré que incrementar el bit de mayor peso, es decir darle el valor H. Si por el contrario, el amplificador hubiese dado a la salida un 0, el bit estaría en su valor correcto. Una vez conocido el valor de Dn-1 introducimos como dato digital el siguiente: Dn-1 LHH...H y comparamos la salida del D/A con VIN como se hizo en el caso anterior. De esta manera conseguimos saber también el valor de Dn-2. Repitiendo este proceso en el tiempo conseguimos obtener el valor buscado. La principal ventaja que presenta este dispositivo frente a otros es que se necesita un ciclo de reloj por cada bit. Por ello, para 12 bits sólo son necesarios 12 ciclos de reloj.
  • 9. Yolanda Mora Campos Página 9 La base de este A/D es un R.A.S. que esté diseñado a partir de un registro de desplazamiento cuyo funcionamiento sea el siguiente: Tn representa el ciclo de reloj. Como se observa el dato está disponible en el ciclo de reloj n+1, uno más que el número de bits del dato de salida. Si VIN > V0DAC entonces la saturación del comparador será positiva y a la salida de éste tendremos V0 = 5V (un 1 lógico para TTL). Si VIN < V0DAC entonces la saturación será negativa y v0 = 0V (un 0 lógico en TTL). Con esto vemos que la salida del comparador, cuando evaluamos un bit, coincide con el valor correcto de éste. Por tanto, la salida del comparador debe utilizarse como entrada del registro de desplazamiento antes indicado. Simple rampa Se hace la conversión en un sólo paso. Disponemos de un integrador y la tensión VIN debe ser positiva (unipolar). Cuando SC=1, entonces: 1. Se cierra el interruptor cortocircuitando el condensador C, de manera que se descarga a través de la RON del interruptor.
  • 10. Yolanda Mora Campos Página 10 2. Se resetea el contador colocándolo a cero. 3. La unidad de control permite que la señal de reloj llegue al contador. Para ello coloca a 1 la tercera entrada de la puerta AND. Tras estos pasos el integrador comienza en cero y como VIN es positivo, la salida del amplificador estará en saturación positiva. Con ello, a la salida del comparador tendremos un 1 lógico, lo cual permitirá que la señal de reloj CLK alcance al contador. A medida que se carga el condensador aumenta el valor de salida del integrador VI. Esto continua igual hasta que en un momento determinado VIN es mayor o igual que VI lo que hace que el comparador se sature negativamente, y por tanto, VC = 0. En ese momento el resultado de la puerta NAND es un uno lógico, con lo cual impedimos que la señal CLK llegue al contador, terminando así el proceso de conversión. Lo que se ha hecho ha sido convertir VIN en una magnitud de tiempo t y ese tiempo lo evaluamos con un contador: t = nº de pulsos/fclk = nTclk
  • 11. Yolanda Mora Campos Página 11 Doble Rampa El sistema funciona en dos partes en el tiempo proporcionando dos rampas distintas. 1. La entrada es la señal analógica VA que se desea digitalizar. Dura un tiempo fijo tF. 2. Tiene como entrada -VREF y el tiempo es variable. Se supone VA>0. Durante el primer período de tiempo la salida será: Ya que el condensador está descargado al comenzar la conversión mediante el interruptor que tiene en paralelo. En el segundo tramo, al conmutar la entrada ésta se hace negativa lo que implica una pendiente positiva. Sin considerar las condiciones iniciales la salida sería: Y teniendo en cuenta las condiciones iniciales: La condición de final de segunda rampa se tendrá cuando la salida sea nula
  • 12. Yolanda Mora Campos Página 12 Se puede encontrar una expresión de esta ecuación en la que, eliminando el tiempo, se introduzcan los pulsos de reloj. Si f es la frecuencia de reloj, su período será la inversa de la frecuencia y se puede escribir: Este convertidor es útil ya que además de tener una dependencia baja de la salida con la entrada, permite conseguir alta resolución (24 bits o algo más). Sin embargo esta alta resolución puede presentar problemas de deriva o offset que se resuelva mediante una tercera rampa (7109). Su idea básica es medir la deriva en la primera fase poniendo la entrada a cero y añadiendo esta deriva mediante un sumador en el resto del circuito. Se añade, por tanto, un tiempo previo al primero que es un ajuste de cero del A/D. Por otra parte, si VA<0 se necesitará que VREF sea positiva. El 7109 permite ambos signos en la entrada mediante un selector del signo de la tensión de referencia dependiendo del de la entrada. Otra ventaja de este circuito es el bajo consumo por estar fabricado en tecnología CMOS. Son también bastante inmunes al ruido sobre todo al de alta frecuencia. Si, por ejemplo, se quiere convertir una señal continua, si se observa ésta detenidamente se verá que no tiene un único valor sino que oscila dentro de una banda de valores (tiene ruido). Tensión frecuencia En este tipo de convertidor se realiza una conversión de la señal analógica de entrada a frecuencia, midiéndose después el valor de la misma (antes la convertíamos en tiempo). Este circuito, por tanto, tendrá dos partes bien distintas: la primera convierte la señal a frecuencia y la segunda mide esa frecuencia. Está formada por un integrador y un comparador. El control detecta cuando VI es igual a VREF y en ese momento cortocircuita, momentáneamente, el condensador, comenzando así otro período de integración. El valor de VI será:
  • 13. Yolanda Mora Campos Página 13 Para t = T (tiempo de integración) VI = -VREF , sustituyendo en la expresión anterior: El comportamiento, por tanto, de VREF y de V0 se aprecia en la siguiente figura: Una de las principales ventajas que presenta este convertidor es que posee una alta capacidad de aislamiento, debido a que la salida ya es digital y con un opto-acoplador, se consigue un aislamiento completo y total. Por ello, si colocamos a la salida de nuestro convertidor tensión-frecuencia un opto-acoplador obtendremos un convertidor A/D con aislamiento. La segunda parte de este convertidor será un frecuencímetro. Básicamente consiste en contar el número de pulsos que llegan a partir de un patrón de tiempo. Por tanto el convertidor completo será:
  • 14. Yolanda Mora Campos Página 14 La salida del contador será la salida del convertidor. En el tiempo tendremos: Durante el tiempo TA el SAMPLE/HOLD estará en muestreo y durante TH estará en mantenimiento y Vc vale 1, permitiendo que los pulsos lleguen al contador. Durante TH se habrán contado n pulsos, siendo n = TH/T y como sabemos el valor de F=1/T Como se aprecia el número de pulsos es proporcional a VIN. Se trata de un circuito de bajo coste muy interesante para el caso de aislamiento. También es interesante para el caso de transmisión de información a larga distancia dado que la salida ya se encuentra digitalizada y, por ejemplo, se puede multiplexar varias de ellas a través un multiplexor digital. A/D Paralelo Se trata de un convertidor excepcionalmente rápido pero muy complejo desde el punto de vista del circuito. Su estructura tiene dos partes. En el primer nivel aparecen un conjunto de comparadores. En donde, si el codificador tiene a la salida n niveles, necesitamos 2n comparadores a la entrada (para 8 bits se necesitan 256 comparadores).
  • 15. Yolanda Mora Campos Página 15 Las tensiones de referencia son todas múltiplos de la tensión del LSB. Por ejemplo, si tenemos 8 bits, con una tensión de 10 V, el LSB será: El funcionamiento de este comparador es simple: todos aquellos comparadores en los que VIN sea mayor que su tensión de referencia estará en saturación positiva mientras que los demás no. El segundo nivel es un codificador que convierte las 2n entradas en n salidas. Ahora conseguimos que la conversión sea instantánea. Sus principales aplicaciones son en vídeo. Referencias J.I.Escudero, M.Parada, F.Simón http://www.dte.us.es/ing_inf/ins_elec/temario/Tema%208.%20Convertidores%20A-D.pdf