SlideShare una empresa de Scribd logo
ArquitecturaArquitectura
RISC y CISCRISC y CISC
UNIVERSIDAD NACIONAL EXPERIMENTALUNIVERSIDAD NACIONAL EXPERIMENTAL
DE LOS LLANOS OCCIDENTALESDE LOS LLANOS OCCIDENTALES
““EZEQUIEL ZAMORA”EZEQUIEL ZAMORA”
UNELLEZUNELLEZ
Barinas, Mayo 2015Barinas, Mayo 2015
Arquitectura RISC y CISCArquitectura RISC y CISC
• Se han realizado muchos esfuerzos para mejorar el
rendimiento de los computadores con el fin de incrementar
la velocidad de funcionamiento de los componentes tales
como:
– El subsistema de memoria
– El subsistema de dispositivos de E/S
– El bus
– La CPU
• El diseño de la misma CPU tenía que mejorarse para
obtener mejoras significativas en el rendimiento.
• El diseño y evolución de las CPU’s a lo largo de los años
está representado en las arquitecturas RISC y CISC
Arquitectura CISCArquitectura CISC
Arquitectura de Computadora de Conjunto de Instrucciones
Complejas (Complex Instruction Set Computer – CISC)
Las imperativas tecnológias que influyeron en la evolución de la
arquitectura CISC fueron:
• El Control Microprogramado
– Facilidad de Implementación
– Uso de eficiente del espacio en el chip
– Posibilidad de modificar el conjunto de instrucciones
– Posibilidad de diseñar nuevas y poderosas instrucciones
– Posibilidad de simular nuevas arquitecturas
Arquitectura CISCArquitectura CISC
• Necesidad de tener un rico conjunto de instrucciones, dado que
muchos programas fueron desarrollados en lenguaje ensamblador
– Instrucciones para trabajar con operandos de punto flotante
– Instrucciones individuales para guardar y restaurar todos los registros de la
CPU
– Instrucciones para proporcionar construcciones especiales de lazos
– Instrucciones para trabajar con diferentes modos de direccionamiento que
permitan el indexado a través de arreglos
• Buscar la correspondencia de instrucciones de lenguaje de alto
nivel al nivel de lenguaje de máquina
– Al usar el control microprogramado, es posible disponer de algunas de las
instrucciones de lenguaje de alto nivel a nivel de lenguaje de máquina.
Estas instruccciones pueden ser interpretadas por el microprograma
– La disponibilidad de una instrucción de lenguaje de máquina ofrece la ventaja
de que los compiladores de lenguajes de alto nivel generen código más simple
y a la vez más eficiente
Arquitectura CISCArquitectura CISC
Características de la Arquitectura CISC
• Instrucciones de longitud variable
– La longitud de la instrucción depende del modo de direccionamiento usado en
los operandos
• Las instrucciones requieren múltiples ciclos de reloj para ejecutar
– Antes de que una instrucción pueda ser ejecutada los operandos deben ser
buscados desde diferentes ubicaciones en memoria
• Predominan las instrucciones con dos operandos
– Los CISC soportan cero, uno o más operandos
• Variedad del direccionamiento de operandos
– Registro a registro, registro a memoria y memoria a registro
• Multiples modos de direccionamiento
– Alguno de los direccionamientos soportados son el directo de memoria,
indirecto de memoria y el indexado a través de registros
Arquitectura CISCArquitectura CISC
Ventajas
• Facilidad de implementación del conjunto de instrucciones
• Compatibilidad hacia adelante y hacia atrás de nuevas CPU’s
• Facilidad de programación
• Puede ser menor la complejidad del compilador
Desventajas
• La complejidad del conjunto de instrucciones crece
• Las instrucciones de longitud variable reducen el rendimiento
del sistema
• Inclusión de instrucciones que raramente se usan
Arquitectura RISCArquitectura RISC
Arquitectura de Computadora de Conjunto de Instrucciones
Reducidas (Reduced Instruction Set Computer – RISC)
• Las CPUs RISC se ocupan de un número menor de instrucciones
comparado con las CPUs en la arquitectura CISC.
• Los factores y condiciones que impulsaron el desarrollo de los
procesadores RISC fueron:
– Reducción de las brechas en velocidad entre la CPU y la memoria
– Comprensión de la efectividad de instrucciones simples y complejas
– Segmentación (Pipelining)
– Velocidad de la memoria
– Problemas con latencia de la Instrucción
– Problemas de dependencia mutua entre instrucciones
– Super Segmentación
– Super Procesador Escalar
Arquitectura RISCArquitectura RISC
Características de la Arquitectura RISC
• Pequeño conjunto de instrucciones
– Poseen un número significativamente menor de instrucciones
• Instrucciones simples
• Instrucciones de longitud fija
– La mayoría de las instrucciones son de la misma longitud, lo
que permite que una instrucción se busque con una
operación individual
• Predominan las instrucciones que se ejecutan en un ciclo de
máquina
– La mayoría de las instrucciones se ejecutan en un solo ciclo,
esto permite la implementación de la segmentación
(Pipelining)
• Procesamiento de segmentación
– Los procesadores RISC tienen la capacidad de manejar
varias instrucciones al mismo tiempo, por medio de la técnica
de segmentación o línea de trabajo
Arquitectura RISCArquitectura RISC
Causas de la Latencia
• Instrucciones requieren más de un ciclo de máquina
• Instrucciones de longitud variable
• Instrucciones de punto flotante
• Acceder a operandos desde memoria en vez que desde registros
• Acceder a un recurso compartido
El problema de la Dependencia Mutua
• La dependencia mutua entre instrucciones impone un orden
secuencial en la ejecución
• La dependencia mutua puede degradar el rendimiento de un
procesador RISC
• Los procesadores RISC emplean la programación de instrucciones
(instruction scheduling) para minimizar la degradación en rendimiento
Arquitectura RISCArquitectura RISC
Ventajas
• Se incrementa la velocidad debido a un conjunto de
instrucciones más simple.
• Hardware más simple debido a instrucciones más sencillas que
requieren menos espacio en el chip
• El ciclo de diseño más corto resulta en un diseño efectivo,
costos controlados de desarrollo y tiempo de salida al mercado
más corto.
Desventajas
• Excesiva dependencia en la efectividad del compilador
• La depuración de los programas se hace difícil por la
programación de instrucciones
• Se incrementa el tamaño del código de lenguaje máquina
• Necesidad de memoria rápida
Arquitectura RISC y CISCArquitectura RISC y CISC
Entidad VAX-11 Intel Pentium UltraSparc Power PC
Fabricante Digital Intel Sun Apple, IBM y
Motorola
Registros 16 PG 8 PG
8 PE
100+ PG
64 PF
32 PG 64bit
Espacio de
direcciones
Virtuales
2^32 bytes 2^46 2^64 2^64
Modos de
direccionamiento
•Múltiple modos de
direccionamiento
•Cualquier
instrucción puede
usar cualquier
modo de
direccionamiento
•Múltiple modos de
direccionamiento
•Direccionamiento
de registro base
con cualquier
registro de PG
•Inmediato
•Registro directo ,
indirecto e indexado
•Memoria Directa
•Inmediato
•Registro directo,
indirecto e indexado
•Direccionamiento
absoluto y relativo
Conjunto de
Instrucciones
Más de 400 Menos de 100
Arquitectura RISC y CISCArquitectura RISC y CISC
Fin

Más contenido relacionado

La actualidad más candente

Arquitecturas risc y cisc
Arquitecturas risc y ciscArquitecturas risc y cisc
Arquitecturas risc y cisc
DaCoom
 
Arquitecturas cisc-y-risc
Arquitecturas cisc-y-riscArquitecturas cisc-y-risc
Arquitecturas cisc-y-risc
Daniel Martinez
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
DorvinEduardo
 
Arquitectura cisc
Arquitectura ciscArquitectura cisc
Arquitectura cisc
SuarezJhon
 
Arquitectura risc cisc
Arquitectura risc ciscArquitectura risc cisc
Arquitectura risc cisc
Alex Via Paz
 
Arquitectura CISC
Arquitectura CISCArquitectura CISC
Arquitectura CISC
DILMER OLIVERA
 
Modelo RISC
Modelo RISCModelo RISC
Modelo RISC
Aime Rodriguez
 
Arquitecturas RISC - CISC
Arquitecturas RISC - CISCArquitecturas RISC - CISC
Arquitecturas RISC - CISC
Edwin Belduma
 
ARQUITECTURA CISC
ARQUITECTURA CISCARQUITECTURA CISC
ARQUITECTURA CISC
Jorge Paredes Toledo
 
Risc Cisc
Risc  CiscRisc  Cisc
Risc Cisc
Antonio Castillo
 
Risc Cisc
Risc   CiscRisc   Cisc
Risc Cisc
Antonio Castillo
 
Procesadores Risc
Procesadores RiscProcesadores Risc
Procesadores Risc
Luis Fernando Aguas Bucheli
 
Computadores RISC
Computadores RISCComputadores RISC
Computadores RISC
Jonathan Muñoz Aleman
 
Risc y Cisc
Risc y CiscRisc y Cisc
Risc y Cisc
Gustavo Davila
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
Marleny Pretell Silva
 
Risc y cisc diseño de computadoras
Risc y cisc diseño de computadorasRisc y cisc diseño de computadoras
Risc y cisc diseño de computadoras
borvil
 
Cisc
CiscCisc
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
Yoly Dueñas Guerrero
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
noemirojasramos
 
RISC y CISC
RISC y CISCRISC y CISC

La actualidad más candente (20)

Arquitecturas risc y cisc
Arquitecturas risc y ciscArquitecturas risc y cisc
Arquitecturas risc y cisc
 
Arquitecturas cisc-y-risc
Arquitecturas cisc-y-riscArquitecturas cisc-y-risc
Arquitecturas cisc-y-risc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Arquitectura cisc
Arquitectura ciscArquitectura cisc
Arquitectura cisc
 
Arquitectura risc cisc
Arquitectura risc ciscArquitectura risc cisc
Arquitectura risc cisc
 
Arquitectura CISC
Arquitectura CISCArquitectura CISC
Arquitectura CISC
 
Modelo RISC
Modelo RISCModelo RISC
Modelo RISC
 
Arquitecturas RISC - CISC
Arquitecturas RISC - CISCArquitecturas RISC - CISC
Arquitecturas RISC - CISC
 
ARQUITECTURA CISC
ARQUITECTURA CISCARQUITECTURA CISC
ARQUITECTURA CISC
 
Risc Cisc
Risc  CiscRisc  Cisc
Risc Cisc
 
Risc Cisc
Risc   CiscRisc   Cisc
Risc Cisc
 
Procesadores Risc
Procesadores RiscProcesadores Risc
Procesadores Risc
 
Computadores RISC
Computadores RISCComputadores RISC
Computadores RISC
 
Risc y Cisc
Risc y CiscRisc y Cisc
Risc y Cisc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Risc y cisc diseño de computadoras
Risc y cisc diseño de computadorasRisc y cisc diseño de computadoras
Risc y cisc diseño de computadoras
 
Cisc
CiscCisc
Cisc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
RISC y CISC
RISC y CISCRISC y CISC
RISC y CISC
 

Similar a Arquitectura rics y cisc

Alex tomarema 5_b_t#3
Alex tomarema 5_b_t#3Alex tomarema 5_b_t#3
Alex tomarema 5_b_t#3
Alex Tomarema
 
Risc y-cisc-1
Risc y-cisc-1Risc y-cisc-1
Risc y-cisc-1
Sergio Augusto Baldeon
 
Danilo logroño 5to a tarea 3
Danilo logroño  5to a tarea 3Danilo logroño  5to a tarea 3
Danilo logroño 5to a tarea 3
Danny Logroño
 
Arquitectura risc vs cisc- -linux en caja-
 Arquitectura risc vs cisc- -linux en caja- Arquitectura risc vs cisc- -linux en caja-
Arquitectura risc vs cisc- -linux en caja-
20kblossomk29
 
Procesadores Risc y Cisc
Procesadores Risc y CiscProcesadores Risc y Cisc
Procesadores Risc y Cisc
Franklin Campoverde
 
Eduardo evas 5_a _t3
Eduardo evas 5_a _t3Eduardo evas 5_a _t3
Eduardo evas 5_a _t3
Eduardo Evas
 
Arquitectura cisc
Arquitectura ciscArquitectura cisc
Arquitectura cisc
Taqui Wajuyat Flor
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
ARQUITECTURA RISC
Jorge Paredes Toledo
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
Byron Toapanta
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
Byron Toapanta
 
Procesadores CISC y RISC
Procesadores CISC y RISCProcesadores CISC y RISC
Procesadores CISC y RISC
Paúl Cacuango
 
Risc
RiscRisc
Jhonny tenesaca 5_b_t#3
Jhonny tenesaca 5_b_t#3Jhonny tenesaca 5_b_t#3
Jhonny tenesaca 5_b_t#3
Jhonny Tenesaca
 
modelos-risc-y-cisc.pptx
modelos-risc-y-cisc.pptxmodelos-risc-y-cisc.pptx
modelos-risc-y-cisc.pptx
JorgeAndresRoseroOrt
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
Taqui Wajuyat Flor
 
Discos duros y procesadores
Discos duros y procesadoresDiscos duros y procesadores
Discos duros y procesadores
Valentina Naranjo
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
Arqutectura risc
Arqutectura riscArqutectura risc
Arqutectura risc
Heiner Malca Arevalo
 
Jhonny tenesaca 5_a_t#3
Jhonny tenesaca 5_a_t#3Jhonny tenesaca 5_a_t#3
Jhonny tenesaca 5_a_t#3
Jhonny Tenesaca
 
Arquitectura riscc
Arquitectura risccArquitectura riscc
Arquitectura riscc
MirkoBlanco
 

Similar a Arquitectura rics y cisc (20)

Alex tomarema 5_b_t#3
Alex tomarema 5_b_t#3Alex tomarema 5_b_t#3
Alex tomarema 5_b_t#3
 
Risc y-cisc-1
Risc y-cisc-1Risc y-cisc-1
Risc y-cisc-1
 
Danilo logroño 5to a tarea 3
Danilo logroño  5to a tarea 3Danilo logroño  5to a tarea 3
Danilo logroño 5to a tarea 3
 
Arquitectura risc vs cisc- -linux en caja-
 Arquitectura risc vs cisc- -linux en caja- Arquitectura risc vs cisc- -linux en caja-
Arquitectura risc vs cisc- -linux en caja-
 
Procesadores Risc y Cisc
Procesadores Risc y CiscProcesadores Risc y Cisc
Procesadores Risc y Cisc
 
Eduardo evas 5_a _t3
Eduardo evas 5_a _t3Eduardo evas 5_a _t3
Eduardo evas 5_a _t3
 
Arquitectura cisc
Arquitectura ciscArquitectura cisc
Arquitectura cisc
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
ARQUITECTURA RISC
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
 
Procesadores CISC y RISC
Procesadores CISC y RISCProcesadores CISC y RISC
Procesadores CISC y RISC
 
Risc
RiscRisc
Risc
 
Jhonny tenesaca 5_b_t#3
Jhonny tenesaca 5_b_t#3Jhonny tenesaca 5_b_t#3
Jhonny tenesaca 5_b_t#3
 
modelos-risc-y-cisc.pptx
modelos-risc-y-cisc.pptxmodelos-risc-y-cisc.pptx
modelos-risc-y-cisc.pptx
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Discos duros y procesadores
Discos duros y procesadoresDiscos duros y procesadores
Discos duros y procesadores
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
ARQUITECTURA RISC
 
Arqutectura risc
Arqutectura riscArqutectura risc
Arqutectura risc
 
Jhonny tenesaca 5_a_t#3
Jhonny tenesaca 5_a_t#3Jhonny tenesaca 5_a_t#3
Jhonny tenesaca 5_a_t#3
 
Arquitectura riscc
Arquitectura risccArquitectura riscc
Arquitectura riscc
 

Último

Escuela Sabática. El conflicto inminente.pdf
Escuela Sabática. El conflicto inminente.pdfEscuela Sabática. El conflicto inminente.pdf
Escuela Sabática. El conflicto inminente.pdf
Alejandrino Halire Ccahuana
 
Liturgia día del Padre del siguiente domingo.pptx
Liturgia día del Padre del siguiente domingo.pptxLiturgia día del Padre del siguiente domingo.pptx
Liturgia día del Padre del siguiente domingo.pptx
YeniferGarcia36
 
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdfEstás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Ani Ann
 
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBALMATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
Ana Fernandez
 
MATERIAL ESCOLAR 2024-2025 3 AÑOS CEIP SAN CRISTÓBAL
MATERIAL ESCOLAR 2024-2025 3 AÑOS CEIP SAN CRISTÓBALMATERIAL ESCOLAR 2024-2025 3 AÑOS CEIP SAN CRISTÓBAL
MATERIAL ESCOLAR 2024-2025 3 AÑOS CEIP SAN CRISTÓBAL
Ana Fernandez
 
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdfFEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
Jose Luis Jimenez Rodriguez
 
Evaluacion del tercer trimestre del 2023-2024
Evaluacion del tercer trimestre del 2023-2024Evaluacion del tercer trimestre del 2023-2024
Evaluacion del tercer trimestre del 2023-2024
israelsouza67
 
200. Efemerides junio para trabajar en periodico mural
200. Efemerides junio para trabajar en periodico mural200. Efemerides junio para trabajar en periodico mural
200. Efemerides junio para trabajar en periodico mural
shirherrer
 
UrkuninaLab.pdfsadsadasddassadsadsadasdsad
UrkuninaLab.pdfsadsadasddassadsadsadasdsadUrkuninaLab.pdfsadsadasddassadsadsadasdsad
UrkuninaLab.pdfsadsadasddassadsadsadasdsad
JorgeVillota6
 
CORREOS SEGUNDO 2024 HONORIO DELGADO ESPINOZA
CORREOS SEGUNDO 2024 HONORIO DELGADO ESPINOZACORREOS SEGUNDO 2024 HONORIO DELGADO ESPINOZA
CORREOS SEGUNDO 2024 HONORIO DELGADO ESPINOZA
Sandra Mariela Ballón Aguedo
 
Sesión de clase: El conflicto inminente.
Sesión de clase: El conflicto inminente.Sesión de clase: El conflicto inminente.
Sesión de clase: El conflicto inminente.
https://gramadal.wordpress.com/
 
DESARROLLO DE LAS RELACIONES CON LOS STAKEHOLDERS.pdf
DESARROLLO DE LAS RELACIONES CON LOS STAKEHOLDERS.pdfDESARROLLO DE LAS RELACIONES CON LOS STAKEHOLDERS.pdf
DESARROLLO DE LAS RELACIONES CON LOS STAKEHOLDERS.pdf
JonathanCovena1
 
Mi Comunidad En El Sector Monterrey-Poste Blanco
Mi Comunidad En El Sector Monterrey-Poste BlancoMi Comunidad En El Sector Monterrey-Poste Blanco
Mi Comunidad En El Sector Monterrey-Poste Blanco
Ruth Noemí Soto Villegas
 
tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)
saradocente
 
Camus, Albert - El Extranjero.pdf
Camus, Albert -        El Extranjero.pdfCamus, Albert -        El Extranjero.pdf
Camus, Albert - El Extranjero.pdf
AlexDeLonghi
 
Business Plan -rAIces - Agro Business Tech
Business Plan -rAIces - Agro Business TechBusiness Plan -rAIces - Agro Business Tech
Business Plan -rAIces - Agro Business Tech
johnyamg20
 
POESÍA POR EL DIA DEL PADREEEEEEEEEE.pdf
POESÍA POR EL DIA DEL PADREEEEEEEEEE.pdfPOESÍA POR EL DIA DEL PADREEEEEEEEEE.pdf
POESÍA POR EL DIA DEL PADREEEEEEEEEE.pdf
karlavasquez49
 
Compartir p4s.co Pitch Hackathon Template Plantilla final.pptx-2.pdf
Compartir p4s.co Pitch Hackathon Template Plantilla final.pptx-2.pdfCompartir p4s.co Pitch Hackathon Template Plantilla final.pptx-2.pdf
Compartir p4s.co Pitch Hackathon Template Plantilla final.pptx-2.pdf
JimmyDeveloperWebAnd
 
Presentación simple corporativa degradado en violeta blanco.pdf
Presentación simple corporativa degradado en violeta blanco.pdfPresentación simple corporativa degradado en violeta blanco.pdf
Presentación simple corporativa degradado en violeta blanco.pdf
eleandroth
 
Hablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes CuadernilloHablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes Cuadernillo
Mónica Sánchez
 

Último (20)

Escuela Sabática. El conflicto inminente.pdf
Escuela Sabática. El conflicto inminente.pdfEscuela Sabática. El conflicto inminente.pdf
Escuela Sabática. El conflicto inminente.pdf
 
Liturgia día del Padre del siguiente domingo.pptx
Liturgia día del Padre del siguiente domingo.pptxLiturgia día del Padre del siguiente domingo.pptx
Liturgia día del Padre del siguiente domingo.pptx
 
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdfEstás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdf
 
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBALMATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
 
MATERIAL ESCOLAR 2024-2025 3 AÑOS CEIP SAN CRISTÓBAL
MATERIAL ESCOLAR 2024-2025 3 AÑOS CEIP SAN CRISTÓBALMATERIAL ESCOLAR 2024-2025 3 AÑOS CEIP SAN CRISTÓBAL
MATERIAL ESCOLAR 2024-2025 3 AÑOS CEIP SAN CRISTÓBAL
 
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdfFEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
 
Evaluacion del tercer trimestre del 2023-2024
Evaluacion del tercer trimestre del 2023-2024Evaluacion del tercer trimestre del 2023-2024
Evaluacion del tercer trimestre del 2023-2024
 
200. Efemerides junio para trabajar en periodico mural
200. Efemerides junio para trabajar en periodico mural200. Efemerides junio para trabajar en periodico mural
200. Efemerides junio para trabajar en periodico mural
 
UrkuninaLab.pdfsadsadasddassadsadsadasdsad
UrkuninaLab.pdfsadsadasddassadsadsadasdsadUrkuninaLab.pdfsadsadasddassadsadsadasdsad
UrkuninaLab.pdfsadsadasddassadsadsadasdsad
 
CORREOS SEGUNDO 2024 HONORIO DELGADO ESPINOZA
CORREOS SEGUNDO 2024 HONORIO DELGADO ESPINOZACORREOS SEGUNDO 2024 HONORIO DELGADO ESPINOZA
CORREOS SEGUNDO 2024 HONORIO DELGADO ESPINOZA
 
Sesión de clase: El conflicto inminente.
Sesión de clase: El conflicto inminente.Sesión de clase: El conflicto inminente.
Sesión de clase: El conflicto inminente.
 
DESARROLLO DE LAS RELACIONES CON LOS STAKEHOLDERS.pdf
DESARROLLO DE LAS RELACIONES CON LOS STAKEHOLDERS.pdfDESARROLLO DE LAS RELACIONES CON LOS STAKEHOLDERS.pdf
DESARROLLO DE LAS RELACIONES CON LOS STAKEHOLDERS.pdf
 
Mi Comunidad En El Sector Monterrey-Poste Blanco
Mi Comunidad En El Sector Monterrey-Poste BlancoMi Comunidad En El Sector Monterrey-Poste Blanco
Mi Comunidad En El Sector Monterrey-Poste Blanco
 
tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)
 
Camus, Albert - El Extranjero.pdf
Camus, Albert -        El Extranjero.pdfCamus, Albert -        El Extranjero.pdf
Camus, Albert - El Extranjero.pdf
 
Business Plan -rAIces - Agro Business Tech
Business Plan -rAIces - Agro Business TechBusiness Plan -rAIces - Agro Business Tech
Business Plan -rAIces - Agro Business Tech
 
POESÍA POR EL DIA DEL PADREEEEEEEEEE.pdf
POESÍA POR EL DIA DEL PADREEEEEEEEEE.pdfPOESÍA POR EL DIA DEL PADREEEEEEEEEE.pdf
POESÍA POR EL DIA DEL PADREEEEEEEEEE.pdf
 
Compartir p4s.co Pitch Hackathon Template Plantilla final.pptx-2.pdf
Compartir p4s.co Pitch Hackathon Template Plantilla final.pptx-2.pdfCompartir p4s.co Pitch Hackathon Template Plantilla final.pptx-2.pdf
Compartir p4s.co Pitch Hackathon Template Plantilla final.pptx-2.pdf
 
Presentación simple corporativa degradado en violeta blanco.pdf
Presentación simple corporativa degradado en violeta blanco.pdfPresentación simple corporativa degradado en violeta blanco.pdf
Presentación simple corporativa degradado en violeta blanco.pdf
 
Hablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes CuadernilloHablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes Cuadernillo
 

Arquitectura rics y cisc

  • 1. ArquitecturaArquitectura RISC y CISCRISC y CISC UNIVERSIDAD NACIONAL EXPERIMENTALUNIVERSIDAD NACIONAL EXPERIMENTAL DE LOS LLANOS OCCIDENTALESDE LOS LLANOS OCCIDENTALES ““EZEQUIEL ZAMORA”EZEQUIEL ZAMORA” UNELLEZUNELLEZ Barinas, Mayo 2015Barinas, Mayo 2015
  • 2. Arquitectura RISC y CISCArquitectura RISC y CISC • Se han realizado muchos esfuerzos para mejorar el rendimiento de los computadores con el fin de incrementar la velocidad de funcionamiento de los componentes tales como: – El subsistema de memoria – El subsistema de dispositivos de E/S – El bus – La CPU • El diseño de la misma CPU tenía que mejorarse para obtener mejoras significativas en el rendimiento. • El diseño y evolución de las CPU’s a lo largo de los años está representado en las arquitecturas RISC y CISC
  • 3. Arquitectura CISCArquitectura CISC Arquitectura de Computadora de Conjunto de Instrucciones Complejas (Complex Instruction Set Computer – CISC) Las imperativas tecnológias que influyeron en la evolución de la arquitectura CISC fueron: • El Control Microprogramado – Facilidad de Implementación – Uso de eficiente del espacio en el chip – Posibilidad de modificar el conjunto de instrucciones – Posibilidad de diseñar nuevas y poderosas instrucciones – Posibilidad de simular nuevas arquitecturas
  • 4. Arquitectura CISCArquitectura CISC • Necesidad de tener un rico conjunto de instrucciones, dado que muchos programas fueron desarrollados en lenguaje ensamblador – Instrucciones para trabajar con operandos de punto flotante – Instrucciones individuales para guardar y restaurar todos los registros de la CPU – Instrucciones para proporcionar construcciones especiales de lazos – Instrucciones para trabajar con diferentes modos de direccionamiento que permitan el indexado a través de arreglos • Buscar la correspondencia de instrucciones de lenguaje de alto nivel al nivel de lenguaje de máquina – Al usar el control microprogramado, es posible disponer de algunas de las instrucciones de lenguaje de alto nivel a nivel de lenguaje de máquina. Estas instruccciones pueden ser interpretadas por el microprograma – La disponibilidad de una instrucción de lenguaje de máquina ofrece la ventaja de que los compiladores de lenguajes de alto nivel generen código más simple y a la vez más eficiente
  • 5. Arquitectura CISCArquitectura CISC Características de la Arquitectura CISC • Instrucciones de longitud variable – La longitud de la instrucción depende del modo de direccionamiento usado en los operandos • Las instrucciones requieren múltiples ciclos de reloj para ejecutar – Antes de que una instrucción pueda ser ejecutada los operandos deben ser buscados desde diferentes ubicaciones en memoria • Predominan las instrucciones con dos operandos – Los CISC soportan cero, uno o más operandos • Variedad del direccionamiento de operandos – Registro a registro, registro a memoria y memoria a registro • Multiples modos de direccionamiento – Alguno de los direccionamientos soportados son el directo de memoria, indirecto de memoria y el indexado a través de registros
  • 6. Arquitectura CISCArquitectura CISC Ventajas • Facilidad de implementación del conjunto de instrucciones • Compatibilidad hacia adelante y hacia atrás de nuevas CPU’s • Facilidad de programación • Puede ser menor la complejidad del compilador Desventajas • La complejidad del conjunto de instrucciones crece • Las instrucciones de longitud variable reducen el rendimiento del sistema • Inclusión de instrucciones que raramente se usan
  • 7. Arquitectura RISCArquitectura RISC Arquitectura de Computadora de Conjunto de Instrucciones Reducidas (Reduced Instruction Set Computer – RISC) • Las CPUs RISC se ocupan de un número menor de instrucciones comparado con las CPUs en la arquitectura CISC. • Los factores y condiciones que impulsaron el desarrollo de los procesadores RISC fueron: – Reducción de las brechas en velocidad entre la CPU y la memoria – Comprensión de la efectividad de instrucciones simples y complejas – Segmentación (Pipelining) – Velocidad de la memoria – Problemas con latencia de la Instrucción – Problemas de dependencia mutua entre instrucciones – Super Segmentación – Super Procesador Escalar
  • 8. Arquitectura RISCArquitectura RISC Características de la Arquitectura RISC • Pequeño conjunto de instrucciones – Poseen un número significativamente menor de instrucciones • Instrucciones simples • Instrucciones de longitud fija – La mayoría de las instrucciones son de la misma longitud, lo que permite que una instrucción se busque con una operación individual • Predominan las instrucciones que se ejecutan en un ciclo de máquina – La mayoría de las instrucciones se ejecutan en un solo ciclo, esto permite la implementación de la segmentación (Pipelining) • Procesamiento de segmentación – Los procesadores RISC tienen la capacidad de manejar varias instrucciones al mismo tiempo, por medio de la técnica de segmentación o línea de trabajo
  • 9. Arquitectura RISCArquitectura RISC Causas de la Latencia • Instrucciones requieren más de un ciclo de máquina • Instrucciones de longitud variable • Instrucciones de punto flotante • Acceder a operandos desde memoria en vez que desde registros • Acceder a un recurso compartido El problema de la Dependencia Mutua • La dependencia mutua entre instrucciones impone un orden secuencial en la ejecución • La dependencia mutua puede degradar el rendimiento de un procesador RISC • Los procesadores RISC emplean la programación de instrucciones (instruction scheduling) para minimizar la degradación en rendimiento
  • 10. Arquitectura RISCArquitectura RISC Ventajas • Se incrementa la velocidad debido a un conjunto de instrucciones más simple. • Hardware más simple debido a instrucciones más sencillas que requieren menos espacio en el chip • El ciclo de diseño más corto resulta en un diseño efectivo, costos controlados de desarrollo y tiempo de salida al mercado más corto. Desventajas • Excesiva dependencia en la efectividad del compilador • La depuración de los programas se hace difícil por la programación de instrucciones • Se incrementa el tamaño del código de lenguaje máquina • Necesidad de memoria rápida
  • 11. Arquitectura RISC y CISCArquitectura RISC y CISC Entidad VAX-11 Intel Pentium UltraSparc Power PC Fabricante Digital Intel Sun Apple, IBM y Motorola Registros 16 PG 8 PG 8 PE 100+ PG 64 PF 32 PG 64bit Espacio de direcciones Virtuales 2^32 bytes 2^46 2^64 2^64 Modos de direccionamiento •Múltiple modos de direccionamiento •Cualquier instrucción puede usar cualquier modo de direccionamiento •Múltiple modos de direccionamiento •Direccionamiento de registro base con cualquier registro de PG •Inmediato •Registro directo , indirecto e indexado •Memoria Directa •Inmediato •Registro directo, indirecto e indexado •Direccionamiento absoluto y relativo Conjunto de Instrucciones Más de 400 Menos de 100
  • 12. Arquitectura RISC y CISCArquitectura RISC y CISC Fin