SlideShare una empresa de Scribd logo
S
PRESENTACIÓN
S INTEGRANTES:
-Diego Eduardo Rodarte Reinoso
-Carlos Alberto Vázquez Araiza
-Adrián Beltrán Arredondo
-Aimé Rodríguez Rodríguez
-Adán Valtierra barajas
S MATERIA: Arquitectura De Computadoras
S TEMA: Modelo RISC
S La idea es que un conjunto de instrucciones poco complejas
son simples, y por tanto de más rápida ejecución, lo que
permite crear un código más "dinámico“, para ello nace RISC.
S Sin embargo RISC también tenía sus desventajas. Debido a que
una serie de instrucciones son necesarias para completar
incluso las tareas más sencillas, el número total de
instrucciones para la lectura de la memoria es más grande, y
por lo tanto lleva más tiempo.
INTRODUCCIÓN
¿QUÉ ES RISC?
Es un tipo de microprocesador con las siguientes características
fundamentales:
• Instrucciones de tamaños fijos y presentados en un reducido número
de formatos.
• Sólo las instrucciones de carga y almacenamiento acceden a la
memoria por datos.
Además estos procesadores suelen disponer de muchos registros de
propósito general.
Objetivo De Risc
La arquitectura RISC, facilita que la instrucciones, que sean ejecutadas lo
más rápidamente posible.
La forma de conseguirlo es simplificando el tipo de instrucciones
que ejecuta el procesador. Así, las instrucciones más breves y
sencillas de un procesador RISC son capaces de ejecutarse mucho
más aprisa que las instrucciones más largas y complejas de un chip
CISC. Sin embargo, este diseño requiere de mucha más RAM y de
una tecnología de compilador más avanzada.
El procesador RISC puede además ejecutar hasta 10 comandos a
la vez pues el compilador del software es el que determina qué
comandos son independientes y por ello es posible ejecutar varios
a la vez. Y al ser los comandos del RISC más sencillos, la
circuitería por la que pasan también es más sencilla. Estos
comandos pasan por menos transistores, de forma que se ejecutan
con más rapidez. Para ejecutar una sola instrucción normalmente
les basta con un ciclo de reloj.
PRINCIPIOS DE DISEÑO DE LAS
COMPUTADORES RISC
S
Características
CARACTERÍSTICAS
1
• Modelo de conjunto de instrucciones Load/Store
2
• Arquitectura no destructiva de tres direcciones.
3
• Instrucciones simples, de formato fijo, con pocos modos de
direccionamiento.
4
• Ausencia de microcódigo.
5
• Ejecución en conductos.
6
• Ejecución en ciclos únicos.
Ventajas RISC
 -Facilidad de implementación del conjunto de instrucciones
 Compatibilidad hacia adelante y hacia atrás de nuevas CPU’S
 Facilidad de programación
 Puede ser menor la complejidad del compilador
Desventajas RISC
RISC MODERNO
Los diseños RISC han llevado a un gran número de plataformas y
arquitecturas al éxito, algunas de las más grandes:
• La línea MIPS Technologies Inc
• La serie IBM POWER
• La versión PowerPC de Motorola e IBM
• El procesador SPARC y UltraSPARC de Sun Microsystems y
Fujitsu
• El PA-RISC y el HP/PA de Hewlett-Packard
• El DEC Alpha
• El ARM
RISC vs CISC
RISC CISC
S Énfasis en el software
S Incluye el multi-reloj, instrucciones
reducida
S Inter – registro: “CARGA” y
“ALMACÉN” incorporado en
instrucciones
S Altos ciclos por segundo, tamaños de
código pequeños
S Transistores usados para almacenar
instrucciones complejas
S Énfasis en el hardware
S Solo-reloj, instrucciones complejas
S Memoria a memoria: “CARGA” y
“ALMACÉN” son las instrucciones
independientes
S Ciclos bajos por segundo, tamaños de
código grandes
S Pasa más transistores en los registros
de la memoria .
S
Conjunto de
Instrucciones
CISC RISC
Una instrucción por circunstancia. Pequeñas instrucciones.
Instrucciones complejas. Instrucciones simples.
Lenta ejecución de la instrucción. Ejecución rápida de las instrucciones.
Pocas instrucciones por trabajo Varias instrucciones por trabajo
específico.
CUADRO COMPARATIVO CISC Y RISC
S El SPARC emplea un formato de instrucciones de 32 bits.
S Todas las instrucciones comienzan con un código de operación
de 2 bits. En ciertas instrucciones, este código se amplia con
bits de código de operación adicionales en otras partes del
formato.
FORMATO DE INSTRUCCIONES
S
Arquitectura
Arquitectura RISC
Objetivos de RISC:
 Alto rendimiento vía segmentación
 Facilitar la implementación HW
 Compatibilidad con compiladores optimizado
Estos objetivos dieron lugar a:
 Instrucciones sencillas
 Modos de direccionamiento sencillos
 Formato de instrucciones de longitud fija
 Gran número de registros
Arquitectura RISC
La estructura simple de RISC conduce a una notable reducción de
la superficie del IC. Se aprovecha para:
 Unidad para el procesamiento aritmético de punto flotante
 Unidad de administración de memoria
 Funciones de control de memoria cache
 Implantación de un conjunto de registros múltiples
Arquitectura RISC
S La CPU trabaja más rápido al utilizar menos ciclos de reloj
para ejecutar instrucciones.
S Utiliza un sistema de direcciones no destructivas en RAM.
S Cada instrucción puede ser ejecutada en un solo ciclo del CPU.
Arquitectura RISC
Una instrucción ingresa en forma fija en el circuito
integrado del procesador (es decir, se alambra
físicamente en el procesador) si se ha demostrado
que la capacidad total del sistema se incrementa en
por lo menos un 1%.
Diseñadores RISC de MIPS y HP
S
Aplicaciones y
Novedades
Procesadores SPARK
Procesadores ARM
Procesadores MIPS
OpenRISC
S OpenRISC es un diseño de CPU RISC de especificación
libre, realizado por OpenCores y publicado bajo la licencia
LGPL.
iPhone 4, Maquinion
Ubuntu 9.04 soporta ARM

Más contenido relacionado

La actualidad más candente

Risc Cisc
Risc  CiscRisc  Cisc
Risc Cisc
Antonio Castillo
 
Arquitecturas cisc-y-risc
Arquitecturas cisc-y-riscArquitecturas cisc-y-risc
Arquitecturas cisc-y-risc
Daniel Martinez
 
Microprocesador
MicroprocesadorMicroprocesador
Microprocesador
SuarezJhon
 
2.3.1
2.3.12.3.1
Lenguaje Ensamblador
Lenguaje EnsambladorLenguaje Ensamblador
Lenguaje Ensamblador
Jesus Cuellar Sanchez
 
Arquitecturas risc y cisc
Arquitecturas risc y ciscArquitecturas risc y cisc
Arquitecturas risc y cisc
DaCoom
 
Algoritmo de planificación srt
Algoritmo de planificación srtAlgoritmo de planificación srt
Algoritmo de planificación srtCarlos Solano
 
Arquitectura CISC
Arquitectura CISCArquitectura CISC
Interrupciones
InterrupcionesInterrupciones
Interrupciones
YESENIA CETINA
 
Modelos risc y cisc
Modelos risc y ciscModelos risc y cisc
Modelos risc y cisc
John Goyeneche
 
Administración de Memoria
Administración de MemoriaAdministración de Memoria
Administración de Memoria
Prof. Javier Troya
 
Estructura de lenguaje ensamblador
Estructura de lenguaje ensambladorEstructura de lenguaje ensamblador
Estructura de lenguaje ensamblador
Eustakiu Padilla
 
Algoritmo aes
Algoritmo aesAlgoritmo aes
Algoritmo aes
James LexLer
 
Presentacion Procesadores
Presentacion ProcesadoresPresentacion Procesadores
Presentacion Procesadores
hector161
 
Lenguaje ensamblador
Lenguaje ensambladorLenguaje ensamblador
Lenguaje ensamblador
jimmy Apanu Inoach
 
Arquitectura de memorias RAM, ROM Y CACHE
Arquitectura de memorias RAM, ROM Y CACHEArquitectura de memorias RAM, ROM Y CACHE
Arquitectura de memorias RAM, ROM Y CACHE
YESENIA CETINA
 
control de concurrencia
control de concurrenciacontrol de concurrencia
control de concurrencia
Jose Guadalupe Couoh Dzul
 
Arquitectura harvard
Arquitectura harvardArquitectura harvard
Arquitectura harvard
Luis Alejandro Pacheco López
 
FUNDAMENTOS DEL LENGUAJE ENSAMBLADOR
FUNDAMENTOS DEL LENGUAJE ENSAMBLADORFUNDAMENTOS DEL LENGUAJE ENSAMBLADOR
FUNDAMENTOS DEL LENGUAJE ENSAMBLADOR
Jesus Adrian Muñoa Martinez
 

La actualidad más candente (20)

Risc Cisc
Risc  CiscRisc  Cisc
Risc Cisc
 
Arquitecturas cisc-y-risc
Arquitecturas cisc-y-riscArquitecturas cisc-y-risc
Arquitecturas cisc-y-risc
 
Microprocesador
MicroprocesadorMicroprocesador
Microprocesador
 
2.3.1
2.3.12.3.1
2.3.1
 
Lenguaje Ensamblador
Lenguaje EnsambladorLenguaje Ensamblador
Lenguaje Ensamblador
 
Arquitecturas risc y cisc
Arquitecturas risc y ciscArquitecturas risc y cisc
Arquitecturas risc y cisc
 
Arquitectura RISC-CISC
Arquitectura RISC-CISCArquitectura RISC-CISC
Arquitectura RISC-CISC
 
Algoritmo de planificación srt
Algoritmo de planificación srtAlgoritmo de planificación srt
Algoritmo de planificación srt
 
Arquitectura CISC
Arquitectura CISCArquitectura CISC
Arquitectura CISC
 
Interrupciones
InterrupcionesInterrupciones
Interrupciones
 
Modelos risc y cisc
Modelos risc y ciscModelos risc y cisc
Modelos risc y cisc
 
Administración de Memoria
Administración de MemoriaAdministración de Memoria
Administración de Memoria
 
Estructura de lenguaje ensamblador
Estructura de lenguaje ensambladorEstructura de lenguaje ensamblador
Estructura de lenguaje ensamblador
 
Algoritmo aes
Algoritmo aesAlgoritmo aes
Algoritmo aes
 
Presentacion Procesadores
Presentacion ProcesadoresPresentacion Procesadores
Presentacion Procesadores
 
Lenguaje ensamblador
Lenguaje ensambladorLenguaje ensamblador
Lenguaje ensamblador
 
Arquitectura de memorias RAM, ROM Y CACHE
Arquitectura de memorias RAM, ROM Y CACHEArquitectura de memorias RAM, ROM Y CACHE
Arquitectura de memorias RAM, ROM Y CACHE
 
control de concurrencia
control de concurrenciacontrol de concurrencia
control de concurrencia
 
Arquitectura harvard
Arquitectura harvardArquitectura harvard
Arquitectura harvard
 
FUNDAMENTOS DEL LENGUAJE ENSAMBLADOR
FUNDAMENTOS DEL LENGUAJE ENSAMBLADORFUNDAMENTOS DEL LENGUAJE ENSAMBLADOR
FUNDAMENTOS DEL LENGUAJE ENSAMBLADOR
 

Destacado

Risc y cisc diseño de computadoras
Risc y cisc diseño de computadorasRisc y cisc diseño de computadoras
Risc y cisc diseño de computadorasborvil
 
Procesadores SISC RISC
Procesadores SISC RISCProcesadores SISC RISC
Procesadores SISC RISCEly Paredez
 
Microprocesadores
MicroprocesadoresMicroprocesadores
Microprocesadores
alexismendezo
 
05 Ciclos de las Instrucciones
05 Ciclos de las Instrucciones05 Ciclos de las Instrucciones
05 Ciclos de las Instrucciones
Jaime E. Velarde
 
Risc y Cisc
Risc y CiscRisc y Cisc
Risc y Cisc
Gustavo Davila
 
Tipos de buses y microprocesadores
Tipos de buses y microprocesadoresTipos de buses y microprocesadores
Tipos de buses y microprocesadoresmario aguirre
 

Destacado (6)

Risc y cisc diseño de computadoras
Risc y cisc diseño de computadorasRisc y cisc diseño de computadoras
Risc y cisc diseño de computadoras
 
Procesadores SISC RISC
Procesadores SISC RISCProcesadores SISC RISC
Procesadores SISC RISC
 
Microprocesadores
MicroprocesadoresMicroprocesadores
Microprocesadores
 
05 Ciclos de las Instrucciones
05 Ciclos de las Instrucciones05 Ciclos de las Instrucciones
05 Ciclos de las Instrucciones
 
Risc y Cisc
Risc y CiscRisc y Cisc
Risc y Cisc
 
Tipos de buses y microprocesadores
Tipos de buses y microprocesadoresTipos de buses y microprocesadores
Tipos de buses y microprocesadores
 

Similar a Modelo RISC

ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
Risc
RiscRisc
Eduardo evas 5_a _t3
Eduardo evas 5_a _t3Eduardo evas 5_a _t3
Eduardo evas 5_a _t3Eduardo Evas
 
Arquitectura rics y cisc
Arquitectura rics y ciscArquitectura rics y cisc
Arquitectura rics y cisc
Edgar Rodriguez
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
Yoly Dueñas Guerrero
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
noemirojasramos
 
Arquitecturasriscycisc 151009090736-lva1-app6892
Arquitecturasriscycisc 151009090736-lva1-app6892Arquitecturasriscycisc 151009090736-lva1-app6892
Arquitecturasriscycisc 151009090736-lva1-app6892
イエスアルベルト アラルコン
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron Toapanta
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron Toapanta
 
Arqutectura risc
Arqutectura riscArqutectura risc
Arqutectura risc
Heiner Malca Arevalo
 
Hernan espinoza 5to_b_t#3
Hernan espinoza 5to_b_t#3Hernan espinoza 5to_b_t#3
Hernan espinoza 5to_b_t#3Hernan Espinoza
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
ARQUITECTURA RISC
Jorge Paredes Toledo
 
Danilo logroño 5to a tarea 3
Danilo logroño  5to a tarea 3Danilo logroño  5to a tarea 3
Danilo logroño 5to a tarea 3Danny Logroño
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
Vannesa Salazar
 
Arquitectura riscc
Arquitectura risccArquitectura riscc
Arquitectura riscc
MirkoBlanco
 
Risc y-cisc-1
Risc y-cisc-1Risc y-cisc-1
Risc y-cisc-1
Sergio Augusto Baldeon
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
lelyydrogo
 

Similar a Modelo RISC (20)

ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
ARQUITECTURA RISC
 
Risc
RiscRisc
Risc
 
Eduardo evas 5_a _t3
Eduardo evas 5_a _t3Eduardo evas 5_a _t3
Eduardo evas 5_a _t3
 
Arquitectura rics y cisc
Arquitectura rics y ciscArquitectura rics y cisc
Arquitectura rics y cisc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Arquitecturasriscycisc 151009090736-lva1-app6892
Arquitecturasriscycisc 151009090736-lva1-app6892Arquitecturasriscycisc 151009090736-lva1-app6892
Arquitecturasriscycisc 151009090736-lva1-app6892
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
 
Arqutectura risc
Arqutectura riscArqutectura risc
Arqutectura risc
 
Hernan espinoza 5to_b_t#3
Hernan espinoza 5to_b_t#3Hernan espinoza 5to_b_t#3
Hernan espinoza 5to_b_t#3
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
ARQUITECTURA RISC
 
Danilo logroño 5to a tarea 3
Danilo logroño  5to a tarea 3Danilo logroño  5to a tarea 3
Danilo logroño 5to a tarea 3
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Arquitectura riscc
Arquitectura risccArquitectura riscc
Arquitectura riscc
 
Risc y-cisc-1
Risc y-cisc-1Risc y-cisc-1
Risc y-cisc-1
 
Procesadores cisc y risc
Procesadores cisc y riscProcesadores cisc y risc
Procesadores cisc y risc
 
Jhonny tenesaca 5_b_t#3
Jhonny tenesaca 5_b_t#3Jhonny tenesaca 5_b_t#3
Jhonny tenesaca 5_b_t#3
 
Procesadores Risc y Cisc
Procesadores Risc y CiscProcesadores Risc y Cisc
Procesadores Risc y Cisc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 

Más de Aime Rodriguez

Cronologia base de datos
Cronologia base de datosCronologia base de datos
Cronologia base de datosAime Rodriguez
 
que es la Organizacion misionera
que es la Organizacion misionera que es la Organizacion misionera
que es la Organizacion misionera Aime Rodriguez
 
Resumen capitulo 3 richard daft
Resumen capitulo 3 richard daftResumen capitulo 3 richard daft
Resumen capitulo 3 richard daftAime Rodriguez
 
Capitulo 12 richar daft
Capitulo 12 richar daft Capitulo 12 richar daft
Capitulo 12 richar daft Aime Rodriguez
 
Capitulo 9 richard daft
Capitulo 9 richard daft Capitulo 9 richard daft
Capitulo 9 richard daft Aime Rodriguez
 
Tecnologiadelainformacion
TecnologiadelainformacionTecnologiadelainformacion
TecnologiadelainformacionAime Rodriguez
 
Historia de la computación
Historia de la computaciónHistoria de la computación
Historia de la computaciónAime Rodriguez
 
Organigrama QUE ES ADMINISTRACION
Organigrama QUE ES ADMINISTRACIONOrganigrama QUE ES ADMINISTRACION
Organigrama QUE ES ADMINISTRACIONAime Rodriguez
 
Cuenta del pasivo
Cuenta del pasivoCuenta del pasivo
Cuenta del pasivo
Aime Rodriguez
 
Teoria del capital humano
Teoria del capital humanoTeoria del capital humano
Teoria del capital humano
Aime Rodriguez
 
Capitulo2 elaboraicon y utilizacion de graficas.
Capitulo2 elaboraicon y utilizacion de graficas.Capitulo2 elaboraicon y utilizacion de graficas.
Capitulo2 elaboraicon y utilizacion de graficas.
Aime Rodriguez
 
EL INDIVIDUALISMO METODOLÓGICO.
EL INDIVIDUALISMO METODOLÓGICO.EL INDIVIDUALISMO METODOLÓGICO.
EL INDIVIDUALISMO METODOLÓGICO.
Aime Rodriguez
 
Organización Y Estructura Orgánica UDG.
Organización Y Estructura Orgánica UDG.Organización Y Estructura Orgánica UDG.
Organización Y Estructura Orgánica UDG.
Aime Rodriguez
 
Mapa Responsabilidad social y etica
Mapa Responsabilidad social y eticaMapa Responsabilidad social y etica
Mapa Responsabilidad social y etica
Aime Rodriguez
 

Más de Aime Rodriguez (20)

Basedatos1
Basedatos1Basedatos1
Basedatos1
 
Cronologia base de datos
Cronologia base de datosCronologia base de datos
Cronologia base de datos
 
caso Hospital
caso Hospital caso Hospital
caso Hospital
 
caso Farolito
caso Farolitocaso Farolito
caso Farolito
 
que es la Organizacion misionera
que es la Organizacion misionera que es la Organizacion misionera
que es la Organizacion misionera
 
caso Tec monterrey
caso Tec monterreycaso Tec monterrey
caso Tec monterrey
 
Resumen capitulo 3 richard daft
Resumen capitulo 3 richard daftResumen capitulo 3 richard daft
Resumen capitulo 3 richard daft
 
Capitulo 12 richar daft
Capitulo 12 richar daft Capitulo 12 richar daft
Capitulo 12 richar daft
 
Capitulo 9 richard daft
Capitulo 9 richard daft Capitulo 9 richard daft
Capitulo 9 richard daft
 
programacion extrema
 programacion extrema programacion extrema
programacion extrema
 
Marco juridico
Marco juridicoMarco juridico
Marco juridico
 
Tecnologiadelainformacion
TecnologiadelainformacionTecnologiadelainformacion
Tecnologiadelainformacion
 
Historia de la computación
Historia de la computaciónHistoria de la computación
Historia de la computación
 
Organigrama QUE ES ADMINISTRACION
Organigrama QUE ES ADMINISTRACIONOrganigrama QUE ES ADMINISTRACION
Organigrama QUE ES ADMINISTRACION
 
Cuenta del pasivo
Cuenta del pasivoCuenta del pasivo
Cuenta del pasivo
 
Teoria del capital humano
Teoria del capital humanoTeoria del capital humano
Teoria del capital humano
 
Capitulo2 elaboraicon y utilizacion de graficas.
Capitulo2 elaboraicon y utilizacion de graficas.Capitulo2 elaboraicon y utilizacion de graficas.
Capitulo2 elaboraicon y utilizacion de graficas.
 
EL INDIVIDUALISMO METODOLÓGICO.
EL INDIVIDUALISMO METODOLÓGICO.EL INDIVIDUALISMO METODOLÓGICO.
EL INDIVIDUALISMO METODOLÓGICO.
 
Organización Y Estructura Orgánica UDG.
Organización Y Estructura Orgánica UDG.Organización Y Estructura Orgánica UDG.
Organización Y Estructura Orgánica UDG.
 
Mapa Responsabilidad social y etica
Mapa Responsabilidad social y eticaMapa Responsabilidad social y etica
Mapa Responsabilidad social y etica
 

Último

Un libro sin recetas, para la maestra y el maestro Fase 3.pdf
Un libro sin recetas, para la maestra y el maestro Fase 3.pdfUn libro sin recetas, para la maestra y el maestro Fase 3.pdf
Un libro sin recetas, para la maestra y el maestro Fase 3.pdf
sandradianelly
 
Texto_de_Aprendizaje-1ro_secundaria-2024.pdf
Texto_de_Aprendizaje-1ro_secundaria-2024.pdfTexto_de_Aprendizaje-1ro_secundaria-2024.pdf
Texto_de_Aprendizaje-1ro_secundaria-2024.pdf
ClaudiaAlcondeViadez
 
Automatización de proceso de producción de la empresa Gloria SA (1).pptx
Automatización de proceso de producción de la empresa Gloria SA (1).pptxAutomatización de proceso de producción de la empresa Gloria SA (1).pptx
Automatización de proceso de producción de la empresa Gloria SA (1).pptx
GallardoJahse
 
Semana 10-TSM-del 27 al 31 de mayo 2024.pptx
Semana 10-TSM-del 27 al 31 de mayo 2024.pptxSemana 10-TSM-del 27 al 31 de mayo 2024.pptx
Semana 10-TSM-del 27 al 31 de mayo 2024.pptx
LorenaCovarrubias12
 
3° UNIDAD 3 CUIDAMOS EL AMBIENTE RECICLANDO EN FAMILIA 933623393 PROF YESSENI...
3° UNIDAD 3 CUIDAMOS EL AMBIENTE RECICLANDO EN FAMILIA 933623393 PROF YESSENI...3° UNIDAD 3 CUIDAMOS EL AMBIENTE RECICLANDO EN FAMILIA 933623393 PROF YESSENI...
3° UNIDAD 3 CUIDAMOS EL AMBIENTE RECICLANDO EN FAMILIA 933623393 PROF YESSENI...
rosannatasaycoyactay
 
Fase 1, Lenguaje algebraico y pensamiento funcional
Fase 1, Lenguaje algebraico y pensamiento funcionalFase 1, Lenguaje algebraico y pensamiento funcional
Fase 1, Lenguaje algebraico y pensamiento funcional
YasneidyGonzalez
 
c3.hu3.p3.p2.Superioridad e inferioridad en la sociedad.pptx
c3.hu3.p3.p2.Superioridad e inferioridad en la sociedad.pptxc3.hu3.p3.p2.Superioridad e inferioridad en la sociedad.pptx
c3.hu3.p3.p2.Superioridad e inferioridad en la sociedad.pptx
Martín Ramírez
 
Horarios y fechas de la PAU 2024 en la Comunidad Valenciana.
Horarios y fechas de la PAU 2024 en la Comunidad Valenciana.Horarios y fechas de la PAU 2024 en la Comunidad Valenciana.
Horarios y fechas de la PAU 2024 en la Comunidad Valenciana.
20minutos
 
Mapa_Conceptual de los fundamentos de la evaluación educativa
Mapa_Conceptual de los fundamentos de la evaluación educativaMapa_Conceptual de los fundamentos de la evaluación educativa
Mapa_Conceptual de los fundamentos de la evaluación educativa
TatianaVanessaAltami
 
Conocemos la ermita de Ntra. Sra. del Arrabal
Conocemos la ermita de Ntra. Sra. del ArrabalConocemos la ermita de Ntra. Sra. del Arrabal
Conocemos la ermita de Ntra. Sra. del Arrabal
Profes de Relideleón Apellidos
 
HABILIDADES MOTRICES BASICAS Y ESPECIFICAS.pdf
HABILIDADES MOTRICES BASICAS Y ESPECIFICAS.pdfHABILIDADES MOTRICES BASICAS Y ESPECIFICAS.pdf
HABILIDADES MOTRICES BASICAS Y ESPECIFICAS.pdf
DIANADIAZSILVA1
 
Educar por Competencias GS2 Ccesa007.pdf
Educar por Competencias GS2 Ccesa007.pdfEducar por Competencias GS2 Ccesa007.pdf
Educar por Competencias GS2 Ccesa007.pdf
Demetrio Ccesa Rayme
 
Proceso de admisiones en escuelas infantiles de Pamplona
Proceso de admisiones en escuelas infantiles de PamplonaProceso de admisiones en escuelas infantiles de Pamplona
Proceso de admisiones en escuelas infantiles de Pamplona
Edurne Navarro Bueno
 
UNIDAD DE APRENDIZAJE DEL MES Junio 2024
UNIDAD DE APRENDIZAJE DEL MES  Junio 2024UNIDAD DE APRENDIZAJE DEL MES  Junio 2024
UNIDAD DE APRENDIZAJE DEL MES Junio 2024
EdwardYumbato1
 
Examen Lengua y Literatura EVAU Andalucía.pdf
Examen Lengua y Literatura EVAU Andalucía.pdfExamen Lengua y Literatura EVAU Andalucía.pdf
Examen Lengua y Literatura EVAU Andalucía.pdf
20minutos
 
El Liberalismo económico en la sociedad y en el mundo
El Liberalismo económico en la sociedad y en el mundoEl Liberalismo económico en la sociedad y en el mundo
El Liberalismo económico en la sociedad y en el mundo
SandraBenitez52
 
Introducción a la ciencia de datos con power BI
Introducción a la ciencia de datos con power BIIntroducción a la ciencia de datos con power BI
Introducción a la ciencia de datos con power BI
arleyo2006
 
Septima-Sesion-Ordinaria-del-Consejo-Tecnico-Escolar-y-el-Taller-Intensivo-de...
Septima-Sesion-Ordinaria-del-Consejo-Tecnico-Escolar-y-el-Taller-Intensivo-de...Septima-Sesion-Ordinaria-del-Consejo-Tecnico-Escolar-y-el-Taller-Intensivo-de...
Septima-Sesion-Ordinaria-del-Consejo-Tecnico-Escolar-y-el-Taller-Intensivo-de...
AracelidelRocioOrdez
 
Mauricio-Presentación-Vacacional- 2024-1
Mauricio-Presentación-Vacacional- 2024-1Mauricio-Presentación-Vacacional- 2024-1
Mauricio-Presentación-Vacacional- 2024-1
MauricioSnchez83
 
Horarios Exámenes EVAU Ordinaria 2024 de Madrid
Horarios Exámenes EVAU Ordinaria 2024 de MadridHorarios Exámenes EVAU Ordinaria 2024 de Madrid
Horarios Exámenes EVAU Ordinaria 2024 de Madrid
20minutos
 

Último (20)

Un libro sin recetas, para la maestra y el maestro Fase 3.pdf
Un libro sin recetas, para la maestra y el maestro Fase 3.pdfUn libro sin recetas, para la maestra y el maestro Fase 3.pdf
Un libro sin recetas, para la maestra y el maestro Fase 3.pdf
 
Texto_de_Aprendizaje-1ro_secundaria-2024.pdf
Texto_de_Aprendizaje-1ro_secundaria-2024.pdfTexto_de_Aprendizaje-1ro_secundaria-2024.pdf
Texto_de_Aprendizaje-1ro_secundaria-2024.pdf
 
Automatización de proceso de producción de la empresa Gloria SA (1).pptx
Automatización de proceso de producción de la empresa Gloria SA (1).pptxAutomatización de proceso de producción de la empresa Gloria SA (1).pptx
Automatización de proceso de producción de la empresa Gloria SA (1).pptx
 
Semana 10-TSM-del 27 al 31 de mayo 2024.pptx
Semana 10-TSM-del 27 al 31 de mayo 2024.pptxSemana 10-TSM-del 27 al 31 de mayo 2024.pptx
Semana 10-TSM-del 27 al 31 de mayo 2024.pptx
 
3° UNIDAD 3 CUIDAMOS EL AMBIENTE RECICLANDO EN FAMILIA 933623393 PROF YESSENI...
3° UNIDAD 3 CUIDAMOS EL AMBIENTE RECICLANDO EN FAMILIA 933623393 PROF YESSENI...3° UNIDAD 3 CUIDAMOS EL AMBIENTE RECICLANDO EN FAMILIA 933623393 PROF YESSENI...
3° UNIDAD 3 CUIDAMOS EL AMBIENTE RECICLANDO EN FAMILIA 933623393 PROF YESSENI...
 
Fase 1, Lenguaje algebraico y pensamiento funcional
Fase 1, Lenguaje algebraico y pensamiento funcionalFase 1, Lenguaje algebraico y pensamiento funcional
Fase 1, Lenguaje algebraico y pensamiento funcional
 
c3.hu3.p3.p2.Superioridad e inferioridad en la sociedad.pptx
c3.hu3.p3.p2.Superioridad e inferioridad en la sociedad.pptxc3.hu3.p3.p2.Superioridad e inferioridad en la sociedad.pptx
c3.hu3.p3.p2.Superioridad e inferioridad en la sociedad.pptx
 
Horarios y fechas de la PAU 2024 en la Comunidad Valenciana.
Horarios y fechas de la PAU 2024 en la Comunidad Valenciana.Horarios y fechas de la PAU 2024 en la Comunidad Valenciana.
Horarios y fechas de la PAU 2024 en la Comunidad Valenciana.
 
Mapa_Conceptual de los fundamentos de la evaluación educativa
Mapa_Conceptual de los fundamentos de la evaluación educativaMapa_Conceptual de los fundamentos de la evaluación educativa
Mapa_Conceptual de los fundamentos de la evaluación educativa
 
Conocemos la ermita de Ntra. Sra. del Arrabal
Conocemos la ermita de Ntra. Sra. del ArrabalConocemos la ermita de Ntra. Sra. del Arrabal
Conocemos la ermita de Ntra. Sra. del Arrabal
 
HABILIDADES MOTRICES BASICAS Y ESPECIFICAS.pdf
HABILIDADES MOTRICES BASICAS Y ESPECIFICAS.pdfHABILIDADES MOTRICES BASICAS Y ESPECIFICAS.pdf
HABILIDADES MOTRICES BASICAS Y ESPECIFICAS.pdf
 
Educar por Competencias GS2 Ccesa007.pdf
Educar por Competencias GS2 Ccesa007.pdfEducar por Competencias GS2 Ccesa007.pdf
Educar por Competencias GS2 Ccesa007.pdf
 
Proceso de admisiones en escuelas infantiles de Pamplona
Proceso de admisiones en escuelas infantiles de PamplonaProceso de admisiones en escuelas infantiles de Pamplona
Proceso de admisiones en escuelas infantiles de Pamplona
 
UNIDAD DE APRENDIZAJE DEL MES Junio 2024
UNIDAD DE APRENDIZAJE DEL MES  Junio 2024UNIDAD DE APRENDIZAJE DEL MES  Junio 2024
UNIDAD DE APRENDIZAJE DEL MES Junio 2024
 
Examen Lengua y Literatura EVAU Andalucía.pdf
Examen Lengua y Literatura EVAU Andalucía.pdfExamen Lengua y Literatura EVAU Andalucía.pdf
Examen Lengua y Literatura EVAU Andalucía.pdf
 
El Liberalismo económico en la sociedad y en el mundo
El Liberalismo económico en la sociedad y en el mundoEl Liberalismo económico en la sociedad y en el mundo
El Liberalismo económico en la sociedad y en el mundo
 
Introducción a la ciencia de datos con power BI
Introducción a la ciencia de datos con power BIIntroducción a la ciencia de datos con power BI
Introducción a la ciencia de datos con power BI
 
Septima-Sesion-Ordinaria-del-Consejo-Tecnico-Escolar-y-el-Taller-Intensivo-de...
Septima-Sesion-Ordinaria-del-Consejo-Tecnico-Escolar-y-el-Taller-Intensivo-de...Septima-Sesion-Ordinaria-del-Consejo-Tecnico-Escolar-y-el-Taller-Intensivo-de...
Septima-Sesion-Ordinaria-del-Consejo-Tecnico-Escolar-y-el-Taller-Intensivo-de...
 
Mauricio-Presentación-Vacacional- 2024-1
Mauricio-Presentación-Vacacional- 2024-1Mauricio-Presentación-Vacacional- 2024-1
Mauricio-Presentación-Vacacional- 2024-1
 
Horarios Exámenes EVAU Ordinaria 2024 de Madrid
Horarios Exámenes EVAU Ordinaria 2024 de MadridHorarios Exámenes EVAU Ordinaria 2024 de Madrid
Horarios Exámenes EVAU Ordinaria 2024 de Madrid
 

Modelo RISC

  • 1. S
  • 2. PRESENTACIÓN S INTEGRANTES: -Diego Eduardo Rodarte Reinoso -Carlos Alberto Vázquez Araiza -Adrián Beltrán Arredondo -Aimé Rodríguez Rodríguez -Adán Valtierra barajas S MATERIA: Arquitectura De Computadoras S TEMA: Modelo RISC
  • 3. S La idea es que un conjunto de instrucciones poco complejas son simples, y por tanto de más rápida ejecución, lo que permite crear un código más "dinámico“, para ello nace RISC. S Sin embargo RISC también tenía sus desventajas. Debido a que una serie de instrucciones son necesarias para completar incluso las tareas más sencillas, el número total de instrucciones para la lectura de la memoria es más grande, y por lo tanto lleva más tiempo. INTRODUCCIÓN
  • 4. ¿QUÉ ES RISC? Es un tipo de microprocesador con las siguientes características fundamentales: • Instrucciones de tamaños fijos y presentados en un reducido número de formatos. • Sólo las instrucciones de carga y almacenamiento acceden a la memoria por datos. Además estos procesadores suelen disponer de muchos registros de propósito general.
  • 5. Objetivo De Risc La arquitectura RISC, facilita que la instrucciones, que sean ejecutadas lo más rápidamente posible. La forma de conseguirlo es simplificando el tipo de instrucciones que ejecuta el procesador. Así, las instrucciones más breves y sencillas de un procesador RISC son capaces de ejecutarse mucho más aprisa que las instrucciones más largas y complejas de un chip CISC. Sin embargo, este diseño requiere de mucha más RAM y de una tecnología de compilador más avanzada.
  • 6. El procesador RISC puede además ejecutar hasta 10 comandos a la vez pues el compilador del software es el que determina qué comandos son independientes y por ello es posible ejecutar varios a la vez. Y al ser los comandos del RISC más sencillos, la circuitería por la que pasan también es más sencilla. Estos comandos pasan por menos transistores, de forma que se ejecutan con más rapidez. Para ejecutar una sola instrucción normalmente les basta con un ciclo de reloj.
  • 7. PRINCIPIOS DE DISEÑO DE LAS COMPUTADORES RISC
  • 9. CARACTERÍSTICAS 1 • Modelo de conjunto de instrucciones Load/Store 2 • Arquitectura no destructiva de tres direcciones. 3 • Instrucciones simples, de formato fijo, con pocos modos de direccionamiento. 4 • Ausencia de microcódigo. 5 • Ejecución en conductos. 6 • Ejecución en ciclos únicos.
  • 10. Ventajas RISC  -Facilidad de implementación del conjunto de instrucciones  Compatibilidad hacia adelante y hacia atrás de nuevas CPU’S  Facilidad de programación  Puede ser menor la complejidad del compilador
  • 12. RISC MODERNO Los diseños RISC han llevado a un gran número de plataformas y arquitecturas al éxito, algunas de las más grandes: • La línea MIPS Technologies Inc • La serie IBM POWER • La versión PowerPC de Motorola e IBM • El procesador SPARC y UltraSPARC de Sun Microsystems y Fujitsu • El PA-RISC y el HP/PA de Hewlett-Packard • El DEC Alpha • El ARM
  • 13. RISC vs CISC RISC CISC S Énfasis en el software S Incluye el multi-reloj, instrucciones reducida S Inter – registro: “CARGA” y “ALMACÉN” incorporado en instrucciones S Altos ciclos por segundo, tamaños de código pequeños S Transistores usados para almacenar instrucciones complejas S Énfasis en el hardware S Solo-reloj, instrucciones complejas S Memoria a memoria: “CARGA” y “ALMACÉN” son las instrucciones independientes S Ciclos bajos por segundo, tamaños de código grandes S Pasa más transistores en los registros de la memoria .
  • 15. CISC RISC Una instrucción por circunstancia. Pequeñas instrucciones. Instrucciones complejas. Instrucciones simples. Lenta ejecución de la instrucción. Ejecución rápida de las instrucciones. Pocas instrucciones por trabajo Varias instrucciones por trabajo específico. CUADRO COMPARATIVO CISC Y RISC
  • 16. S El SPARC emplea un formato de instrucciones de 32 bits. S Todas las instrucciones comienzan con un código de operación de 2 bits. En ciertas instrucciones, este código se amplia con bits de código de operación adicionales en otras partes del formato. FORMATO DE INSTRUCCIONES
  • 18. Arquitectura RISC Objetivos de RISC:  Alto rendimiento vía segmentación  Facilitar la implementación HW  Compatibilidad con compiladores optimizado Estos objetivos dieron lugar a:  Instrucciones sencillas  Modos de direccionamiento sencillos  Formato de instrucciones de longitud fija  Gran número de registros
  • 19. Arquitectura RISC La estructura simple de RISC conduce a una notable reducción de la superficie del IC. Se aprovecha para:  Unidad para el procesamiento aritmético de punto flotante  Unidad de administración de memoria  Funciones de control de memoria cache  Implantación de un conjunto de registros múltiples
  • 20. Arquitectura RISC S La CPU trabaja más rápido al utilizar menos ciclos de reloj para ejecutar instrucciones. S Utiliza un sistema de direcciones no destructivas en RAM. S Cada instrucción puede ser ejecutada en un solo ciclo del CPU.
  • 21. Arquitectura RISC Una instrucción ingresa en forma fija en el circuito integrado del procesador (es decir, se alambra físicamente en el procesador) si se ha demostrado que la capacidad total del sistema se incrementa en por lo menos un 1%. Diseñadores RISC de MIPS y HP
  • 26. OpenRISC S OpenRISC es un diseño de CPU RISC de especificación libre, realizado por OpenCores y publicado bajo la licencia LGPL.

Notas del editor

  1. El hecho de que la estructura simple de un procesador RISC conduzca a una notable reducción de la superficie del circuito integrado, se aprovecha con frecuencia para ubicar en el mismo, funciones adicionales: Unidad para el procesamiento aritmético de punto flotante. Unidad de administración de memoria. Funciones de control de memoria cache. Implantación de un conjunto de registros múltiples. La idea estuvo inspirada también por el hecho de que muchas de las características que eran incluidas en los diseños tradicionales de CPU para aumentar la velocidad estaban siendo ignoradas por los programas que eran ejecutados en ellas. Además, la velocidad del procesador en relación con la memoria de la computadora que accedía era cada vez más alta.