SlideShare una empresa de Scribd logo
ALGEBRA DEBOOLE
El álgebra de Boole fue un intento de utilizar las técnicas algebraicas para
tratar expresiones de la lógica proposicional.
El álgebra de Boole se aplica de forma generalizada en el ámbito del diseño
electrónico.
Esta lógica se puede aplicar a dos campos:
 Al análisis, porque es una forma concreta de describir cómo funcionan
los circuitos.
 Al diseño, ya que teniendo una función aplicamos dicha álgebra, para
poder desarrollar una implementación de la función.
Funciones y Puertas Lógicas.
La electrónica de las computadoras está conformada mayoritariamente por
elementos que operan con dos estados lógicos. Estos elementos lógicos
pueden ser Combinacionales o secuenciales. Los primeros están
conformados por unos dispositivos de lógica muy simple que reciben el
nombre de puertas lógicas u operadores lógicos.
En esta parte estudiaremos el comportamiento de las puertas lógicas y la
forma como podemos implementar diversas funciones lógicas.
Funciones lógica.
 Una función lógica representa mediante una expresión algebraica, el
comportamiento de un circuito lógico.
 La función lógica determina la variable de salida (S) en función de las
variables de entradas (a, b, c, d).
S = a.b + a(c+d)
Las variables lógicas solo pueden tener dos estados o valores posibles;
el valor lógico “0” o el valor lógico “1”.
Tabla de verdad.
La tabla de verdad es una forma de presentar una función lógica
detallando todos los estados posibles de las entradas y las salidas del
circuito lógico.
Se colocan las entradas a la izquierda de la tabla (a, b y c) y las salidas a la
derecha de la tabla (S). Ejemplo figura No. 1
Entradas Salida
a b c s
0 1 0 0
1 0 1 1
1 1 0 1
1 0 0 0
Figura No. 1
Puertas (Compuertas) u Operadores logicos
Son circuitos electrónicos que han sido creados de acuerdo a las
operaciones del algebra de Boole. La tecnología electrónica ha creado un
conjunto de compuertas lógicas que se han venido implementando a
medida que han venido apareciendo necesidades de crear estructuras
cada vez más complejas.
Básicamente existen tres compuertas lógicas que se utilizan para todos los
circuitos de la electrónica digital, ellas son la compuerta lógica “OR”, la
compuerta lógica “AND” y la compuerta lógica “NOT” o complemento.
Compuerta lógica NOT
Se ha creado para realizar electrónicamente la operación Booleana unitaria
interna llamada complemento.
Dado un conjunto: В formado cuando menos por los elementos: ǿ, U en el
que se ha definido:
 Una operación unaria interna, que llamaremos complemento:
En esta operación definimos una aplicación que, a cada elemento a de B, le
asigna un b de B.
Para todo elemento a en B, secumple que existe un único b en B, tal que b es
el complemento de a.
La tabla de la verdad para esta función es la siguiente:
a b
1 0
0 1
La compuerta se define como NOT, complemento o negación
Símbolo:
Nomenclatura:
Se puede escribir como ~a , a’ , a‾
Compuerta Lógica OR
Realiza la operación binaria interna llamada suma.
Por la que definimos una aplicación que, a cada par ordenado (a, b) de B por
B, le asigna un c de B.
Para todo par ordenado (a, b) en B por B, se cumple que existe un único c en
B, tal que c es el resultado de sumar a con b.
a b s
0 0 0
0 1 1
1 0 1
1 1 1
Símbolo:
Nomenclatura:
Se puede escribir como a + b
Compuerta lógica AND
Realiza la operación binaria interna llamada producto.
Con lo que definimos una aplicación que, a cada par ordenado (a, b) de B por
B, le asigna un c de B.
Para todo par ordenado (a, b) en B por B, se cumple que existe un único c en
B, tal que c es el resultado del producto a y b.
Símbolo:
Nomenclatura:
Se puede escribir como a . b, a ʘ b, ab
FORMAS CANONICAS DE FUNCIONES LOGICAS
Una funciòn canònica es la representaciòn de la funciòn logica en las cuales
en cada uno de sus terminos aparecen todas las variables bien sea en forma
directa o en forma negada y los terminos vienen expresados como una suma
de productos de las variables de entrada, o un producto de las sumas delas
variables de entrada.
Tipos: Existen dos tipos de funciones canònicas
1.- Funciones en miniterminos, expresadas como una suma de productos
lògicos de las variables de entrada.
_ _
Ejemplo: f = a b c + a b c
2.- Funciones en maxitermos, expresadas como un producto de sumas
lògicas
_ _
Ejemplo: f =( a + b + c) (a + b + c)
DEDUCCIÒN DE LA FORMA CANÒNICA A PARTIR DELA TABLA DELA
VERDAD
Siempre se debe partir de una tabla de la verdad generada de los datos del
problema o una tabla de la verdad dada.
Miniterminos:
1.- Tomamos aquellas combinaciones de variables donde la salida de la
funciòn sea un “1”.
2.- Asignamos al estado “0” de cualquiera de las variables como la variable
inversa o negada.
3.- Asignamos alestado “1” de cualquiera de las variables como la variable
directa.
Ejemplo:
Dada la tabla de la verdad, hallar la funciòn expresada en miniterminos.
a b c f
0 0 0 0
0 0 1 0
0 1 0 1 m1
0 1 1 1 m2
1 0 0 1 m3
1 1 1 0
1 0 0 0
1 1 1 1 m4
Donde m1 , m2, m3, m4 representan las cobinaciones donde las salidas son iguales a 1
_ _ _ _ _
f = a b c + a b c + a b c + a b c
Luego procedemos a dibujar el diseño utilizando 4 compuertas AND una compuerta OR
Y los inversores necesarios.
Maxiterminos
1.- Tomamos aquellas combinaciones de variables donde la salida de la funciòn sea un
“0”.
2.- Asignamos al estado “0” de cualquiera de las variables como la variable directa.
3.- Asignamos al estado “1” de cualquiera de las variables como la variable inversa o
negada.
Ejemplo:
Dada la tabla de la verdad, hallar la funciòn expresada en Maxiterminos.
a b c f
0 0 0 0 M1
0 0 1 0 M2
0 1 0 1
0 1 1 1
1 0 0 1
1 1 1 0 M3
1 0 0 0 M4
1 1 1 1
Donde M1 , M2, M3, M4 representan las cobinaciones donde las salidas son iguales a 0
_ _ _ _ _
f = (a + b + c) ( a + b + c ) ( a + b + c)(a + b + c)
Luego procedemos a dibujar el diseño utilizando 4 compuertas OR una compuerta AND
Y los inversores necesarios.
VARIABLELÓGICA

Más contenido relacionado

La actualidad más candente

Transistores
TransistoresTransistores
Transistores
Marco Antonio
 
Modelo híbrido del bjt
Modelo híbrido del bjtModelo híbrido del bjt
Modelo híbrido del bjt
Jesus Daniel Romero Vasquez
 
Las fuentes de alimentación conmutadas (switching)
Las fuentes de alimentación conmutadas (switching)Las fuentes de alimentación conmutadas (switching)
Las fuentes de alimentación conmutadas (switching)
Jomicast
 
Diferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuencialesDiferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuenciales
Wilfred Garcia Diomeda
 
Sumador\Restador
Sumador\RestadorSumador\Restador
Sumador\Restador
Jeduard Ortega M
 
Puertas logicas y sistemas combinacionales
Puertas logicas y sistemas combinacionalesPuertas logicas y sistemas combinacionales
Puertas logicas y sistemas combinacionales
Carlos Cardelo
 
Comparador
ComparadorComparador
Comparador
Jeduard Ortega M
 
Limitadores
LimitadoresLimitadores
Programación de microcontroladores
Programación de microcontroladoresProgramación de microcontroladores
Programación de microcontroladores
Microprocesador Dennis Marilyn
 
Diodos tunel
Diodos tunelDiodos tunel
Diodos tunel
macurisilva
 
Resolución de ejercicios compuertas lógicas
Resolución de ejercicios compuertas lógicasResolución de ejercicios compuertas lógicas
Resolución de ejercicios compuertas lógicas
Carlos Gascón
 
Amplificador multietapa
Amplificador multietapaAmplificador multietapa
Amplificador multietapa
Federico Bascialla
 
Informe practica #1 23 06-17
Informe practica #1 23 06-17Informe practica #1 23 06-17
Informe practica #1 23 06-17
Zambrano Daniel
 
Curso de vhdl
Curso de vhdl Curso de vhdl
Curso de vhdl
Adan Aguirre
 
Estabilidad de sistemas discretos
Estabilidad de sistemas discretosEstabilidad de sistemas discretos
Estabilidad de sistemas discretos
ingangelp
 
Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)
Rene Arocutipa Centellas
 
Uso de las tablas en lenguaje ensamblador
Uso de las tablas en lenguaje ensambladorUso de las tablas en lenguaje ensamblador
Uso de las tablas en lenguaje ensamblador
Luis Zurita
 
Practica 11 final....
Practica 11 final....Practica 11 final....
Practica 11 final....
Israel Chala
 
Sumadores
SumadoresSumadores
Amplificador en Base Comun y Colector Comun
Amplificador en Base Comun y Colector ComunAmplificador en Base Comun y Colector Comun
Amplificador en Base Comun y Colector Comun
iscped
 

La actualidad más candente (20)

Transistores
TransistoresTransistores
Transistores
 
Modelo híbrido del bjt
Modelo híbrido del bjtModelo híbrido del bjt
Modelo híbrido del bjt
 
Las fuentes de alimentación conmutadas (switching)
Las fuentes de alimentación conmutadas (switching)Las fuentes de alimentación conmutadas (switching)
Las fuentes de alimentación conmutadas (switching)
 
Diferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuencialesDiferencias entre circuitos combinacionales y secuenciales
Diferencias entre circuitos combinacionales y secuenciales
 
Sumador\Restador
Sumador\RestadorSumador\Restador
Sumador\Restador
 
Puertas logicas y sistemas combinacionales
Puertas logicas y sistemas combinacionalesPuertas logicas y sistemas combinacionales
Puertas logicas y sistemas combinacionales
 
Comparador
ComparadorComparador
Comparador
 
Limitadores
LimitadoresLimitadores
Limitadores
 
Programación de microcontroladores
Programación de microcontroladoresProgramación de microcontroladores
Programación de microcontroladores
 
Diodos tunel
Diodos tunelDiodos tunel
Diodos tunel
 
Resolución de ejercicios compuertas lógicas
Resolución de ejercicios compuertas lógicasResolución de ejercicios compuertas lógicas
Resolución de ejercicios compuertas lógicas
 
Amplificador multietapa
Amplificador multietapaAmplificador multietapa
Amplificador multietapa
 
Informe practica #1 23 06-17
Informe practica #1 23 06-17Informe practica #1 23 06-17
Informe practica #1 23 06-17
 
Curso de vhdl
Curso de vhdl Curso de vhdl
Curso de vhdl
 
Estabilidad de sistemas discretos
Estabilidad de sistemas discretosEstabilidad de sistemas discretos
Estabilidad de sistemas discretos
 
Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)Diseño de sumadores utilizando compuertas lógicas (1)
Diseño de sumadores utilizando compuertas lógicas (1)
 
Uso de las tablas en lenguaje ensamblador
Uso de las tablas en lenguaje ensambladorUso de las tablas en lenguaje ensamblador
Uso de las tablas en lenguaje ensamblador
 
Practica 11 final....
Practica 11 final....Practica 11 final....
Practica 11 final....
 
Sumadores
SumadoresSumadores
Sumadores
 
Amplificador en Base Comun y Colector Comun
Amplificador en Base Comun y Colector ComunAmplificador en Base Comun y Colector Comun
Amplificador en Base Comun y Colector Comun
 

Similar a Funciones y variables logicas

Compuertas y circuitos logicos
Compuertas y circuitos logicosCompuertas y circuitos logicos
Compuertas y circuitos logicos
Ali Salcedo
 
Algebra boole y circuitos con puerta lógicas
Algebra boole y circuitos con puerta lógicasAlgebra boole y circuitos con puerta lógicas
Algebra boole y circuitos con puerta lógicas
PPJJK
 
Algebra boole y circuitos con puerta lógicas
Algebra boole y circuitos con puerta lógicasAlgebra boole y circuitos con puerta lógicas
Algebra boole y circuitos con puerta lógicas
jjkls
 
Algebra boole
Algebra booleAlgebra boole
Algebra boole
divadlfc
 
Algebra boole
Algebra boole Algebra boole
inv algbool.
inv algbool.inv algbool.
inv algbool.
Oz Happy Day
 
María de los ángeles villanueva cañizalez
María de los ángeles villanueva cañizalezMaría de los ángeles villanueva cañizalez
María de los ángeles villanueva cañizalez
angelesvillanueva
 
María de los ángeles villanueva cañizalez
María de los ángeles villanueva cañizalezMaría de los ángeles villanueva cañizalez
María de los ángeles villanueva cañizalez
exdrago23
 
Algebra booleana.laura Alejandra Carrera
Algebra booleana.laura Alejandra CarreraAlgebra booleana.laura Alejandra Carrera
Algebra booleana.laura Alejandra Carrera
mibb204
 
algebra_de_boole_power_point.pptx
algebra_de_boole_power_point.pptxalgebra_de_boole_power_point.pptx
algebra_de_boole_power_point.pptx
Jose Marin Flores
 
Algebra
AlgebraAlgebra
Algebra
johanmelys
 
circuitos digitales avansys
circuitos digitales avansyscircuitos digitales avansys
circuitos digitales avansys
jhonreyes28
 
Slideshare maria
Slideshare mariaSlideshare maria
Slideshare maria
mibb204
 
informe compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEEinforme compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEE
Michael Vaquiro
 
Investigacion de algebra
Investigacion de algebraInvestigacion de algebra
Investigacion de algebra
univ. antonio jose de sucre
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnología
Simons22
 
Luciano
LucianoLuciano
Luciano
DkluisDk
 
1 algebra de boole
1 algebra de boole1 algebra de boole
1 algebra de boole
manuel59
 
Sistemas Digitales: De las variables “binarias” a los microprocesadores/micro...
Sistemas Digitales: De las variables “binarias” a los microprocesadores/micro...Sistemas Digitales: De las variables “binarias” a los microprocesadores/micro...
Sistemas Digitales: De las variables “binarias” a los microprocesadores/micro...
MartinBassi2
 
Pia tc
Pia tcPia tc
Pia tc
Jose Mendoza
 

Similar a Funciones y variables logicas (20)

Compuertas y circuitos logicos
Compuertas y circuitos logicosCompuertas y circuitos logicos
Compuertas y circuitos logicos
 
Algebra boole y circuitos con puerta lógicas
Algebra boole y circuitos con puerta lógicasAlgebra boole y circuitos con puerta lógicas
Algebra boole y circuitos con puerta lógicas
 
Algebra boole y circuitos con puerta lógicas
Algebra boole y circuitos con puerta lógicasAlgebra boole y circuitos con puerta lógicas
Algebra boole y circuitos con puerta lógicas
 
Algebra boole
Algebra booleAlgebra boole
Algebra boole
 
Algebra boole
Algebra boole Algebra boole
Algebra boole
 
inv algbool.
inv algbool.inv algbool.
inv algbool.
 
María de los ángeles villanueva cañizalez
María de los ángeles villanueva cañizalezMaría de los ángeles villanueva cañizalez
María de los ángeles villanueva cañizalez
 
María de los ángeles villanueva cañizalez
María de los ángeles villanueva cañizalezMaría de los ángeles villanueva cañizalez
María de los ángeles villanueva cañizalez
 
Algebra booleana.laura Alejandra Carrera
Algebra booleana.laura Alejandra CarreraAlgebra booleana.laura Alejandra Carrera
Algebra booleana.laura Alejandra Carrera
 
algebra_de_boole_power_point.pptx
algebra_de_boole_power_point.pptxalgebra_de_boole_power_point.pptx
algebra_de_boole_power_point.pptx
 
Algebra
AlgebraAlgebra
Algebra
 
circuitos digitales avansys
circuitos digitales avansyscircuitos digitales avansys
circuitos digitales avansys
 
Slideshare maria
Slideshare mariaSlideshare maria
Slideshare maria
 
informe compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEEinforme compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEE
 
Investigacion de algebra
Investigacion de algebraInvestigacion de algebra
Investigacion de algebra
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnología
 
Luciano
LucianoLuciano
Luciano
 
1 algebra de boole
1 algebra de boole1 algebra de boole
1 algebra de boole
 
Sistemas Digitales: De las variables “binarias” a los microprocesadores/micro...
Sistemas Digitales: De las variables “binarias” a los microprocesadores/micro...Sistemas Digitales: De las variables “binarias” a los microprocesadores/micro...
Sistemas Digitales: De las variables “binarias” a los microprocesadores/micro...
 
Pia tc
Pia tcPia tc
Pia tc
 

Más de Ali Salcedo

Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1
Ali Salcedo
 
Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1
Ali Salcedo
 
Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1
Ali Salcedo
 
Transformadores
TransformadoresTransformadores
Transformadores
Ali Salcedo
 
Circuitos de corriente directa o continua - Leyes de kirchoff
Circuitos de corriente directa o continua - Leyes de kirchoffCircuitos de corriente directa o continua - Leyes de kirchoff
Circuitos de corriente directa o continua - Leyes de kirchoff
Ali Salcedo
 
Funciones booleanas
Funciones booleanasFunciones booleanas
Funciones booleanas
Ali Salcedo
 

Más de Ali Salcedo (6)

Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1
 
Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1
 
Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1Evaluacion 2do. corte 2017 1
Evaluacion 2do. corte 2017 1
 
Transformadores
TransformadoresTransformadores
Transformadores
 
Circuitos de corriente directa o continua - Leyes de kirchoff
Circuitos de corriente directa o continua - Leyes de kirchoffCircuitos de corriente directa o continua - Leyes de kirchoff
Circuitos de corriente directa o continua - Leyes de kirchoff
 
Funciones booleanas
Funciones booleanasFunciones booleanas
Funciones booleanas
 

Último

Business Plan -rAIces - Agro Business Tech
Business Plan -rAIces - Agro Business TechBusiness Plan -rAIces - Agro Business Tech
Business Plan -rAIces - Agro Business Tech
johnyamg20
 
Presentación de proyecto en acuarela moderna verde.pdf
Presentación de proyecto en acuarela moderna verde.pdfPresentación de proyecto en acuarela moderna verde.pdf
Presentación de proyecto en acuarela moderna verde.pdf
LuanaJaime1
 
ACERTIJO DESCIFRANDO CÓDIGO DEL CANDADO DE LA TORRE EIFFEL EN PARÍS. Por JAVI...
ACERTIJO DESCIFRANDO CÓDIGO DEL CANDADO DE LA TORRE EIFFEL EN PARÍS. Por JAVI...ACERTIJO DESCIFRANDO CÓDIGO DEL CANDADO DE LA TORRE EIFFEL EN PARÍS. Por JAVI...
ACERTIJO DESCIFRANDO CÓDIGO DEL CANDADO DE LA TORRE EIFFEL EN PARÍS. Por JAVI...
JAVIER SOLIS NOYOLA
 
tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)
saradocente
 
Lecciones 10 Esc. Sabática. El espiritismo desenmascarado docx
Lecciones 10 Esc. Sabática. El espiritismo desenmascarado docxLecciones 10 Esc. Sabática. El espiritismo desenmascarado docx
Lecciones 10 Esc. Sabática. El espiritismo desenmascarado docx
Alejandrino Halire Ccahuana
 
1° T3 Examen Zany de primer grado compl
1° T3 Examen Zany  de primer grado compl1° T3 Examen Zany  de primer grado compl
1° T3 Examen Zany de primer grado compl
ROCIORUIZQUEZADA
 
Evaluacion del tercer trimestre del 2023-2024
Evaluacion del tercer trimestre del 2023-2024Evaluacion del tercer trimestre del 2023-2024
Evaluacion del tercer trimestre del 2023-2024
israelsouza67
 
Examen de Selectividad. Geografía junio 2024 (Convocatoria Ordinaria). UCLM
Examen de Selectividad. Geografía junio 2024 (Convocatoria Ordinaria). UCLMExamen de Selectividad. Geografía junio 2024 (Convocatoria Ordinaria). UCLM
Examen de Selectividad. Geografía junio 2024 (Convocatoria Ordinaria). UCLM
Juan Martín Martín
 
2° año LA VESTIMENTA-ciencias sociales 2 grado
2° año LA VESTIMENTA-ciencias sociales 2 grado2° año LA VESTIMENTA-ciencias sociales 2 grado
2° año LA VESTIMENTA-ciencias sociales 2 grado
GiselaBerrios3
 
RETROALIMENTACIÓN PARA EL EXAMEN ÚNICO AUXILIAR DE ENFERMERIA.docx
RETROALIMENTACIÓN PARA EL EXAMEN ÚNICO AUXILIAR DE ENFERMERIA.docxRETROALIMENTACIÓN PARA EL EXAMEN ÚNICO AUXILIAR DE ENFERMERIA.docx
RETROALIMENTACIÓN PARA EL EXAMEN ÚNICO AUXILIAR DE ENFERMERIA.docx
100078171
 
Manual de procedimiento para gráficos HC
Manual de procedimiento para gráficos HCManual de procedimiento para gráficos HC
Manual de procedimiento para gráficos HC
josseanlo1581
 
CONTENIDOS Y PDA DE LA FASE 3,4 Y 5 EN NIVEL PRIMARIA
CONTENIDOS Y PDA DE LA FASE 3,4 Y 5 EN NIVEL PRIMARIACONTENIDOS Y PDA DE LA FASE 3,4 Y 5 EN NIVEL PRIMARIA
CONTENIDOS Y PDA DE LA FASE 3,4 Y 5 EN NIVEL PRIMARIA
ginnazamudio
 
Liturgia día del Padre del siguiente domingo.pptx
Liturgia día del Padre del siguiente domingo.pptxLiturgia día del Padre del siguiente domingo.pptx
Liturgia día del Padre del siguiente domingo.pptx
YeniferGarcia36
 
Camus, Albert - El Extranjero.pdf
Camus, Albert -        El Extranjero.pdfCamus, Albert -        El Extranjero.pdf
Camus, Albert - El Extranjero.pdf
AlexDeLonghi
 
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdfFEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
Jose Luis Jimenez Rodriguez
 
Clase Prensencial, Actividad 2.pdf.......
Clase Prensencial, Actividad 2.pdf.......Clase Prensencial, Actividad 2.pdf.......
Clase Prensencial, Actividad 2.pdf.......
LuanaJaime1
 
PANDERETAS DECORADAS CON MOTIVOS DE LA RIOJA
PANDERETAS DECORADAS CON MOTIVOS DE LA RIOJAPANDERETAS DECORADAS CON MOTIVOS DE LA RIOJA
PANDERETAS DECORADAS CON MOTIVOS DE LA RIOJA
estroba5
 
pueblos originarios de chile presentacion twinkl.pptx
pueblos originarios de chile presentacion twinkl.pptxpueblos originarios de chile presentacion twinkl.pptx
pueblos originarios de chile presentacion twinkl.pptx
RAMIREZNICOLE
 
Hablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes CuadernilloHablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes Cuadernillo
Mónica Sánchez
 

Último (20)

Business Plan -rAIces - Agro Business Tech
Business Plan -rAIces - Agro Business TechBusiness Plan -rAIces - Agro Business Tech
Business Plan -rAIces - Agro Business Tech
 
Presentación de proyecto en acuarela moderna verde.pdf
Presentación de proyecto en acuarela moderna verde.pdfPresentación de proyecto en acuarela moderna verde.pdf
Presentación de proyecto en acuarela moderna verde.pdf
 
ACERTIJO DESCIFRANDO CÓDIGO DEL CANDADO DE LA TORRE EIFFEL EN PARÍS. Por JAVI...
ACERTIJO DESCIFRANDO CÓDIGO DEL CANDADO DE LA TORRE EIFFEL EN PARÍS. Por JAVI...ACERTIJO DESCIFRANDO CÓDIGO DEL CANDADO DE LA TORRE EIFFEL EN PARÍS. Por JAVI...
ACERTIJO DESCIFRANDO CÓDIGO DEL CANDADO DE LA TORRE EIFFEL EN PARÍS. Por JAVI...
 
tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)
 
Lecciones 10 Esc. Sabática. El espiritismo desenmascarado docx
Lecciones 10 Esc. Sabática. El espiritismo desenmascarado docxLecciones 10 Esc. Sabática. El espiritismo desenmascarado docx
Lecciones 10 Esc. Sabática. El espiritismo desenmascarado docx
 
1° T3 Examen Zany de primer grado compl
1° T3 Examen Zany  de primer grado compl1° T3 Examen Zany  de primer grado compl
1° T3 Examen Zany de primer grado compl
 
Evaluacion del tercer trimestre del 2023-2024
Evaluacion del tercer trimestre del 2023-2024Evaluacion del tercer trimestre del 2023-2024
Evaluacion del tercer trimestre del 2023-2024
 
Examen de Selectividad. Geografía junio 2024 (Convocatoria Ordinaria). UCLM
Examen de Selectividad. Geografía junio 2024 (Convocatoria Ordinaria). UCLMExamen de Selectividad. Geografía junio 2024 (Convocatoria Ordinaria). UCLM
Examen de Selectividad. Geografía junio 2024 (Convocatoria Ordinaria). UCLM
 
2° año LA VESTIMENTA-ciencias sociales 2 grado
2° año LA VESTIMENTA-ciencias sociales 2 grado2° año LA VESTIMENTA-ciencias sociales 2 grado
2° año LA VESTIMENTA-ciencias sociales 2 grado
 
RETROALIMENTACIÓN PARA EL EXAMEN ÚNICO AUXILIAR DE ENFERMERIA.docx
RETROALIMENTACIÓN PARA EL EXAMEN ÚNICO AUXILIAR DE ENFERMERIA.docxRETROALIMENTACIÓN PARA EL EXAMEN ÚNICO AUXILIAR DE ENFERMERIA.docx
RETROALIMENTACIÓN PARA EL EXAMEN ÚNICO AUXILIAR DE ENFERMERIA.docx
 
Manual de procedimiento para gráficos HC
Manual de procedimiento para gráficos HCManual de procedimiento para gráficos HC
Manual de procedimiento para gráficos HC
 
CONTENIDOS Y PDA DE LA FASE 3,4 Y 5 EN NIVEL PRIMARIA
CONTENIDOS Y PDA DE LA FASE 3,4 Y 5 EN NIVEL PRIMARIACONTENIDOS Y PDA DE LA FASE 3,4 Y 5 EN NIVEL PRIMARIA
CONTENIDOS Y PDA DE LA FASE 3,4 Y 5 EN NIVEL PRIMARIA
 
Liturgia día del Padre del siguiente domingo.pptx
Liturgia día del Padre del siguiente domingo.pptxLiturgia día del Padre del siguiente domingo.pptx
Liturgia día del Padre del siguiente domingo.pptx
 
Camus, Albert - El Extranjero.pdf
Camus, Albert -        El Extranjero.pdfCamus, Albert -        El Extranjero.pdf
Camus, Albert - El Extranjero.pdf
 
A VISITA DO SENHOR BISPO .
A VISITA DO SENHOR BISPO                .A VISITA DO SENHOR BISPO                .
A VISITA DO SENHOR BISPO .
 
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdfFEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
FEEDBACK DE LA ESTRUCTURA CURRICULAR- 2024.pdf
 
Clase Prensencial, Actividad 2.pdf.......
Clase Prensencial, Actividad 2.pdf.......Clase Prensencial, Actividad 2.pdf.......
Clase Prensencial, Actividad 2.pdf.......
 
PANDERETAS DECORADAS CON MOTIVOS DE LA RIOJA
PANDERETAS DECORADAS CON MOTIVOS DE LA RIOJAPANDERETAS DECORADAS CON MOTIVOS DE LA RIOJA
PANDERETAS DECORADAS CON MOTIVOS DE LA RIOJA
 
pueblos originarios de chile presentacion twinkl.pptx
pueblos originarios de chile presentacion twinkl.pptxpueblos originarios de chile presentacion twinkl.pptx
pueblos originarios de chile presentacion twinkl.pptx
 
Hablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes CuadernilloHablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes Cuadernillo
 

Funciones y variables logicas

  • 1. ALGEBRA DEBOOLE El álgebra de Boole fue un intento de utilizar las técnicas algebraicas para tratar expresiones de la lógica proposicional. El álgebra de Boole se aplica de forma generalizada en el ámbito del diseño electrónico. Esta lógica se puede aplicar a dos campos:  Al análisis, porque es una forma concreta de describir cómo funcionan los circuitos.  Al diseño, ya que teniendo una función aplicamos dicha álgebra, para poder desarrollar una implementación de la función. Funciones y Puertas Lógicas. La electrónica de las computadoras está conformada mayoritariamente por elementos que operan con dos estados lógicos. Estos elementos lógicos pueden ser Combinacionales o secuenciales. Los primeros están conformados por unos dispositivos de lógica muy simple que reciben el nombre de puertas lógicas u operadores lógicos. En esta parte estudiaremos el comportamiento de las puertas lógicas y la forma como podemos implementar diversas funciones lógicas. Funciones lógica.  Una función lógica representa mediante una expresión algebraica, el comportamiento de un circuito lógico.  La función lógica determina la variable de salida (S) en función de las variables de entradas (a, b, c, d). S = a.b + a(c+d)
  • 2. Las variables lógicas solo pueden tener dos estados o valores posibles; el valor lógico “0” o el valor lógico “1”. Tabla de verdad. La tabla de verdad es una forma de presentar una función lógica detallando todos los estados posibles de las entradas y las salidas del circuito lógico. Se colocan las entradas a la izquierda de la tabla (a, b y c) y las salidas a la derecha de la tabla (S). Ejemplo figura No. 1 Entradas Salida a b c s 0 1 0 0 1 0 1 1 1 1 0 1 1 0 0 0 Figura No. 1 Puertas (Compuertas) u Operadores logicos Son circuitos electrónicos que han sido creados de acuerdo a las operaciones del algebra de Boole. La tecnología electrónica ha creado un conjunto de compuertas lógicas que se han venido implementando a medida que han venido apareciendo necesidades de crear estructuras cada vez más complejas.
  • 3. Básicamente existen tres compuertas lógicas que se utilizan para todos los circuitos de la electrónica digital, ellas son la compuerta lógica “OR”, la compuerta lógica “AND” y la compuerta lógica “NOT” o complemento. Compuerta lógica NOT Se ha creado para realizar electrónicamente la operación Booleana unitaria interna llamada complemento. Dado un conjunto: В formado cuando menos por los elementos: ǿ, U en el que se ha definido:  Una operación unaria interna, que llamaremos complemento: En esta operación definimos una aplicación que, a cada elemento a de B, le asigna un b de B. Para todo elemento a en B, secumple que existe un único b en B, tal que b es el complemento de a. La tabla de la verdad para esta función es la siguiente: a b 1 0 0 1 La compuerta se define como NOT, complemento o negación Símbolo:
  • 4. Nomenclatura: Se puede escribir como ~a , a’ , a‾ Compuerta Lógica OR Realiza la operación binaria interna llamada suma. Por la que definimos una aplicación que, a cada par ordenado (a, b) de B por B, le asigna un c de B. Para todo par ordenado (a, b) en B por B, se cumple que existe un único c en B, tal que c es el resultado de sumar a con b. a b s 0 0 0 0 1 1 1 0 1 1 1 1 Símbolo: Nomenclatura: Se puede escribir como a + b
  • 5. Compuerta lógica AND Realiza la operación binaria interna llamada producto. Con lo que definimos una aplicación que, a cada par ordenado (a, b) de B por B, le asigna un c de B. Para todo par ordenado (a, b) en B por B, se cumple que existe un único c en B, tal que c es el resultado del producto a y b. Símbolo: Nomenclatura: Se puede escribir como a . b, a ʘ b, ab FORMAS CANONICAS DE FUNCIONES LOGICAS Una funciòn canònica es la representaciòn de la funciòn logica en las cuales en cada uno de sus terminos aparecen todas las variables bien sea en forma directa o en forma negada y los terminos vienen expresados como una suma de productos de las variables de entrada, o un producto de las sumas delas variables de entrada. Tipos: Existen dos tipos de funciones canònicas 1.- Funciones en miniterminos, expresadas como una suma de productos lògicos de las variables de entrada. _ _ Ejemplo: f = a b c + a b c 2.- Funciones en maxitermos, expresadas como un producto de sumas lògicas
  • 6. _ _ Ejemplo: f =( a + b + c) (a + b + c) DEDUCCIÒN DE LA FORMA CANÒNICA A PARTIR DELA TABLA DELA VERDAD Siempre se debe partir de una tabla de la verdad generada de los datos del problema o una tabla de la verdad dada. Miniterminos: 1.- Tomamos aquellas combinaciones de variables donde la salida de la funciòn sea un “1”. 2.- Asignamos al estado “0” de cualquiera de las variables como la variable inversa o negada. 3.- Asignamos alestado “1” de cualquiera de las variables como la variable directa. Ejemplo: Dada la tabla de la verdad, hallar la funciòn expresada en miniterminos. a b c f 0 0 0 0 0 0 1 0 0 1 0 1 m1 0 1 1 1 m2 1 0 0 1 m3 1 1 1 0 1 0 0 0 1 1 1 1 m4 Donde m1 , m2, m3, m4 representan las cobinaciones donde las salidas son iguales a 1 _ _ _ _ _ f = a b c + a b c + a b c + a b c Luego procedemos a dibujar el diseño utilizando 4 compuertas AND una compuerta OR Y los inversores necesarios.
  • 7. Maxiterminos 1.- Tomamos aquellas combinaciones de variables donde la salida de la funciòn sea un “0”. 2.- Asignamos al estado “0” de cualquiera de las variables como la variable directa. 3.- Asignamos al estado “1” de cualquiera de las variables como la variable inversa o negada. Ejemplo: Dada la tabla de la verdad, hallar la funciòn expresada en Maxiterminos. a b c f 0 0 0 0 M1 0 0 1 0 M2 0 1 0 1 0 1 1 1 1 0 0 1 1 1 1 0 M3 1 0 0 0 M4 1 1 1 1 Donde M1 , M2, M3, M4 representan las cobinaciones donde las salidas son iguales a 0 _ _ _ _ _ f = (a + b + c) ( a + b + c ) ( a + b + c)(a + b + c) Luego procedemos a dibujar el diseño utilizando 4 compuertas OR una compuerta AND Y los inversores necesarios.