SlideShare una empresa de Scribd logo
1 de 11
MATERIA:
SISTEMAS ELECTRÓNICOS
PARA INFORMÁTICA
VERANO 2017
INSTITUTO TECNOLÓGICO SUPERIOR DE TEZIUTLÁN
PROCESO DE DISEÑO DE
CIRCUITOS
COMBINACIONALES
PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
Diseñar un circuito digital, sea secuencial o no, implica una serie de consideraciones, y la principal de
ellas es el propósito del mismo.
REGISTRO DE DESPLAZAMIENTO SIPO
CODIFICADOR DE BINARIO A OCTAL
COMPARADOR DE MAGNITUD DE 4 BITS
CONTADOR CON SALIDA A DISPLAY
• Análisis u obtención de la función lógica
• Expresión Booleana
• Tabla de Verdad
• Simplificación de la función lógica
• Álgebra Booleana
• Mapas de Simplificación
• Implementación de la función simplificada
Proceso de diseño de un circuito combinacional
PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
EJEMPLO:
Diseñar un circuito lógico que contenga tres entradas, y cuya salida sea un 1 sólo cuando la
mayoría de las entradas estén activadas.
• Análisis u obtención de la función lógica
• Tabla de Verdad
• Función Booleana
• Simplificación de la función lógica
• Álgebra Booleana
• Mapas de Simplificación
• Implementación de la función simplificada
Proceso de diseño de un circuito combinacional
PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
Análisis u obtención de la función lógica
• Tabla de Verdad
• Expresión Booleana
000 0
001 0
010 0
011 1
100 0
101 1
110 1
111 1
A B C SALIDA
PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
Simplificación de las funciones lógicas
F = |ABC + A|BC + AB|C + ABC
PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
000 0
001 0
010 0
011 1
100 0
101 1
110 1
111 1
A B C SALIDA
Simplificación de las funciones lógicas mediante el uso de MAPAS DE KARNAUGH
El Mapa de Karnaugh es un método para simplificar expresiones booleanas
M. De K. 2 Variables M. De K. 3 Variables M. De K. 4 Variables
M. De K. 5 Variables
PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
Simplificación de las funciones lógicas mediante el uso de MAPAS DE KARNAUGH
El objetivo de un Mapa de Karnaugh es «ubicar » las combinaciones que hacen un ‘1’ lógico y formar
grupos de ‘ 1’s ’ denominados Minitérminos.
PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
Mapa de Karnaugh para F:
A
BC
F = |ABC + A|BC + AB|C + ABC
0
1
00 01 11 10
11 1
1
En este caso se generaron 3 grupos. Los
productos y sumas lógicas dentro de ellos
son susceptibles de reducirse o eliminarse
mediante el uso de las siguientes reglas del
álgebra booleana:
A + |A = 1
A + A = A
F = AC + BC + AB
PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
Implementación de la función lógica simplificada
El último paso es implementar o traducir las funciones lógicas reducidas en circuitos combinacionales,
realizar pruebas de funcionamiento y comprobar las combinaciones que generan salidas en estado
ALTO.
PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES

Más contenido relacionado

Similar a Electrónica Digital Combinacional (Parte 2)

Sistemas combinacionale1
Sistemas combinacionale1Sistemas combinacionale1
Sistemas combinacionale1Andres Flores
 
Sistemas digitales blog
Sistemas digitales blogSistemas digitales blog
Sistemas digitales blogPEDRO VAL MAR
 
ALGEBRA DE BOOLE - TAREA.pptx
ALGEBRA DE BOOLE - TAREA.pptxALGEBRA DE BOOLE - TAREA.pptx
ALGEBRA DE BOOLE - TAREA.pptxKenSalazar8
 
CIRCUITOS DIGITALES CI Unid II Simplificacion de Funciones Logicas Boole y M...
CIRCUITOS DIGITALES CI Unid II  Simplificacion de Funciones Logicas Boole y M...CIRCUITOS DIGITALES CI Unid II  Simplificacion de Funciones Logicas Boole y M...
CIRCUITOS DIGITALES CI Unid II Simplificacion de Funciones Logicas Boole y M...AVINADAD MENDEZ
 
Articulo analisis circuitos logicos.pdf
Articulo analisis circuitos logicos.pdfArticulo analisis circuitos logicos.pdf
Articulo analisis circuitos logicos.pdfjhormansanchez2
 
LAB 2_Circuitos logicos combinacionales.pdf
LAB 2_Circuitos logicos combinacionales.pdfLAB 2_Circuitos logicos combinacionales.pdf
LAB 2_Circuitos logicos combinacionales.pdfEdgar Chacca Cuti
 
⭐⭐⭐⭐⭐ PRÁCTICA: ANÁLISIS DE CIRCUITOS COMBINATORIALES
⭐⭐⭐⭐⭐ PRÁCTICA: ANÁLISIS DE CIRCUITOS COMBINATORIALES⭐⭐⭐⭐⭐ PRÁCTICA: ANÁLISIS DE CIRCUITOS COMBINATORIALES
⭐⭐⭐⭐⭐ PRÁCTICA: ANÁLISIS DE CIRCUITOS COMBINATORIALESVictor Asanza
 
Tercer Laboratorio - Sistemas Digitales I
Tercer Laboratorio - Sistemas Digitales ITercer Laboratorio - Sistemas Digitales I
Tercer Laboratorio - Sistemas Digitales IAndy Juan Sarango Veliz
 
PROYECTO INTEGRADOR DIGITALES FER Y BETO
PROYECTO INTEGRADOR DIGITALES FER Y BETOPROYECTO INTEGRADOR DIGITALES FER Y BETO
PROYECTO INTEGRADOR DIGITALES FER Y BETOFERBETO2009
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionalesElmer Mendoza
 
Electrónica digital: Tema 4 Circuitos combinacionales
Electrónica digital: Tema 4 Circuitos combinacionales  Electrónica digital: Tema 4 Circuitos combinacionales
Electrónica digital: Tema 4 Circuitos combinacionales SANTIAGO PABLO ALBERTO
 
Remedal quimestre e digital 2 dos (reparado)
Remedal quimestre e digital 2 dos (reparado)Remedal quimestre e digital 2 dos (reparado)
Remedal quimestre e digital 2 dos (reparado)Paola Ordóñez Crespo
 
Electrónica digital: circuitos combinacionales funciones integradas
Electrónica digital: circuitos combinacionales funciones integradas Electrónica digital: circuitos combinacionales funciones integradas
Electrónica digital: circuitos combinacionales funciones integradas SANTIAGO PABLO ALBERTO
 

Similar a Electrónica Digital Combinacional (Parte 2) (20)

Sistemas combinacionale1
Sistemas combinacionale1Sistemas combinacionale1
Sistemas combinacionale1
 
Sistemas digitales blog
Sistemas digitales blogSistemas digitales blog
Sistemas digitales blog
 
ALGEBRA DE BOOLE - TAREA.pptx
ALGEBRA DE BOOLE - TAREA.pptxALGEBRA DE BOOLE - TAREA.pptx
ALGEBRA DE BOOLE - TAREA.pptx
 
Unidad 3
Unidad 3Unidad 3
Unidad 3
 
CIRCUITOS DIGITALES CI Unid II Simplificacion de Funciones Logicas Boole y M...
CIRCUITOS DIGITALES CI Unid II  Simplificacion de Funciones Logicas Boole y M...CIRCUITOS DIGITALES CI Unid II  Simplificacion de Funciones Logicas Boole y M...
CIRCUITOS DIGITALES CI Unid II Simplificacion de Funciones Logicas Boole y M...
 
Articulo analisis circuitos logicos.pdf
Articulo analisis circuitos logicos.pdfArticulo analisis circuitos logicos.pdf
Articulo analisis circuitos logicos.pdf
 
LAB 2_Circuitos logicos combinacionales.pdf
LAB 2_Circuitos logicos combinacionales.pdfLAB 2_Circuitos logicos combinacionales.pdf
LAB 2_Circuitos logicos combinacionales.pdf
 
⭐⭐⭐⭐⭐ PRÁCTICA: ANÁLISIS DE CIRCUITOS COMBINATORIALES
⭐⭐⭐⭐⭐ PRÁCTICA: ANÁLISIS DE CIRCUITOS COMBINATORIALES⭐⭐⭐⭐⭐ PRÁCTICA: ANÁLISIS DE CIRCUITOS COMBINATORIALES
⭐⭐⭐⭐⭐ PRÁCTICA: ANÁLISIS DE CIRCUITOS COMBINATORIALES
 
u3
u3u3
u3
 
Tercer Laboratorio - Sistemas Digitales I
Tercer Laboratorio - Sistemas Digitales ITercer Laboratorio - Sistemas Digitales I
Tercer Laboratorio - Sistemas Digitales I
 
PROYECTO INTEGRADOR DIGITALES FER Y BETO
PROYECTO INTEGRADOR DIGITALES FER Y BETOPROYECTO INTEGRADOR DIGITALES FER Y BETO
PROYECTO INTEGRADOR DIGITALES FER Y BETO
 
Grupo 8
Grupo 8Grupo 8
Grupo 8
 
Circuitos combinacionales
Circuitos combinacionalesCircuitos combinacionales
Circuitos combinacionales
 
Ejercicios de electronica digital
Ejercicios de electronica digitalEjercicios de electronica digital
Ejercicios de electronica digital
 
Sisitemas prac6
Sisitemas  prac6Sisitemas  prac6
Sisitemas prac6
 
Electrónica digital: Tema 4 Circuitos combinacionales
Electrónica digital: Tema 4 Circuitos combinacionales  Electrónica digital: Tema 4 Circuitos combinacionales
Electrónica digital: Tema 4 Circuitos combinacionales
 
Remedal quimestre e digital 2 dos (reparado)
Remedal quimestre e digital 2 dos (reparado)Remedal quimestre e digital 2 dos (reparado)
Remedal quimestre e digital 2 dos (reparado)
 
Unidad 4
Unidad 4Unidad 4
Unidad 4
 
mapas de karnaugh
mapas de karnaughmapas de karnaugh
mapas de karnaugh
 
Electrónica digital: circuitos combinacionales funciones integradas
Electrónica digital: circuitos combinacionales funciones integradas Electrónica digital: circuitos combinacionales funciones integradas
Electrónica digital: circuitos combinacionales funciones integradas
 

Más de ITST - DIV. IINF (YASSER MARÍN)

U1S1: INTRODUCCIÓN A LA FÍSICA (NOTACIÓN CIENTÍFICA, CONVERSIÓN DE UNIDADES)
U1S1: INTRODUCCIÓN A LA FÍSICA (NOTACIÓN CIENTÍFICA, CONVERSIÓN DE UNIDADES)U1S1: INTRODUCCIÓN A LA FÍSICA (NOTACIÓN CIENTÍFICA, CONVERSIÓN DE UNIDADES)
U1S1: INTRODUCCIÓN A LA FÍSICA (NOTACIÓN CIENTÍFICA, CONVERSIÓN DE UNIDADES)ITST - DIV. IINF (YASSER MARÍN)
 

Más de ITST - DIV. IINF (YASSER MARÍN) (20)

Electrónica Digital Combinacional (Parte 1)
Electrónica Digital Combinacional (Parte 1)Electrónica Digital Combinacional (Parte 1)
Electrónica Digital Combinacional (Parte 1)
 
Introducción a la Electrónica Digital
Introducción a la Electrónica DigitalIntroducción a la Electrónica Digital
Introducción a la Electrónica Digital
 
U3S1: Buses de Comunicación (aspectos generales)
U3S1: Buses de Comunicación (aspectos generales)U3S1: Buses de Comunicación (aspectos generales)
U3S1: Buses de Comunicación (aspectos generales)
 
U4S1: Tarjetas Madre y Chipsets
U4S1: Tarjetas Madre y ChipsetsU4S1: Tarjetas Madre y Chipsets
U4S1: Tarjetas Madre y Chipsets
 
U3S1: CONCEPTOS BÁSICOS DE ELECTROSTÁTICA
U3S1: CONCEPTOS BÁSICOS DE ELECTROSTÁTICAU3S1: CONCEPTOS BÁSICOS DE ELECTROSTÁTICA
U3S1: CONCEPTOS BÁSICOS DE ELECTROSTÁTICA
 
U2S3: Memorias de Sólo Lectura (ROM)
U2S3:  Memorias de Sólo Lectura (ROM)U2S3:  Memorias de Sólo Lectura (ROM)
U2S3: Memorias de Sólo Lectura (ROM)
 
U2S1: Conceptos Básicos de Termodinámica
U2S1: Conceptos Básicos de TermodinámicaU2S1: Conceptos Básicos de Termodinámica
U2S1: Conceptos Básicos de Termodinámica
 
U2S2: Cálculo de Disipadores de Calor
U2S2: Cálculo de Disipadores de CalorU2S2: Cálculo de Disipadores de Calor
U2S2: Cálculo de Disipadores de Calor
 
U2S2: Memoria Principal (RAM)
U2S2: Memoria Principal (RAM)U2S2: Memoria Principal (RAM)
U2S2: Memoria Principal (RAM)
 
U2S1: Memoria Principal (Aspectos Generales)
U2S1: Memoria Principal (Aspectos Generales)U2S1: Memoria Principal (Aspectos Generales)
U2S1: Memoria Principal (Aspectos Generales)
 
U1S2: Operaciones Básicas con Vectores
U1S2: Operaciones Básicas con VectoresU1S2: Operaciones Básicas con Vectores
U1S2: Operaciones Básicas con Vectores
 
U1S2: El Microprocesador (Aspectos Generales)
U1S2:  El Microprocesador (Aspectos Generales)U1S2:  El Microprocesador (Aspectos Generales)
U1S2: El Microprocesador (Aspectos Generales)
 
U1S1: ARQUITECTURAS DE CÓMPUTO
U1S1: ARQUITECTURAS DE CÓMPUTOU1S1: ARQUITECTURAS DE CÓMPUTO
U1S1: ARQUITECTURAS DE CÓMPUTO
 
U1S1: INTRODUCCIÓN A LA FÍSICA (NOTACIÓN CIENTÍFICA, CONVERSIÓN DE UNIDADES)
U1S1: INTRODUCCIÓN A LA FÍSICA (NOTACIÓN CIENTÍFICA, CONVERSIÓN DE UNIDADES)U1S1: INTRODUCCIÓN A LA FÍSICA (NOTACIÓN CIENTÍFICA, CONVERSIÓN DE UNIDADES)
U1S1: INTRODUCCIÓN A LA FÍSICA (NOTACIÓN CIENTÍFICA, CONVERSIÓN DE UNIDADES)
 
Radiofrecuencia (Aspectos Básicos)
Radiofrecuencia (Aspectos Básicos)Radiofrecuencia (Aspectos Básicos)
Radiofrecuencia (Aspectos Básicos)
 
Introducción a la Electrónica Digital
Introducción a la Electrónica DigitalIntroducción a la Electrónica Digital
Introducción a la Electrónica Digital
 
Sesión 6: Teoría Básica de Transistores BJT
Sesión 6: Teoría Básica de Transistores BJTSesión 6: Teoría Básica de Transistores BJT
Sesión 6: Teoría Básica de Transistores BJT
 
Puerto Serial o RS 232
Puerto Serial o RS 232Puerto Serial o RS 232
Puerto Serial o RS 232
 
Conceptos de interfaces
Conceptos de interfacesConceptos de interfaces
Conceptos de interfaces
 
Teoría Básica de Tiristores SCR
Teoría Básica de Tiristores SCRTeoría Básica de Tiristores SCR
Teoría Básica de Tiristores SCR
 

Último

Linealización de sistemas no lineales.pdf
Linealización de sistemas no lineales.pdfLinealización de sistemas no lineales.pdf
Linealización de sistemas no lineales.pdfrolandolazartep
 
estadisticasII Metodo-de-la-gran-M.pdf
estadisticasII   Metodo-de-la-gran-M.pdfestadisticasII   Metodo-de-la-gran-M.pdf
estadisticasII Metodo-de-la-gran-M.pdfFlorenciopeaortiz
 
Propositos del comportamiento de fases y aplicaciones
Propositos del comportamiento de fases y aplicacionesPropositos del comportamiento de fases y aplicaciones
Propositos del comportamiento de fases y aplicaciones025ca20
 
El proyecto “ITC SE Lambayeque Norte 220 kV con seccionamiento de la LT 220 kV
El proyecto “ITC SE Lambayeque Norte 220 kV con seccionamiento de la LT 220 kVEl proyecto “ITC SE Lambayeque Norte 220 kV con seccionamiento de la LT 220 kV
El proyecto “ITC SE Lambayeque Norte 220 kV con seccionamiento de la LT 220 kVSebastianPaez47
 
Curso intensivo de soldadura electrónica en pdf
Curso intensivo de soldadura electrónica  en pdfCurso intensivo de soldadura electrónica  en pdf
Curso intensivo de soldadura electrónica en pdfFernandaGarca788912
 
Hanns Recabarren Diaz (2024), Implementación de una herramienta de realidad v...
Hanns Recabarren Diaz (2024), Implementación de una herramienta de realidad v...Hanns Recabarren Diaz (2024), Implementación de una herramienta de realidad v...
Hanns Recabarren Diaz (2024), Implementación de una herramienta de realidad v...Francisco Javier Mora Serrano
 
¿QUE SON LOS AGENTES FISICOS Y QUE CUIDADOS TENER.pptx
¿QUE SON LOS AGENTES FISICOS Y QUE CUIDADOS TENER.pptx¿QUE SON LOS AGENTES FISICOS Y QUE CUIDADOS TENER.pptx
¿QUE SON LOS AGENTES FISICOS Y QUE CUIDADOS TENER.pptxguillermosantana15
 
4.6 DEFINICION DEL PROBLEMA DE ASIGNACION.pptx
4.6 DEFINICION DEL PROBLEMA DE ASIGNACION.pptx4.6 DEFINICION DEL PROBLEMA DE ASIGNACION.pptx
4.6 DEFINICION DEL PROBLEMA DE ASIGNACION.pptxGARCIARAMIREZCESAR
 
Introducción a los sistemas neumaticos.ppt
Introducción a los sistemas neumaticos.pptIntroducción a los sistemas neumaticos.ppt
Introducción a los sistemas neumaticos.pptEduardoCorado
 
Flujo multifásico en tuberias de ex.pptx
Flujo multifásico en tuberias de ex.pptxFlujo multifásico en tuberias de ex.pptx
Flujo multifásico en tuberias de ex.pptxEduardoSnchezHernnde5
 
TALLER PAEC preparatoria directamente de la secretaria de educación pública
TALLER PAEC preparatoria directamente de la secretaria de educación públicaTALLER PAEC preparatoria directamente de la secretaria de educación pública
TALLER PAEC preparatoria directamente de la secretaria de educación públicaSantiagoSanchez353883
 
PPT SERVIDOR ESCUELA PERU EDUCA LINUX v7.pptx
PPT SERVIDOR ESCUELA PERU EDUCA LINUX v7.pptxPPT SERVIDOR ESCUELA PERU EDUCA LINUX v7.pptx
PPT SERVIDOR ESCUELA PERU EDUCA LINUX v7.pptxSergioGJimenezMorean
 
Elaboración de la estructura del ADN y ARN en papel.pdf
Elaboración de la estructura del ADN y ARN en papel.pdfElaboración de la estructura del ADN y ARN en papel.pdf
Elaboración de la estructura del ADN y ARN en papel.pdfKEVINYOICIAQUINOSORI
 
Manual_Identificación_Geoformas_140627.pdf
Manual_Identificación_Geoformas_140627.pdfManual_Identificación_Geoformas_140627.pdf
Manual_Identificación_Geoformas_140627.pdfedsonzav8
 
Presentación Proyecto Trabajo Creativa Profesional Azul.pdf
Presentación Proyecto Trabajo Creativa Profesional Azul.pdfPresentación Proyecto Trabajo Creativa Profesional Azul.pdf
Presentación Proyecto Trabajo Creativa Profesional Azul.pdfMirthaFernandez12
 
ECONOMIA APLICADA SEMANA 555555555555555555.pdf
ECONOMIA APLICADA SEMANA 555555555555555555.pdfECONOMIA APLICADA SEMANA 555555555555555555.pdf
ECONOMIA APLICADA SEMANA 555555555555555555.pdffredyflores58
 
Residente de obra y sus funciones que realiza .pdf
Residente de obra y sus funciones que realiza  .pdfResidente de obra y sus funciones que realiza  .pdf
Residente de obra y sus funciones que realiza .pdfevin1703e
 
ECONOMIA APLICADA SEMANA 555555555544.pdf
ECONOMIA APLICADA SEMANA 555555555544.pdfECONOMIA APLICADA SEMANA 555555555544.pdf
ECONOMIA APLICADA SEMANA 555555555544.pdfmatepura
 
Flujo potencial, conceptos básicos y ejemplos resueltos.
Flujo potencial, conceptos básicos y ejemplos resueltos.Flujo potencial, conceptos básicos y ejemplos resueltos.
Flujo potencial, conceptos básicos y ejemplos resueltos.ALEJANDROLEONGALICIA
 

Último (20)

Linealización de sistemas no lineales.pdf
Linealización de sistemas no lineales.pdfLinealización de sistemas no lineales.pdf
Linealización de sistemas no lineales.pdf
 
estadisticasII Metodo-de-la-gran-M.pdf
estadisticasII   Metodo-de-la-gran-M.pdfestadisticasII   Metodo-de-la-gran-M.pdf
estadisticasII Metodo-de-la-gran-M.pdf
 
Propositos del comportamiento de fases y aplicaciones
Propositos del comportamiento de fases y aplicacionesPropositos del comportamiento de fases y aplicaciones
Propositos del comportamiento de fases y aplicaciones
 
El proyecto “ITC SE Lambayeque Norte 220 kV con seccionamiento de la LT 220 kV
El proyecto “ITC SE Lambayeque Norte 220 kV con seccionamiento de la LT 220 kVEl proyecto “ITC SE Lambayeque Norte 220 kV con seccionamiento de la LT 220 kV
El proyecto “ITC SE Lambayeque Norte 220 kV con seccionamiento de la LT 220 kV
 
Curso intensivo de soldadura electrónica en pdf
Curso intensivo de soldadura electrónica  en pdfCurso intensivo de soldadura electrónica  en pdf
Curso intensivo de soldadura electrónica en pdf
 
Hanns Recabarren Diaz (2024), Implementación de una herramienta de realidad v...
Hanns Recabarren Diaz (2024), Implementación de una herramienta de realidad v...Hanns Recabarren Diaz (2024), Implementación de una herramienta de realidad v...
Hanns Recabarren Diaz (2024), Implementación de una herramienta de realidad v...
 
¿QUE SON LOS AGENTES FISICOS Y QUE CUIDADOS TENER.pptx
¿QUE SON LOS AGENTES FISICOS Y QUE CUIDADOS TENER.pptx¿QUE SON LOS AGENTES FISICOS Y QUE CUIDADOS TENER.pptx
¿QUE SON LOS AGENTES FISICOS Y QUE CUIDADOS TENER.pptx
 
4.6 DEFINICION DEL PROBLEMA DE ASIGNACION.pptx
4.6 DEFINICION DEL PROBLEMA DE ASIGNACION.pptx4.6 DEFINICION DEL PROBLEMA DE ASIGNACION.pptx
4.6 DEFINICION DEL PROBLEMA DE ASIGNACION.pptx
 
Introducción a los sistemas neumaticos.ppt
Introducción a los sistemas neumaticos.pptIntroducción a los sistemas neumaticos.ppt
Introducción a los sistemas neumaticos.ppt
 
Flujo multifásico en tuberias de ex.pptx
Flujo multifásico en tuberias de ex.pptxFlujo multifásico en tuberias de ex.pptx
Flujo multifásico en tuberias de ex.pptx
 
TALLER PAEC preparatoria directamente de la secretaria de educación pública
TALLER PAEC preparatoria directamente de la secretaria de educación públicaTALLER PAEC preparatoria directamente de la secretaria de educación pública
TALLER PAEC preparatoria directamente de la secretaria de educación pública
 
PPT SERVIDOR ESCUELA PERU EDUCA LINUX v7.pptx
PPT SERVIDOR ESCUELA PERU EDUCA LINUX v7.pptxPPT SERVIDOR ESCUELA PERU EDUCA LINUX v7.pptx
PPT SERVIDOR ESCUELA PERU EDUCA LINUX v7.pptx
 
Elaboración de la estructura del ADN y ARN en papel.pdf
Elaboración de la estructura del ADN y ARN en papel.pdfElaboración de la estructura del ADN y ARN en papel.pdf
Elaboración de la estructura del ADN y ARN en papel.pdf
 
Manual_Identificación_Geoformas_140627.pdf
Manual_Identificación_Geoformas_140627.pdfManual_Identificación_Geoformas_140627.pdf
Manual_Identificación_Geoformas_140627.pdf
 
Presentación Proyecto Trabajo Creativa Profesional Azul.pdf
Presentación Proyecto Trabajo Creativa Profesional Azul.pdfPresentación Proyecto Trabajo Creativa Profesional Azul.pdf
Presentación Proyecto Trabajo Creativa Profesional Azul.pdf
 
ECONOMIA APLICADA SEMANA 555555555555555555.pdf
ECONOMIA APLICADA SEMANA 555555555555555555.pdfECONOMIA APLICADA SEMANA 555555555555555555.pdf
ECONOMIA APLICADA SEMANA 555555555555555555.pdf
 
Residente de obra y sus funciones que realiza .pdf
Residente de obra y sus funciones que realiza  .pdfResidente de obra y sus funciones que realiza  .pdf
Residente de obra y sus funciones que realiza .pdf
 
ECONOMIA APLICADA SEMANA 555555555544.pdf
ECONOMIA APLICADA SEMANA 555555555544.pdfECONOMIA APLICADA SEMANA 555555555544.pdf
ECONOMIA APLICADA SEMANA 555555555544.pdf
 
VALORIZACION Y LIQUIDACION MIGUEL SALINAS.pdf
VALORIZACION Y LIQUIDACION MIGUEL SALINAS.pdfVALORIZACION Y LIQUIDACION MIGUEL SALINAS.pdf
VALORIZACION Y LIQUIDACION MIGUEL SALINAS.pdf
 
Flujo potencial, conceptos básicos y ejemplos resueltos.
Flujo potencial, conceptos básicos y ejemplos resueltos.Flujo potencial, conceptos básicos y ejemplos resueltos.
Flujo potencial, conceptos básicos y ejemplos resueltos.
 

Electrónica Digital Combinacional (Parte 2)

  • 1. MATERIA: SISTEMAS ELECTRÓNICOS PARA INFORMÁTICA VERANO 2017 INSTITUTO TECNOLÓGICO SUPERIOR DE TEZIUTLÁN
  • 2. PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
  • 3. PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES Diseñar un circuito digital, sea secuencial o no, implica una serie de consideraciones, y la principal de ellas es el propósito del mismo. REGISTRO DE DESPLAZAMIENTO SIPO CODIFICADOR DE BINARIO A OCTAL COMPARADOR DE MAGNITUD DE 4 BITS CONTADOR CON SALIDA A DISPLAY
  • 4. • Análisis u obtención de la función lógica • Expresión Booleana • Tabla de Verdad • Simplificación de la función lógica • Álgebra Booleana • Mapas de Simplificación • Implementación de la función simplificada Proceso de diseño de un circuito combinacional PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
  • 5. EJEMPLO: Diseñar un circuito lógico que contenga tres entradas, y cuya salida sea un 1 sólo cuando la mayoría de las entradas estén activadas. • Análisis u obtención de la función lógica • Tabla de Verdad • Función Booleana • Simplificación de la función lógica • Álgebra Booleana • Mapas de Simplificación • Implementación de la función simplificada Proceso de diseño de un circuito combinacional PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
  • 6. Análisis u obtención de la función lógica • Tabla de Verdad • Expresión Booleana 000 0 001 0 010 0 011 1 100 0 101 1 110 1 111 1 A B C SALIDA PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
  • 7. Simplificación de las funciones lógicas F = |ABC + A|BC + AB|C + ABC PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES 000 0 001 0 010 0 011 1 100 0 101 1 110 1 111 1 A B C SALIDA
  • 8. Simplificación de las funciones lógicas mediante el uso de MAPAS DE KARNAUGH El Mapa de Karnaugh es un método para simplificar expresiones booleanas M. De K. 2 Variables M. De K. 3 Variables M. De K. 4 Variables M. De K. 5 Variables PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
  • 9. Simplificación de las funciones lógicas mediante el uso de MAPAS DE KARNAUGH El objetivo de un Mapa de Karnaugh es «ubicar » las combinaciones que hacen un ‘1’ lógico y formar grupos de ‘ 1’s ’ denominados Minitérminos. PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
  • 10. Mapa de Karnaugh para F: A BC F = |ABC + A|BC + AB|C + ABC 0 1 00 01 11 10 11 1 1 En este caso se generaron 3 grupos. Los productos y sumas lógicas dentro de ellos son susceptibles de reducirse o eliminarse mediante el uso de las siguientes reglas del álgebra booleana: A + |A = 1 A + A = A F = AC + BC + AB PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES
  • 11. Implementación de la función lógica simplificada El último paso es implementar o traducir las funciones lógicas reducidas en circuitos combinacionales, realizar pruebas de funcionamiento y comprobar las combinaciones que generan salidas en estado ALTO. PROCESO DE DISEÑO DE CIRCUITOS COMBINACIONALES