UNIVERSIDAD DE LOS LLANOS
                                       Facultad de Ciencias Básicas e Ingeniería
                                                 Ingeniería Electrónica
                                           FORMATO DE LABORATORIO

FACULTAD:             FACULTAD DE CIENCIAS BÁSICAS E INGENIERÍA
PROGRAMA:             INGENIERÍA ELECTRÓNICA

 Nro            CARACTERISTICAS                                       INFORMACIÓN
   1   DENOMINACIÓN DEL CURSO:                          Circuitos Digitales I
   2   CÓDIGO:                                          612202
   3   No. CRÉDITOS Y RELACIÓN:                         3
4. UNIDADES TEMÁTICAS

Fundamentos de circuitos lógicos.
Simplificación de circuitos lógicos.

5. OBJETIVOS

Implementar la visualización en un display’s 7 segmentos, estatica
6. MATERIALES Y EQUIPO
Tarjeta de desarrollo
Software Xilinx ise 12.1 o superiores



7.   MARCO TEORICO


El visualizador de 16 segmentos (llamado también display) es una forma de representar números en
equipos electrónicos. Está compuesto de dieciseis segmentos que se pueden encender o apagar
individualmente. Cada segmento tiene la forma de una pequeña línea.




El display ánodo común

En el display ánodo común, todos los ánodos de los diodos LED unidos y conectados a la fuente de
alimentación.

En este caso para activar cualquier elemento hay que poner el cátodo del elemento a tierra a través de
una resistencia para limitar la corriente que pasa por el elemento
UNIVERSIDAD DE LOS LLANOS
                                  Facultad de Ciencias Básicas e Ingeniería
                                            Ingeniería Electrónica
                                      FORMATO DE LABORATORIO




                          CIRCUITO REPRESENTATIVO DE ANODO COMUN


El display cátodo común

El display cátodo común tiene todos los ánodos de los diodos LED unidos y conectados a tierra.
Para activar un segmento de estos hay que poner el ánodo del segmento a encender a Vcc (tensión de
la fuente) a través de una resistencia para limitar el paso de la corriente




                            CIRCUITO REPRESENTATIVO DE CATODO COMUN

Por medio de este componente electronico se puede representar ciertos caracteres del alfabeto,
algunos debido a su misma naturaleza se les ha diseñado una codificacion para ser representados.




9. PROCEDIMIENTO
UNIVERSIDAD DE LOS LLANOS
                                      Facultad de Ciencias Básicas e Ingeniería
                                                Ingeniería Electrónica
                                          FORMATO DE LABORATORIO

El principal objetivo del laboratorio es desarrollar una codificación de los caracteres que se
van a mencionar a continuación en uno de los display’s de su tarjeta de desarrollo, por medio de
la solución de sus ecuaciones de Boole, solo se podrá diseñar usando mapeo de puertos.

CONSIDERACIONES: Se tendrá dos interruptores para pasar de canal (control) y cuatro
interruptores más para variar la información generada en el display, lo cual conlleva a
generar una tabla de verdad de 6 entradas. Donde el control son los DOS bits más
significativos (A,B)




  A   B    C    D    E   F   SALIDA                             A   B   C   D   E   F   SALIDA
  0   0    0    0    0   0   d                                  0   1   0   0   0   0   f
  0   0    0    0    0   1   i                                  0   1   0   0   0   1   a
  0   0    0    0    1   0   g                                  0   1   0   0   1   0   c
  0   0    0    0    1   1   i                                  0   1   0   0   1   1   u
  0   0    0    1    0   0   t                                  0   1   0   1   0   0   l
  0   0    0    1    0   1   a                                  0   1   0   1   0   1   t
  0   0    0    1    1   0   l                                  0   1   0   1   1   0   a
  0   0    0    1    1   1   e                                  0   1   0   1   1   1   d
  0   0    1    0    0   0   s                                  0   1   1   0   0   0   d
  0   0    1    0    0   1   u                                  0   1   1   0   0   1   e
  0   0    1    0    1   0   n                                  0   1   1   0   1   0   i
  0   0    1    0    1   1   o                                  0   1   1   0   1   1   n
  0   0    1    1    0   0   2                                  0   1   1   1   0   0   g
  0   0    1    1    0   1   0                                  0   1   1   1   0   1   e
  0   0    1    1    1   0   1                                  0   1   1   1   1   0   n
  0   0    1    1    1   1   3                                  0   1   1   1   1   1   i

tabla(1)       1/4                                                  continua tabla(1) 2/4
UNIVERSIDAD DE LOS LLANOS
                                   Facultad de Ciencias Básicas e Ingeniería
                                             Ingeniería Electrónica
                                       FORMATO DE LABORATORIO



    A     B    C    D    E   F   SALIDA                          A   B     C   D   E   F   SALIDA
    1     1    0    0    0   0        1                          1   0     0   0   0   0 e
    1     1    0    0    0   1        2                          1   0     0   0   0   1 r
    1     1    0    0    1   0        3                          1   0     0   0   1   0 i
    1     1    0    0    1   1        4                          1   0     0   0   1   1 a
    1     1    0    1    0   0        5                          1   0     0   1   0   0 e
    1     1    0    1    0   1        6                          1   0     0   1   0   1 l
    1     1    0    1    1   0        7                          1   0     0   1   1   0 e
    1     1    0    1    1   1        8                          1   0     0   1   1   1 c
    1     1    1    0    0   0        9                          1   0     1   0   0   0 t
    1     1    1    0    0   1        0                          1   0     1   0   0   1 r
    1     1    1    0    1   0        9                          1   0     1   0   1   0 o
    1     1    1    0    1   1        8                          1   0     1   0   1   1   n
    1     1    1    1    0   0        7                          1   0     1   1   0   0   i
    1     1    1    1    0   1        6                          1   0     1   1   0   1   c
    1     1    1    1    1   0        5                          1   0     1   1   1   0   A
    1     1    1    1    1   1        4                          1   0     1   1   1   1   X
Fin tabla(1)       4/4                                            continua tabla(1)        3/4




Se debe presentar la solución de la simplificación de las ecuaciones por medio de mapas de
karnaugh, su implementación física, y su informe debidamente desarrollado.


10. FUENTES BIBLIOGRAFICAS

10.1 FUENTES DE CONSULTA BASICA
FLOYD, Thomas L. Fundamentos de sistemas digitales, Prentice Hall, 7ed.

TOCCI. Sistemas Digitales principios y aplicaciones, Prentice Hall, 6ed.

WAKERLY. Diseño digital principios y prácticas, Prentice Hall.

MANO. Diseño digital, Prentice Hall

Maxinez, David G. El arte de programar sistemas digitales.

10.2 FUENTES DE CONSULTA PARA PROFUNDIZACION
UNIVERSIDAD DE LOS LLANOS
                                Facultad de Ciencias Básicas e Ingeniería
                                          Ingeniería Electrónica
                                    FORMATO DE LABORATORIO

BROWN S. Fundamentals of Digital logic with VHDL Design, McGraw Hill, 2000.

Hwang, Enoch O. Microprocessor Design, Principles and Practices With VHDL, Brooks / Cole
2004

Pedroni, Volnei A. Ciruit design with VHDL, MIT Press, Cambridge Massachusetts, London,
England, 2004.
10.3 Fuente de consulta e-libro
Computación IV Diseño de los sistemas digitales: combinatorios, secuenciales,
funcionales e iterativos
Autor: Ibarra Quevedo, Raúl Serrano López, Miguel

Diseño VHDL de sistemas digitales sobre dispositivos lógicos programables FPGAS
Autor: Ballesteros Larrotta, Dora María Piraján Aranguren, Alexis Javier

Laboratorio del display

  • 1.
    UNIVERSIDAD DE LOSLLANOS Facultad de Ciencias Básicas e Ingeniería Ingeniería Electrónica FORMATO DE LABORATORIO FACULTAD: FACULTAD DE CIENCIAS BÁSICAS E INGENIERÍA PROGRAMA: INGENIERÍA ELECTRÓNICA Nro CARACTERISTICAS INFORMACIÓN 1 DENOMINACIÓN DEL CURSO: Circuitos Digitales I 2 CÓDIGO: 612202 3 No. CRÉDITOS Y RELACIÓN: 3 4. UNIDADES TEMÁTICAS Fundamentos de circuitos lógicos. Simplificación de circuitos lógicos. 5. OBJETIVOS Implementar la visualización en un display’s 7 segmentos, estatica 6. MATERIALES Y EQUIPO Tarjeta de desarrollo Software Xilinx ise 12.1 o superiores 7. MARCO TEORICO El visualizador de 16 segmentos (llamado también display) es una forma de representar números en equipos electrónicos. Está compuesto de dieciseis segmentos que se pueden encender o apagar individualmente. Cada segmento tiene la forma de una pequeña línea. El display ánodo común En el display ánodo común, todos los ánodos de los diodos LED unidos y conectados a la fuente de alimentación. En este caso para activar cualquier elemento hay que poner el cátodo del elemento a tierra a través de una resistencia para limitar la corriente que pasa por el elemento
  • 2.
    UNIVERSIDAD DE LOSLLANOS Facultad de Ciencias Básicas e Ingeniería Ingeniería Electrónica FORMATO DE LABORATORIO CIRCUITO REPRESENTATIVO DE ANODO COMUN El display cátodo común El display cátodo común tiene todos los ánodos de los diodos LED unidos y conectados a tierra. Para activar un segmento de estos hay que poner el ánodo del segmento a encender a Vcc (tensión de la fuente) a través de una resistencia para limitar el paso de la corriente CIRCUITO REPRESENTATIVO DE CATODO COMUN Por medio de este componente electronico se puede representar ciertos caracteres del alfabeto, algunos debido a su misma naturaleza se les ha diseñado una codificacion para ser representados. 9. PROCEDIMIENTO
  • 3.
    UNIVERSIDAD DE LOSLLANOS Facultad de Ciencias Básicas e Ingeniería Ingeniería Electrónica FORMATO DE LABORATORIO El principal objetivo del laboratorio es desarrollar una codificación de los caracteres que se van a mencionar a continuación en uno de los display’s de su tarjeta de desarrollo, por medio de la solución de sus ecuaciones de Boole, solo se podrá diseñar usando mapeo de puertos. CONSIDERACIONES: Se tendrá dos interruptores para pasar de canal (control) y cuatro interruptores más para variar la información generada en el display, lo cual conlleva a generar una tabla de verdad de 6 entradas. Donde el control son los DOS bits más significativos (A,B) A B C D E F SALIDA A B C D E F SALIDA 0 0 0 0 0 0 d 0 1 0 0 0 0 f 0 0 0 0 0 1 i 0 1 0 0 0 1 a 0 0 0 0 1 0 g 0 1 0 0 1 0 c 0 0 0 0 1 1 i 0 1 0 0 1 1 u 0 0 0 1 0 0 t 0 1 0 1 0 0 l 0 0 0 1 0 1 a 0 1 0 1 0 1 t 0 0 0 1 1 0 l 0 1 0 1 1 0 a 0 0 0 1 1 1 e 0 1 0 1 1 1 d 0 0 1 0 0 0 s 0 1 1 0 0 0 d 0 0 1 0 0 1 u 0 1 1 0 0 1 e 0 0 1 0 1 0 n 0 1 1 0 1 0 i 0 0 1 0 1 1 o 0 1 1 0 1 1 n 0 0 1 1 0 0 2 0 1 1 1 0 0 g 0 0 1 1 0 1 0 0 1 1 1 0 1 e 0 0 1 1 1 0 1 0 1 1 1 1 0 n 0 0 1 1 1 1 3 0 1 1 1 1 1 i tabla(1) 1/4 continua tabla(1) 2/4
  • 4.
    UNIVERSIDAD DE LOSLLANOS Facultad de Ciencias Básicas e Ingeniería Ingeniería Electrónica FORMATO DE LABORATORIO A B C D E F SALIDA A B C D E F SALIDA 1 1 0 0 0 0 1 1 0 0 0 0 0 e 1 1 0 0 0 1 2 1 0 0 0 0 1 r 1 1 0 0 1 0 3 1 0 0 0 1 0 i 1 1 0 0 1 1 4 1 0 0 0 1 1 a 1 1 0 1 0 0 5 1 0 0 1 0 0 e 1 1 0 1 0 1 6 1 0 0 1 0 1 l 1 1 0 1 1 0 7 1 0 0 1 1 0 e 1 1 0 1 1 1 8 1 0 0 1 1 1 c 1 1 1 0 0 0 9 1 0 1 0 0 0 t 1 1 1 0 0 1 0 1 0 1 0 0 1 r 1 1 1 0 1 0 9 1 0 1 0 1 0 o 1 1 1 0 1 1 8 1 0 1 0 1 1 n 1 1 1 1 0 0 7 1 0 1 1 0 0 i 1 1 1 1 0 1 6 1 0 1 1 0 1 c 1 1 1 1 1 0 5 1 0 1 1 1 0 A 1 1 1 1 1 1 4 1 0 1 1 1 1 X Fin tabla(1) 4/4 continua tabla(1) 3/4 Se debe presentar la solución de la simplificación de las ecuaciones por medio de mapas de karnaugh, su implementación física, y su informe debidamente desarrollado. 10. FUENTES BIBLIOGRAFICAS 10.1 FUENTES DE CONSULTA BASICA FLOYD, Thomas L. Fundamentos de sistemas digitales, Prentice Hall, 7ed. TOCCI. Sistemas Digitales principios y aplicaciones, Prentice Hall, 6ed. WAKERLY. Diseño digital principios y prácticas, Prentice Hall. MANO. Diseño digital, Prentice Hall Maxinez, David G. El arte de programar sistemas digitales. 10.2 FUENTES DE CONSULTA PARA PROFUNDIZACION
  • 5.
    UNIVERSIDAD DE LOSLLANOS Facultad de Ciencias Básicas e Ingeniería Ingeniería Electrónica FORMATO DE LABORATORIO BROWN S. Fundamentals of Digital logic with VHDL Design, McGraw Hill, 2000. Hwang, Enoch O. Microprocessor Design, Principles and Practices With VHDL, Brooks / Cole 2004 Pedroni, Volnei A. Ciruit design with VHDL, MIT Press, Cambridge Massachusetts, London, England, 2004. 10.3 Fuente de consulta e-libro Computación IV Diseño de los sistemas digitales: combinatorios, secuenciales, funcionales e iterativos Autor: Ibarra Quevedo, Raúl Serrano López, Miguel Diseño VHDL de sistemas digitales sobre dispositivos lógicos programables FPGAS Autor: Ballesteros Larrotta, Dora María Piraján Aranguren, Alexis Javier