SlideShare una empresa de Scribd logo
Docente: Ing. Marco Aurelio Porro Chulli .
Carrera Profesional: Ingeniería De Sistemas Y Telemática.
Curso: Microprocesadores.
Estudiantes:
Lely Yojany Ydrogo Mego.
Deisy Gladys Vílchez Cieza.
RISC es el acrónimo de Reduced Instruction Set
Computer lo que en castellano viene a ser conjunto
reducido de instrucciones de computadora. Se
entiende por procesado RISC aquel que tiene un
conjunto de instrucciones con unas características
determinadas.
DEFINICIÓN:
CARACTERISTICAS DE RISC
Load/Store
Arquitectura no
destructiva de tres
direcciones
Ejecución en ciclos
únicos single-cycle
Instrucciones
simples
Ausencia de
microcódigo
Ejecución en
conductos pipelined
Significa: Cargar-Almacenar. Sólo las
instrucciones Load/Store acceden a memoria; las
demás operaciones en un RISC, tienen lugar en
su gran conjunto de registros.
LOAD/STORE
Las instrucciones RISC, con tres direcciones, contienen
los campos de los dos operandos y de su resultado. Por
lo tanto, tanto los operandos origen como el destino,
son mantenidos en los registros tras haber sido
completada la operación.
ARQUITECTURA NO DESTRUCTIVA DE TRES DIRECCIONES
INSTRUCCIONES SIMPLES
Las instrucciones simples reducen de manera muy
significativa el esfuerzo para su descodificación, y
favorecen su ejecución en pipelines. Las
instrucciones de longitud fija, con formatos fijos,
implican que los campos de códigos de
operación opcodes y de los operandos están
siempre codificados en las mismas posiciones,
permitiendo el acceso a los registros al mismo
tiempo que se está descodificando el código de
operación.
AUSENCIA DE MICROCÓDIGO
La programación en microcódigo no hace que el software sea
más rápido que el programado con un conjunto de
instrucciones simples. Todas las funciones y el control, en los
procesadores RISC, están cableados hardwired, para lograr
una máxima velocidad y eficiencia.
EJECUCIÓN EN CONDUCTOS PIPELINED
Las instrucciones simples, de formato fijo y ciclo
único permiten que las diferentes etapas de los
ciclos de ejecución búsqueda, descodificación,
ejecución, y escritura del resultado o write-
back para instrucciones múltiples, se puedan
realizar simultáneamente, de un modo más
simple y eficaz.
EJECUCIÓN EN CICLOS ÚNICOS SINGLE-CYCLE
El resultado directo de los conjuntos de instrucciones que ofrecen
los procesadores RISC, es que cada instrucción puede ser ejecutada
en un único ciclo de la CPU.
Ya que el caché está construido partiendo de la misma tecnología
que el almacenamiento de control del microprograma, una única
instrucción puede ser ejecutada a la misma velocidad que una
microinstrucción. La ejecución en ciclos únicos también simplifica la
gestión de las interrupciones y los conductos pipelines.
PRINCIPIOS DE RISC
Analizar las
aplicaciones para
encontrar las
operaciones clave
Repetir este
proceso para
otros recursos
Diseñar un bus de
datos que sea óptimo
para las operaciones
clave
Diseñar instrucciones
que realicen las
operaciones clave
utilizando el
Bus de datos
Agregar nuevas
instrucciones sólo si
no hacen más lenta a
la máquina
LOS SISTEMAS DE MEMORIA CACHE Y MULTIPROCESO
Son un esfuerzo para evitar el
número de peticiones realizadas
por cada CPU al bus
Multiprocesadores
de memoria
distribuida
Multiprocesadores
de memoria
compartida
Definición
Multiprocesadores
VENTAJAS DE ARQUITECTURA RISC
 RISC requieren menos hardware y es más sencillo que las
instrucciones complejas, dejando más espacio para registros de
propósito general.
 RISC ha alcanzado a todos los fabricantes de
semiconductores:AMD, Intel, MIPS, Motorola, ROSS, y todos ellos
son productos usados por fabricantes de ordenadores y estaciones
de trabajo: Apple, DEC, HP, IBM, SUN, entre otros y sus
correspondientes clónicos.
DESVENTAJAS DE ARQUITECTURA RISC
 Menor potencia que otros procesadores. Existen operaciones que se
aceleran muchísimo con instrucciones complejas. Sobre todo de índole
matemática asociadas a simulaciones, tratamiento de señal de videos,
fotos.
 En estos casos es mejor tener instrucciones que puedan tratar con
cientos de datos y escribirlos en memoria de una sola tacada .Mayor
tamaño de los programas. Esto en la actualidad no tiene importancia ya
que en la actualidad la capacidad de los discos duros ha crecido de forma
exponencial y bajada de su precio pero hace años era importante.
CONCLUSIONES
Cada usuario debe decidirse a favor o en contra de determinada
arquitectura de procesador en función de la aplicación concreta que
quiera realizar. Esto vale tanto para la decisión por una determinada
arquitectura RISC, como para determinar si RISC puede emplearse en
forma rentable para una aplicación concreta.
Si bien el campo de aplicaciones de las arquitecturas RISC de alta
capacidad crece con fuerza, esto no equivale al fin de otras
arquitecturas de procesadores y controladores acreditadas que también
seguirán perfeccionándose, lo que si resulta dudoso es la creación de
familias CISC completamente nuevas.
Arquitectura risc

Más contenido relacionado

La actualidad más candente

Procedimientos almacenados
Procedimientos almacenadosProcedimientos almacenados
Procedimientos almacenados
thalia margarita serrano diaz
 
Arquitectura risc cisc
Arquitectura risc ciscArquitectura risc cisc
Arquitectura risc cisc
Alex Via Paz
 
Arquitectura RISC-CISC
Arquitectura RISC-CISCArquitectura RISC-CISC
Arquitectura RISC-CISC
Cristian Aguirre Esparza
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
Byron Toapanta
 
Arquitectura RISC
Arquitectura RISCArquitectura RISC
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
Marcos Gonzales Tarrillo
 
Eduardo evas 5_a _t3
Eduardo evas 5_a _t3Eduardo evas 5_a _t3
Eduardo evas 5_a _t3
Eduardo Evas
 
Arquitectura CISC
Arquitectura CISCArquitectura CISC
Arquitectura cisc
Arquitectura ciscArquitectura cisc
Arquitectura cisc
SuarezJhon
 
Carac proc cisc_risc_t3
Carac proc cisc_risc_t3Carac proc cisc_risc_t3
Carac proc cisc_risc_t3
Betto Andress
 
Arquitectura rics y cisc
Arquitectura rics y ciscArquitectura rics y cisc
Arquitectura rics y cisc
Edgar Rodriguez
 
ARQUITECTURA CISC
ARQUITECTURA CISCARQUITECTURA CISC
Procesadores SISC RISC
Procesadores SISC RISCProcesadores SISC RISC
Procesadores SISC RISC
Ely Paredez
 
Arquitecturas risc y cisc
Arquitecturas risc y ciscArquitecturas risc y cisc
Arquitecturas risc y cisc
DaCoom
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
ARQUITECTURA RISC
Jorge Paredes Toledo
 
Procesadores Risc
Procesadores RiscProcesadores Risc
Procesadores Risc
Luis Fernando Aguas Bucheli
 
Cisc
CiscCisc
Cisc
ana marin
 
Risc
RiscRisc
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
Taqui Wajuyat Flor
 

La actualidad más candente (20)

Procedimientos almacenados
Procedimientos almacenadosProcedimientos almacenados
Procedimientos almacenados
 
Arquitectura risc cisc
Arquitectura risc ciscArquitectura risc cisc
Arquitectura risc cisc
 
Arquitectura RISC-CISC
Arquitectura RISC-CISCArquitectura RISC-CISC
Arquitectura RISC-CISC
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
ARQUITECTURA RISC
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
 
Arquitectura RISC
Arquitectura RISCArquitectura RISC
Arquitectura RISC
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Eduardo evas 5_a _t3
Eduardo evas 5_a _t3Eduardo evas 5_a _t3
Eduardo evas 5_a _t3
 
Arquitectura CISC
Arquitectura CISCArquitectura CISC
Arquitectura CISC
 
Arquitectura cisc
Arquitectura ciscArquitectura cisc
Arquitectura cisc
 
Carac proc cisc_risc_t3
Carac proc cisc_risc_t3Carac proc cisc_risc_t3
Carac proc cisc_risc_t3
 
Arquitectura rics y cisc
Arquitectura rics y ciscArquitectura rics y cisc
Arquitectura rics y cisc
 
ARQUITECTURA CISC
ARQUITECTURA CISCARQUITECTURA CISC
ARQUITECTURA CISC
 
Procesadores SISC RISC
Procesadores SISC RISCProcesadores SISC RISC
Procesadores SISC RISC
 
Arquitecturas risc y cisc
Arquitecturas risc y ciscArquitecturas risc y cisc
Arquitecturas risc y cisc
 
ARQUITECTURA RISC
ARQUITECTURA RISCARQUITECTURA RISC
ARQUITECTURA RISC
 
Procesadores Risc
Procesadores RiscProcesadores Risc
Procesadores Risc
 
Cisc
CiscCisc
Cisc
 
Risc
RiscRisc
Risc
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 

Similar a Arquitectura risc

Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
Vannesa Salazar
 
Procesadores Risc y Cisc
Procesadores Risc y CiscProcesadores Risc y Cisc
Procesadores Risc y Cisc
Franklin Campoverde
 
Arqutectura risc
Arqutectura riscArqutectura risc
Arqutectura risc
Heiner Malca Arevalo
 
Hernan espinoza 5to_b_t#3
Hernan espinoza 5to_b_t#3Hernan espinoza 5to_b_t#3
Hernan espinoza 5to_b_t#3
Hernan Espinoza
 
Microprocesadores
MicroprocesadoresMicroprocesadores
Microprocesadores
Universidad Tecnológica
 
RISC y CISC
RISC y CISCRISC y CISC
Risc y-cisc-1
Risc y-cisc-1Risc y-cisc-1
Risc y-cisc-1
Sergio Augusto Baldeon
 
Arquitecturasriscycisc 151009090736-lva1-app6892
Arquitecturasriscycisc 151009090736-lva1-app6892Arquitecturasriscycisc 151009090736-lva1-app6892
Arquitecturasriscycisc 151009090736-lva1-app6892
イエスアルベルト アラルコン
 
Arquitectura risc cisc
Arquitectura risc ciscArquitectura risc cisc
Arquitectura risc cisc
Alex Via Paz
 
Constante de Coulomb
Constante de CoulombConstante de Coulomb
Constante de Coulomb
Alex Via Paz
 
Arquitectura risc vs cisc- -linux en caja-
 Arquitectura risc vs cisc- -linux en caja- Arquitectura risc vs cisc- -linux en caja-
Arquitectura risc vs cisc- -linux en caja-
20kblossomk29
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
Yoly Dueñas Guerrero
 
Modelo RISC
Modelo RISCModelo RISC
Modelo RISC
Aime Rodriguez
 
arquitecturas Modernas
arquitecturas Modernasarquitecturas Modernas
arquitecturas Modernas
Christopher Pereira
 
Ts11 tiltepec isaac _alvarez_cruz
Ts11 tiltepec isaac _alvarez_cruzTs11 tiltepec isaac _alvarez_cruz
Ts11 tiltepec isaac _alvarez_cruz
Isaak Alvarez Krux
 
Instituto tecologico de tuxtla gutierez
Instituto tecologico de tuxtla  gutierezInstituto tecologico de tuxtla  gutierez
Instituto tecologico de tuxtla gutierez
Isaak Alvarez Krux
 
Modelos risc y cisc
Modelos risc y ciscModelos risc y cisc
Modelos risc y cisc
John Goyeneche
 
modelos-risc-y-cisc.pptx
modelos-risc-y-cisc.pptxmodelos-risc-y-cisc.pptx
modelos-risc-y-cisc.pptx
JorgeAndresRoseroOrt
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
Byron Toapanta
 
Procesadores cisc y risc
Procesadores cisc y riscProcesadores cisc y risc
Procesadores cisc y risc
Hector Lumisaca Pinduisaca
 

Similar a Arquitectura risc (20)

Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Procesadores Risc y Cisc
Procesadores Risc y CiscProcesadores Risc y Cisc
Procesadores Risc y Cisc
 
Arqutectura risc
Arqutectura riscArqutectura risc
Arqutectura risc
 
Hernan espinoza 5to_b_t#3
Hernan espinoza 5to_b_t#3Hernan espinoza 5to_b_t#3
Hernan espinoza 5to_b_t#3
 
Microprocesadores
MicroprocesadoresMicroprocesadores
Microprocesadores
 
RISC y CISC
RISC y CISCRISC y CISC
RISC y CISC
 
Risc y-cisc-1
Risc y-cisc-1Risc y-cisc-1
Risc y-cisc-1
 
Arquitecturasriscycisc 151009090736-lva1-app6892
Arquitecturasriscycisc 151009090736-lva1-app6892Arquitecturasriscycisc 151009090736-lva1-app6892
Arquitecturasriscycisc 151009090736-lva1-app6892
 
Arquitectura risc cisc
Arquitectura risc ciscArquitectura risc cisc
Arquitectura risc cisc
 
Constante de Coulomb
Constante de CoulombConstante de Coulomb
Constante de Coulomb
 
Arquitectura risc vs cisc- -linux en caja-
 Arquitectura risc vs cisc- -linux en caja- Arquitectura risc vs cisc- -linux en caja-
Arquitectura risc vs cisc- -linux en caja-
 
Arquitectura risc
Arquitectura riscArquitectura risc
Arquitectura risc
 
Modelo RISC
Modelo RISCModelo RISC
Modelo RISC
 
arquitecturas Modernas
arquitecturas Modernasarquitecturas Modernas
arquitecturas Modernas
 
Ts11 tiltepec isaac _alvarez_cruz
Ts11 tiltepec isaac _alvarez_cruzTs11 tiltepec isaac _alvarez_cruz
Ts11 tiltepec isaac _alvarez_cruz
 
Instituto tecologico de tuxtla gutierez
Instituto tecologico de tuxtla  gutierezInstituto tecologico de tuxtla  gutierez
Instituto tecologico de tuxtla gutierez
 
Modelos risc y cisc
Modelos risc y ciscModelos risc y cisc
Modelos risc y cisc
 
modelos-risc-y-cisc.pptx
modelos-risc-y-cisc.pptxmodelos-risc-y-cisc.pptx
modelos-risc-y-cisc.pptx
 
Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3Byron toapanta 5to a tarea 3
Byron toapanta 5to a tarea 3
 
Procesadores cisc y risc
Procesadores cisc y riscProcesadores cisc y risc
Procesadores cisc y risc
 

Más de lelyydrogo

Ip
IpIp
Salto condiconal
Salto condiconalSalto condiconal
Salto condiconal
lelyydrogo
 
Programacion de microcontrolador
Programacion de microcontroladorProgramacion de microcontrolador
Programacion de microcontrolador
lelyydrogo
 
Arquitectura de microprocesadores
Arquitectura de microprocesadoresArquitectura de microprocesadores
Arquitectura de microprocesadores
lelyydrogo
 
Vistas
VistasVistas
Vistas
lelyydrogo
 
Tablas y-tipos-de-datos
Tablas y-tipos-de-datosTablas y-tipos-de-datos
Tablas y-tipos-de-datos
lelyydrogo
 
Microsoft sql server 2012
Microsoft sql server 2012Microsoft sql server 2012
Microsoft sql server 2012
lelyydrogo
 
Calculo relacional diapositivas
Calculo relacional diapositivasCalculo relacional diapositivas
Calculo relacional diapositivas
lelyydrogo
 
Modelamiento entidad-relacion.diapositivas
Modelamiento entidad-relacion.diapositivasModelamiento entidad-relacion.diapositivas
Modelamiento entidad-relacion.diapositivas
lelyydrogo
 
Modelos de-datos
Modelos de-datosModelos de-datos
Modelos de-datos
lelyydrogo
 
Fases para la creacion de una base datos
Fases para la creacion de una base datosFases para la creacion de una base datos
Fases para la creacion de una base datos
lelyydrogo
 

Más de lelyydrogo (11)

Ip
IpIp
Ip
 
Salto condiconal
Salto condiconalSalto condiconal
Salto condiconal
 
Programacion de microcontrolador
Programacion de microcontroladorProgramacion de microcontrolador
Programacion de microcontrolador
 
Arquitectura de microprocesadores
Arquitectura de microprocesadoresArquitectura de microprocesadores
Arquitectura de microprocesadores
 
Vistas
VistasVistas
Vistas
 
Tablas y-tipos-de-datos
Tablas y-tipos-de-datosTablas y-tipos-de-datos
Tablas y-tipos-de-datos
 
Microsoft sql server 2012
Microsoft sql server 2012Microsoft sql server 2012
Microsoft sql server 2012
 
Calculo relacional diapositivas
Calculo relacional diapositivasCalculo relacional diapositivas
Calculo relacional diapositivas
 
Modelamiento entidad-relacion.diapositivas
Modelamiento entidad-relacion.diapositivasModelamiento entidad-relacion.diapositivas
Modelamiento entidad-relacion.diapositivas
 
Modelos de-datos
Modelos de-datosModelos de-datos
Modelos de-datos
 
Fases para la creacion de una base datos
Fases para la creacion de una base datosFases para la creacion de una base datos
Fases para la creacion de una base datos
 

Último

1° T3 Examen Mtro JP 23-24.pdf completos
1° T3 Examen Mtro JP 23-24.pdf completos1° T3 Examen Mtro JP 23-24.pdf completos
1° T3 Examen Mtro JP 23-24.pdf completos
ROCIORUIZQUEZADA
 
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBALMATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
Ana Fernandez
 
Escuela Sabática. El conflicto inminente.pdf
Escuela Sabática. El conflicto inminente.pdfEscuela Sabática. El conflicto inminente.pdf
Escuela Sabática. El conflicto inminente.pdf
Alejandrino Halire Ccahuana
 
Presentación de proyecto en acuarela moderna verde.pdf
Presentación de proyecto en acuarela moderna verde.pdfPresentación de proyecto en acuarela moderna verde.pdf
Presentación de proyecto en acuarela moderna verde.pdf
LuanaJaime1
 
Este documento contiene, el programa completo de un acto para realizar la pro...
Este documento contiene, el programa completo de un acto para realizar la pro...Este documento contiene, el programa completo de un acto para realizar la pro...
Este documento contiene, el programa completo de un acto para realizar la pro...
romina395894
 
Gracias papá voz mujer_letra y acordes de guitarra.pdf
Gracias papá voz mujer_letra y acordes de guitarra.pdfGracias papá voz mujer_letra y acordes de guitarra.pdf
Gracias papá voz mujer_letra y acordes de guitarra.pdf
Ani Ann
 
UrkuninaLab.pdfsadsadasddassadsadsadasdsad
UrkuninaLab.pdfsadsadasddassadsadsadasdsadUrkuninaLab.pdfsadsadasddassadsadsadasdsad
UrkuninaLab.pdfsadsadasddassadsadsadasdsad
JorgeVillota6
 
Presentación de la historia de PowerPoint y sus características más relevantes.
Presentación de la historia de PowerPoint y sus características más relevantes.Presentación de la historia de PowerPoint y sus características más relevantes.
Presentación de la historia de PowerPoint y sus características más relevantes.
genesiscabezas469
 
Hablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes CuadernilloHablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes Cuadernillo
Mónica Sánchez
 
Eureka 2024 ideas y dudas para la feria de Ciencias
Eureka 2024 ideas y dudas para la feria de CienciasEureka 2024 ideas y dudas para la feria de Ciencias
Eureka 2024 ideas y dudas para la feria de Ciencias
arianet3011
 
Módulo 1 de didactica de la lecto escritura
Módulo 1 de didactica de la lecto escrituraMódulo 1 de didactica de la lecto escritura
Módulo 1 de didactica de la lecto escritura
marilynfloresyomona1
 
tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)
saradocente
 
Evaluacion-Formativa-Nueva Escuela Mexicana NEM-ok.pdf
Evaluacion-Formativa-Nueva Escuela Mexicana NEM-ok.pdfEvaluacion-Formativa-Nueva Escuela Mexicana NEM-ok.pdf
Evaluacion-Formativa-Nueva Escuela Mexicana NEM-ok.pdf
EfranMartnez8
 
CINE COMO RECURSO DIDÁCTICO para utilizar en TUTORÍA
CINE COMO RECURSO DIDÁCTICO para utilizar en TUTORÍACINE COMO RECURSO DIDÁCTICO para utilizar en TUTORÍA
CINE COMO RECURSO DIDÁCTICO para utilizar en TUTORÍA
Fernández Gorka
 
CONCURSOS EDUCATIVOS 2024-PRESENTACIÓN ORIENTACIONES ETAPA IE (1).pptx
CONCURSOS EDUCATIVOS 2024-PRESENTACIÓN ORIENTACIONES ETAPA IE (1).pptxCONCURSOS EDUCATIVOS 2024-PRESENTACIÓN ORIENTACIONES ETAPA IE (1).pptx
CONCURSOS EDUCATIVOS 2024-PRESENTACIÓN ORIENTACIONES ETAPA IE (1).pptx
CARMENSnchez854591
 
Lecciones 11 Esc. Sabática. El conflicto inminente docx
Lecciones 11 Esc. Sabática. El conflicto inminente docxLecciones 11 Esc. Sabática. El conflicto inminente docx
Lecciones 11 Esc. Sabática. El conflicto inminente docx
Alejandrino Halire Ccahuana
 
Clase Prensencial, Actividad 2.pdf.......
Clase Prensencial, Actividad 2.pdf.......Clase Prensencial, Actividad 2.pdf.......
Clase Prensencial, Actividad 2.pdf.......
LuanaJaime1
 
APUNTES UNIDAD I ECONOMIA EMPRESARIAL .pdf
APUNTES UNIDAD I ECONOMIA EMPRESARIAL .pdfAPUNTES UNIDAD I ECONOMIA EMPRESARIAL .pdf
APUNTES UNIDAD I ECONOMIA EMPRESARIAL .pdf
VeronicaCabrera50
 
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdfEstás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Ani Ann
 
Manual de procedimiento para gráficos HC
Manual de procedimiento para gráficos HCManual de procedimiento para gráficos HC
Manual de procedimiento para gráficos HC
josseanlo1581
 

Último (20)

1° T3 Examen Mtro JP 23-24.pdf completos
1° T3 Examen Mtro JP 23-24.pdf completos1° T3 Examen Mtro JP 23-24.pdf completos
1° T3 Examen Mtro JP 23-24.pdf completos
 
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBALMATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
MATERIAL ESCOLAR 2024-2025. 4 AÑOS CEIP SAN CRISTOBAL
 
Escuela Sabática. El conflicto inminente.pdf
Escuela Sabática. El conflicto inminente.pdfEscuela Sabática. El conflicto inminente.pdf
Escuela Sabática. El conflicto inminente.pdf
 
Presentación de proyecto en acuarela moderna verde.pdf
Presentación de proyecto en acuarela moderna verde.pdfPresentación de proyecto en acuarela moderna verde.pdf
Presentación de proyecto en acuarela moderna verde.pdf
 
Este documento contiene, el programa completo de un acto para realizar la pro...
Este documento contiene, el programa completo de un acto para realizar la pro...Este documento contiene, el programa completo de un acto para realizar la pro...
Este documento contiene, el programa completo de un acto para realizar la pro...
 
Gracias papá voz mujer_letra y acordes de guitarra.pdf
Gracias papá voz mujer_letra y acordes de guitarra.pdfGracias papá voz mujer_letra y acordes de guitarra.pdf
Gracias papá voz mujer_letra y acordes de guitarra.pdf
 
UrkuninaLab.pdfsadsadasddassadsadsadasdsad
UrkuninaLab.pdfsadsadasddassadsadsadasdsadUrkuninaLab.pdfsadsadasddassadsadsadasdsad
UrkuninaLab.pdfsadsadasddassadsadsadasdsad
 
Presentación de la historia de PowerPoint y sus características más relevantes.
Presentación de la historia de PowerPoint y sus características más relevantes.Presentación de la historia de PowerPoint y sus características más relevantes.
Presentación de la historia de PowerPoint y sus características más relevantes.
 
Hablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes CuadernilloHablemos de ESI para estudiantes Cuadernillo
Hablemos de ESI para estudiantes Cuadernillo
 
Eureka 2024 ideas y dudas para la feria de Ciencias
Eureka 2024 ideas y dudas para la feria de CienciasEureka 2024 ideas y dudas para la feria de Ciencias
Eureka 2024 ideas y dudas para la feria de Ciencias
 
Módulo 1 de didactica de la lecto escritura
Módulo 1 de didactica de la lecto escrituraMódulo 1 de didactica de la lecto escritura
Módulo 1 de didactica de la lecto escritura
 
tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)tema 7. Los siglos XVI y XVII ( resumen)
tema 7. Los siglos XVI y XVII ( resumen)
 
Evaluacion-Formativa-Nueva Escuela Mexicana NEM-ok.pdf
Evaluacion-Formativa-Nueva Escuela Mexicana NEM-ok.pdfEvaluacion-Formativa-Nueva Escuela Mexicana NEM-ok.pdf
Evaluacion-Formativa-Nueva Escuela Mexicana NEM-ok.pdf
 
CINE COMO RECURSO DIDÁCTICO para utilizar en TUTORÍA
CINE COMO RECURSO DIDÁCTICO para utilizar en TUTORÍACINE COMO RECURSO DIDÁCTICO para utilizar en TUTORÍA
CINE COMO RECURSO DIDÁCTICO para utilizar en TUTORÍA
 
CONCURSOS EDUCATIVOS 2024-PRESENTACIÓN ORIENTACIONES ETAPA IE (1).pptx
CONCURSOS EDUCATIVOS 2024-PRESENTACIÓN ORIENTACIONES ETAPA IE (1).pptxCONCURSOS EDUCATIVOS 2024-PRESENTACIÓN ORIENTACIONES ETAPA IE (1).pptx
CONCURSOS EDUCATIVOS 2024-PRESENTACIÓN ORIENTACIONES ETAPA IE (1).pptx
 
Lecciones 11 Esc. Sabática. El conflicto inminente docx
Lecciones 11 Esc. Sabática. El conflicto inminente docxLecciones 11 Esc. Sabática. El conflicto inminente docx
Lecciones 11 Esc. Sabática. El conflicto inminente docx
 
Clase Prensencial, Actividad 2.pdf.......
Clase Prensencial, Actividad 2.pdf.......Clase Prensencial, Actividad 2.pdf.......
Clase Prensencial, Actividad 2.pdf.......
 
APUNTES UNIDAD I ECONOMIA EMPRESARIAL .pdf
APUNTES UNIDAD I ECONOMIA EMPRESARIAL .pdfAPUNTES UNIDAD I ECONOMIA EMPRESARIAL .pdf
APUNTES UNIDAD I ECONOMIA EMPRESARIAL .pdf
 
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdfEstás conmigo Jesús amigo_letra y acordes de guitarra.pdf
Estás conmigo Jesús amigo_letra y acordes de guitarra.pdf
 
Manual de procedimiento para gráficos HC
Manual de procedimiento para gráficos HCManual de procedimiento para gráficos HC
Manual de procedimiento para gráficos HC
 

Arquitectura risc

  • 1. Docente: Ing. Marco Aurelio Porro Chulli . Carrera Profesional: Ingeniería De Sistemas Y Telemática. Curso: Microprocesadores. Estudiantes: Lely Yojany Ydrogo Mego. Deisy Gladys Vílchez Cieza.
  • 2. RISC es el acrónimo de Reduced Instruction Set Computer lo que en castellano viene a ser conjunto reducido de instrucciones de computadora. Se entiende por procesado RISC aquel que tiene un conjunto de instrucciones con unas características determinadas. DEFINICIÓN:
  • 3. CARACTERISTICAS DE RISC Load/Store Arquitectura no destructiva de tres direcciones Ejecución en ciclos únicos single-cycle Instrucciones simples Ausencia de microcódigo Ejecución en conductos pipelined
  • 4. Significa: Cargar-Almacenar. Sólo las instrucciones Load/Store acceden a memoria; las demás operaciones en un RISC, tienen lugar en su gran conjunto de registros. LOAD/STORE
  • 5. Las instrucciones RISC, con tres direcciones, contienen los campos de los dos operandos y de su resultado. Por lo tanto, tanto los operandos origen como el destino, son mantenidos en los registros tras haber sido completada la operación. ARQUITECTURA NO DESTRUCTIVA DE TRES DIRECCIONES
  • 6. INSTRUCCIONES SIMPLES Las instrucciones simples reducen de manera muy significativa el esfuerzo para su descodificación, y favorecen su ejecución en pipelines. Las instrucciones de longitud fija, con formatos fijos, implican que los campos de códigos de operación opcodes y de los operandos están siempre codificados en las mismas posiciones, permitiendo el acceso a los registros al mismo tiempo que se está descodificando el código de operación.
  • 7. AUSENCIA DE MICROCÓDIGO La programación en microcódigo no hace que el software sea más rápido que el programado con un conjunto de instrucciones simples. Todas las funciones y el control, en los procesadores RISC, están cableados hardwired, para lograr una máxima velocidad y eficiencia.
  • 8. EJECUCIÓN EN CONDUCTOS PIPELINED Las instrucciones simples, de formato fijo y ciclo único permiten que las diferentes etapas de los ciclos de ejecución búsqueda, descodificación, ejecución, y escritura del resultado o write- back para instrucciones múltiples, se puedan realizar simultáneamente, de un modo más simple y eficaz.
  • 9. EJECUCIÓN EN CICLOS ÚNICOS SINGLE-CYCLE El resultado directo de los conjuntos de instrucciones que ofrecen los procesadores RISC, es que cada instrucción puede ser ejecutada en un único ciclo de la CPU. Ya que el caché está construido partiendo de la misma tecnología que el almacenamiento de control del microprograma, una única instrucción puede ser ejecutada a la misma velocidad que una microinstrucción. La ejecución en ciclos únicos también simplifica la gestión de las interrupciones y los conductos pipelines.
  • 10. PRINCIPIOS DE RISC Analizar las aplicaciones para encontrar las operaciones clave Repetir este proceso para otros recursos Diseñar un bus de datos que sea óptimo para las operaciones clave Diseñar instrucciones que realicen las operaciones clave utilizando el Bus de datos Agregar nuevas instrucciones sólo si no hacen más lenta a la máquina
  • 11. LOS SISTEMAS DE MEMORIA CACHE Y MULTIPROCESO Son un esfuerzo para evitar el número de peticiones realizadas por cada CPU al bus Multiprocesadores de memoria distribuida Multiprocesadores de memoria compartida Definición Multiprocesadores
  • 12. VENTAJAS DE ARQUITECTURA RISC  RISC requieren menos hardware y es más sencillo que las instrucciones complejas, dejando más espacio para registros de propósito general.  RISC ha alcanzado a todos los fabricantes de semiconductores:AMD, Intel, MIPS, Motorola, ROSS, y todos ellos son productos usados por fabricantes de ordenadores y estaciones de trabajo: Apple, DEC, HP, IBM, SUN, entre otros y sus correspondientes clónicos.
  • 13. DESVENTAJAS DE ARQUITECTURA RISC  Menor potencia que otros procesadores. Existen operaciones que se aceleran muchísimo con instrucciones complejas. Sobre todo de índole matemática asociadas a simulaciones, tratamiento de señal de videos, fotos.  En estos casos es mejor tener instrucciones que puedan tratar con cientos de datos y escribirlos en memoria de una sola tacada .Mayor tamaño de los programas. Esto en la actualidad no tiene importancia ya que en la actualidad la capacidad de los discos duros ha crecido de forma exponencial y bajada de su precio pero hace años era importante.
  • 14. CONCLUSIONES Cada usuario debe decidirse a favor o en contra de determinada arquitectura de procesador en función de la aplicación concreta que quiera realizar. Esto vale tanto para la decisión por una determinada arquitectura RISC, como para determinar si RISC puede emplearse en forma rentable para una aplicación concreta. Si bien el campo de aplicaciones de las arquitecturas RISC de alta capacidad crece con fuerza, esto no equivale al fin de otras arquitecturas de procesadores y controladores acreditadas que también seguirán perfeccionándose, lo que si resulta dudoso es la creación de familias CISC completamente nuevas.